amd/sb600: Move HAVE_HARD_RESET to southbridge
[coreboot.git] / src / mainboard / amd / pistachio / Kconfig
index 84d90cfe381fad2b2a6e627584c6b9184deaf1bd..d140878b799dbcef73755f72fbd3f5cf41df8e12 100644 (file)
-config BOARD_AMD_PISTACHIO
-       bool "Pistachio"
+if BOARD_AMD_PISTACHIO
+
+config BOARD_SPECIFIC_OPTIONS # dummy
+       def_bool y
        select ARCH_X86
        select CPU_AMD_SOCKET_AM2
+       select DIMM_DDR2
        select NORTHBRIDGE_AMD_AMDK8
        select NORTHBRIDGE_AMD_AMDK8_ROOT_COMPLEX
        select SOUTHBRIDGE_AMD_RS690
        select SOUTHBRIDGE_AMD_SB600
+       select BOARD_HAS_FADT
+       select HAVE_BUS_CONFIG
+       select HAVE_OPTION_TABLE
        select HAVE_PIRQ_TABLE
        select HAVE_MP_TABLE
-       select USE_PRINTK_IN_CAR
-       select USE_DCACHE_RAM
-       select HAVE_HARD_RESET
-       select IOAPIC
        select SB_HT_CHAIN_UNITID_OFFSET_ONLY
        select WAIT_BEFORE_CPUS_INIT
        select HAVE_ACPI_TABLES
-       select BOARD_ROMSIZE_KB_512
+       select BOARD_ROMSIZE_KB_1024
+       select RAMINIT_SYSINFO
+       select QRANK_DIMM_SUPPORT
+       select SET_FIDVID
 
 config MAINBOARD_DIR
        string
        default amd/pistachio
-       depends on BOARD_AMD_PISTACHIO
 
 config DCACHE_RAM_BASE
        hex
        default 0xc8000
-       depends on BOARD_AMD_PISTACHIO
 
 config DCACHE_RAM_SIZE
        hex
        default 0x08000
-       depends on BOARD_AMD_PISTACHIO
 
 config DCACHE_RAM_GLOBAL_VAR_SIZE
        hex
        default 0x01000
-       depends on BOARD_AMD_PISTACHIO
 
 config APIC_ID_OFFSET
        hex
-       default 0x8
-       depends on BOARD_AMD_PISTACHIO
-
-config LB_CKS_RANGE_END
-       int
-       default 122
-       depends on BOARD_AMD_PISTACHIO
-
-config LB_CKS_LOC
-       int
-       default 123
-       depends on BOARD_AMD_PISTACHIO
+       default 0x0
 
 config MAINBOARD_PART_NUMBER
        string
        default "Pistachio"
-       depends on BOARD_AMD_PISTACHIO
-
-config HW_MEM_HOLE_SIZEK
-       hex
-       default 0x100000
-       depends on BOARD_AMD_PISTACHIO
 
 config MAX_CPUS
        int
        default 2
-       depends on BOARD_AMD_PISTACHIO
 
 config MAX_PHYSICAL_CPUS
        int
        default 1
-       depends on BOARD_AMD_PISTACHIO
-
-config HW_MEM_HOLE_SIZE_AUTO_INC
-       bool
-       default n
-       depends on BOARD_AMD_PISTACHIO
 
 config SB_HT_CHAIN_ON_BUS0
        int
-       default 2
-       depends on BOARD_AMD_PISTACHIO
+       default 1
 
 config HT_CHAIN_END_UNITID_BASE
        hex
-       default 0x6
-       depends on BOARD_AMD_PISTACHIO
+       default 0x1
 
 config HT_CHAIN_UNITID_BASE
        hex
-       default 0xa
-       depends on BOARD_AMD_PISTACHIO
-
-config USE_INIT
-       bool
-       default n
-       depends on BOARD_AMD_PISTACHIO
+       default 0x0
 
 config IRQ_SLOT_COUNT
        int
        default 11
-       depends on BOARD_AMD_PISTACHIO
 
-config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
-       hex
-       default 0x1022
-       depends on BOARD_AMD_PISTACHIO
-
-config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
-       hex
-       default 0x3050
-       depends on BOARD_AMD_PISTACHIO
+endif # BOARD_AMD_PISTACHIO