-- debounce fuer sys_res_n und btnA -- einfach die debounce entity vom example
- hernehmen
+- rs232/pc-kommunikation: nicht den ganzen RAM dumpen? wie erkennt man das ende
+ wenn history noch nicht ganz vollgeschrieben ist?
+ einfach eine zeile skippen (= kein CR und newline machen) wenn das erste byte
+ in der zeile ein nullbyte ist?
+== low prio ==
+- logic elements eliminieren
-- rs232/pc-kommunikation: RAM dumpen
+== jakob/thomas fragen ==
+- sram warning @ quartus => duerfen wir ignorieren
+- coverage fuer abgabe noetig? => nein
-- uart rx oversampling, uart rx synchronizen (vlg. debouncing/sync*.vhd)
+- bei -cover funktioniert 's' nicht, siehe http://pastebin.com/p8RwNk7j => keine
+ ahnung, wenns geht minimalbeispiel machen
+- wie detailiert muessen die screenshots der simulationen sein? => man soll was
+ erkennen und erklaeren koennen dazu.
-- postlayout: nochmal testen obs im tilab wirklich ned geht.
+- warum ist auf seite 14 im foliensatz "VHDL_Architecture" "directly at
+ instantation" durchgestrichen? :/ (wird so ziemlich ueberall verwendet hier)
+ => deprecated und man soll mindestens component definitionen fuer alle module
+ machen
+- postlayout: geht im tilab nicht... reicht screenshot? => ja
-== low prio ==
-- mehr testfaelle fuer alu/scanner/parser
-- parser refactor
-- logic elements eliminieren
-== jakob/thomas fragen ==
-- sram warning @ quartus
-- coverage fuer abgabe noetig?
-- bei -cover funktioniert 's' nicht, siehe http://pastebin.com/p8RwNk7j
-- wo sieht man f_max im quartus?
+
+== FAQ =
+Q: wo sieht man f_max im quartus?
+A: in der project_gen.tcl die zeile
+ > set_global_assignment -name FMAX_REQUIREMENT "33.33 MHz" -section_id sys_clk
+ entfernen und danach das quartus projekt neu erstellen. danach sollte fmax im
+ timing report ersichtlich sein.