-- debounce fuer sys_res_n und btnA -- einfach die debounce entity vom example
- hernehmen
-
-
-- rs232/pc-kommunikation: RAM dumpen
+== low prio ==
+- logic elements eliminieren
+== jakob/thomas fragen ==
+- sram warning @ quartus => duerfen wir ignorieren
-- uart rx oversampling, uart rx synchronizen (vlg. debouncing/sync*.vhd)
+- coverage fuer abgabe noetig? => nein
+- bei -cover funktioniert 's' nicht, siehe http://pastebin.com/p8RwNk7j => keine
+ ahnung, wenns geht minimalbeispiel machen
-- postlayout: nochmal testen obs im tilab wirklich ned geht.
+- wie detailiert muessen die screenshots der simulationen sein? => man soll was
+ erkennen und erklaeren koennen dazu.
+- warum ist auf seite 14 im foliensatz "VHDL_Architecture" "directly at
+ instantation" durchgestrichen? :/ (wird so ziemlich ueberall verwendet hier)
+ => deprecated und man soll mindestens component definitionen fuer alle module
+ machen
-== low prio ==
-- logic elements eliminieren
+- postlayout: geht im tilab nicht... reicht screenshot? => ja
-== jakob/thomas fragen ==
-- sram warning @ quartus
-- coverage fuer abgabe noetig?
-- bei -cover funktioniert 's' nicht, siehe http://pastebin.com/p8RwNk7j
-- wie detailiert muessen die screenshots der simulationen sein?
== FAQ =