Tastatur beziehungsweise als Ausgabegerät ein VGA Monitor dienen. Als zusätzliches Feature soll eine
History eingebaut werden, sodass vergangene Berechnungen angezeigt werden
können. Außerdem besteht die Möglichkeit diese History per RS232-Schnittstelle zu
-exportieren bzw. importieren.
+exportieren.
\section{Requirement Spezifikation}
-%TODO: in der Angabe steht nix von einer extrigen Requirement Spezifikation neben der High Level Beschreibung, aber im Template und Auf den Folien ist es als 3. Punkt neben High- und Low Level Spec noch erwähnt.
-%
-%Die Subsections sind vielleicht ein kleiner Overshoot.
-
-
\subsection{Eingabe}
\req{Der Taschenrechner soll eine Eingabe bestehend aus den Ziffern '0'-'9', Leerzeichen ' ', '+', '-', '*' und '/' ausrechnen können}
EXPRESSION = OPERAND \{ OPERATOR OPERAND \} ;
}
-\req{Dabei soll Punkt- vor Strichrechnung gelten}
+\req{Bei der Auswertung der Ausdr\"ucke soll Punkt- vor Strichrechnung gelten}
-\req{Die Zahlen dürfen im Zahlenbereich eines signed long liegen ($-2^{31}$ bis $2^{31}-1$)}
+\req{Die Zahlen m\"uessen im Zahlenbereich eines signed long liegen ($-2^{31}$ bis $2^{31}-1$)}
-\req{Die Eingabe darf aus 70 Zeichen bestehen}
+\req{Die Eingabe soll aus bis zu 70 Zeichen bestehen}
-\req{Die Eingabe erfolgt über eine PS/2-Tastatur, 'Enter' schließt die Eingabe ab und berechnet das Ergebnis, 'Backspace' löscht das zuletzt eingegebene Zeichen}
+\req{Die Eingabe erfolgt über eine PS/2-Tastatur. 'Enter' schließt die Eingabe ab und es soll
+anschlie\ss{}end das Ergebnis berechnet werden. 'Backspace' löscht das zuletzt eingegebene
+Zeichen im Eingabebuffer}
\subsection{Ausgabe}
-\req{Die Anzeige der Ein- und Ausgaben erfolgt über einen VGA Monitor.}
+\req{Die Anzeige der Ein- und Ausgaben erfolgt über einen VGA Monitor}
\req{Es wird pro Zeile eine Eingabe oder Ausgabe angezeigt. Die aktuelle Eingabezeile wandert nach
unten, dar\"uber befindet sich das Ergebnis der vorigen Rechnung, dar\"uber die Eingabe der
-vorigen Rechnung usw.}
-
-\req{Auf die in zuvor angegebene Methode sollen zusätzlich zur aktuellen Eingabezeile die letzten 14 Ein- und Ausgaben dargestellt werden}
+vorigen Rechnung usw.\\
+Aufgrund der physikalischen Beschr\"ankung sollen so insgesamt bis zu 14 Ein- und Ausgaben
+und die aktuelle Eingabezeile angezeigt werden k\"onnen. }
\subsection{History}
-\req{Die letzten 50 Ein- und Ausgaben korrekter Eingaben werden als History im Speicher gehalten}
+\req{Die letzten 50 Ein- und Ausgaben werden als History im Speicher gehalten}
-\req{Die History soll über RS232, auf Anfrage vom PC, oder bei Betätigen eines Buttons am Development Board, zum PC gesendet werden}
+\req{Die History soll über RS232, auf Anfrage vom PC oder bei Betätigen eines Buttons am Development Board, zum PC gesendet werden}
\section{High-Level Design Description}
\begin{itemize}
\item \textbf{VGA} - Zeichenweises Ansprechen des Monitors
\item \textbf{Display} - Liest einzelne Zeichen aus der History aus und leitet diese an das VGA Modul weiter, um sie in der entsprechenden Zeile anzeigen zu lassen
-\item \textbf{RS232} - Senden und Empfangen von Nachrichten vom/zum PC über die serielle Schnittstelle % TODO. baudrate? kodierung? (8N1?)
+\item \textbf{RS232} - Senden und Empfangen von Daten vom/zum PC über die serielle Schnittstelle % TODO. baudrate? kodierung? (8N1?)
\item \textbf{PC-Kommunikation} - Auf eine vom PC eintreffende Bufferübermittlungsanforderung oder ein Drücken des entsprechenden Board-Buttons, liest es Zeichen für Zeichen aus dem History Modul aus und leitet es an das RS232 Modul weiter
\item \textbf{PS/2} - Empfangen von Keyboard-Eingaben als Scancodes
-\item \textbf{Scanner} - Empfängt die Scan-Codes vom PS/2 Modul und leitet nur für die Eingabezeile erlaubte Zeichen dekodiert in das CP850 Format an die History weiter, bei einem empfangenen Enter wird der Beginn der Berechnung an das Parser Modul signalisiert
+\item \textbf{Scanner} - Empfängt die Scan-Codes vom PS/2 Modul und leitet nur für die Eingabezeile
+erlaubte Zeichen dekodiert in das CP850 Format an die History weiter. Bei einem empfangenen
+Enter wird der Beginn der Berechnung an das Parser Modul signalisiert
\item \textbf{Parser} - Wertet die Eingabezeile der History aus und liefert als Antwort entweder
-einen Fehler zurück oder gibt die einzelnen Berechnungen von je zwei Zahlen an die ALU weiter, die
-vom History Modul ausgelesenen zusammenhängenden Dezimalstellen werden intern umgerechnet, das
-Berechnungs-Endergebnis wird jedoch wieder in einzelne Charakter umgerechnet und in der History gespeichert
+einen Fehler zurück oder gibt die einzelnen Berechnungen von je zwei Zahlen an die ALU weiter.
+Die vom History Modul ausgelesenen Dezimalstellen werden intern umgerechnet.
+Das Endergebnis wird wieder in einzelne Charakter umgerechnet und in der History gespeichert
\item \textbf{ALU} - Führt die tatsächlichen Berechnungen von Addition, Subtraktion, Multiplikation und Division durch
-\item \textbf{History} - Verwaltung des dahinterliegenden Buffers von vergangenen Berechnungen und der aktuellen Eingabezeile, bei Aktualisierung der aktuellen Eingabezeile und bei Empfang eines Ergebnisses vom Parser Modul signalisiert es das an das Display Modul
+\item \textbf{History} - Verwaltung des dahinterliegenden Buffers von vergangenen Berechnungen und
+der aktuellen Eingabezeile. Bei Aktualisierung der aktuellen Eingabezeile und bei Empfang eines
+Ergebnisses vom Parser Modul signalisiert es das Display Modul
\end{itemize}
\THEAD
vga\_clk & in & 1 & std\_logic & PLL & VGA-Clock \ZE
vga\_res\_n & in & 1 & std\_logic & PLL & VGA-Reset \ZE
-
+\hline
vsync\_n & out & 1 & std\_logic & Bildschirm & Vertikale Synchronisation\ZE
hsync\_n & out & 1 & std\_logic & Bildschirm & Horizontale Synchronisation\ZE
r & out & 3 & std\_logic\_vector & Bildschirm & Ausgabe der Farbe Rot \ZE
g & out & 3 & std\_logic\_vector & Bildschirm & Ausgabe der Farbe Gr\"un \ZE
b & out & 2 & std\_logic\_vector & Bildschirm & Ausgabe der Farbe Blau \ZE
-
+\hline
command & in & 8 & std\_logic\_vector & Display & Kommando an das VGA Modul \ZE
command\_data & in & 32 & std\_logic\_vector & Display & Daten f\"ur das Kommando \ZE
free & out & 1 & std\_logic & Display & Signalisiert Bereitschaft \ZE
\newpage
\subsubsection{Display}
-%Liest einzelne Zeichen aus der History aus und leitet diese an das VGA Modul weiter, um sie in der entsprechenden Zeile anzeigen zu lassen
\THEAD
new\_eingabe & in & 1 & std\_logic & History & Aufforderung der History die aktuelle Eingabe
auszulesen \ZE
get & out & 1 & std\_logic & History & Signalisiert Speicheranforderung \ZE
done & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
char & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
-
+\hline
command & out & 8 & std\_logic\_vector & VGA & Kommando an das VGA Modul \ZE
command\_data & out & 32 & std\_logic\_vector & VGA & Daten f\"ur das Kommando \ZE
free & in & 1 & std\_logic & VGA & Signalisiert Bereitschaft \ZE
\newpage
\subsubsection{RS232}
-%Senden und Empfangen von Nachrichten vom/zum PC über die serielle Schnittstelle
\THEAD
rxd & in & 1 & std\_logic & PC & Sendeleitung der seriellen \"Ubertragung \ZE
txd & out & 1 & std\_logic & PC & Empfangsleitung der seriellen \"Ubertragung \ZE
-
+\hline
rx\_data & out & 8 & std\_logic\_vector & PC-Kommunikation & Datenfeld f\"ur das Empfangen \ZE
rx\_new & out & 1 & std\_logic & PC-Kommunikation & Signalisiert ein neu empfangendes Byte \ZE
\newpage
\subsubsection{PC-Kommunikation}
-%Auf eine vom PC eintreffende Bufferübermittlungsanforderung oder ein Drücken des entsprechenden Board-Buttons, liest es Zeichen für Zeichen aus dem History Modul aus und leitet es an das RS232 Modul weiter
\THEAD
btn\emph{A} & in & 1 & std\_logic & externer Button & zum Triggern der RS232 Kommunikation \ZE
-
+\hline
rx\_data & in & 8 & std\_logic\_vector & RS232 & Datenfeld f\"ur das Empfangen \ZE
rx\_new & in & 1 & std\_logic & RS232 & Signalisiert ein neu empfangendes Byte \ZE
tx\_data & in & 8 & std\_logic\_vector & RS232 & Datenfeld f\"ur das \"Ubertragen \ZE
tx\_new & in & 1 & std\_logic & RS232 & Signalisiert dass das anliegende Byte gesendet werden soll \ZE
-
+\hline
zeile & out & 7 & std\_logic\_vector & History & Zeilenadressierung (50 * 2 Zeilen = 100)\ZE
spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
get & out & 1 & std\_logic & History & Signalisiert Speicheranforderung \ZE
\THEAD
new\_data & out & 1 & std\_logic\_vector & Scanner & Signalisiert neuen Scancode \ZE
data & out & 8 & std\_logic\_vector & Scanner & Scancode laut Codepage 850 \ZE
-
+\hline
ps2\_clk & inout & 1 & std\_logic & Tastatur & Clockleitung zum Keyboard \ZE
ps2\_data & inout & 1 & std\_logic & Tastatur & Datenleitung zum Keyboard \ZE
\TEND
\subsubsection{Scanner}
-%Empfängt die Scan-Codes vom PS/2 Modul und leitet nur für die Eingabezeile erlaubte Zeichen dekodiert in das CP850 Format an die History weiter, bei einem empfangenen Enter wird der Beginn der Berechnung an das Parser Modul signalisiert
\THEAD
new\_data & in & 1 & std\_logic\_vector & PS/2 & Signalisiert neuen Scancode \ZE
data & in & 8 & std\_logic\_vector & PS/2 & Scancode laut Codepage 850 \ZE
-
+\hline
char & out & 8 & character & History & Zeichen das vom History Modul \"ubernommen werden soll \ZE
take & out & 1 & std\_logic & History & Signalisiert Datenfeld char \ZE
done & in & 1 & std\_logic & History & Signalisiert die \"Ubernahme der Daten \ZE
backspace & out & 1 & std\_logic & History & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
-
+\hline
do\_it & out & 1 & std\_logic & Parser & Auswertung beginnen (ENTER) \ZE
finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
\TEND
\subsubsection{Parser}
-%Wertet die Eingabezeile der History aus und liefert als Antwort entweder einen Fehler zurück oder gibt die einzelnen Berechnungen von je zwei Zahlen an die ALU weiter, die vom History Modul ausgelesenen zusammenhängenden Dezimalstellen werden mit dem Bin/Dez-Converter Modul in Binärzahlen umgerechnet, das Berechnungs-Endergebnis wird wieder in mit dem Converter Modul in einzelne Charakter umgerechnet und in der History gespeichert
\THEAD
-h\_rw & in & 1 & std\_logic & History & 0 = read (Expression), 1 = write (Ergebnis) \ZE
-h\_spalte & in & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-h\_rget & in & 1 & std\_logic & History & Signalisiert Leseanforderung \ZE
-h\_rdone & out & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-h\_read & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
-
-h\_wtake & in & 1 & std\_logic & History & Signalisiert Schreibanforderung \ZE
-h\_wdone & out & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-h\_write & out & 8 & character & History & enth\"alt zu schreibende Daten \ZE
-
-h\_finished & in & 1 & std\_logic & History & Auswertung fertig \ZE
-
+h\_rw & out & 1 & std\_logic & History & 0 = read (Expression), 1 = write (Ergebnis) \ZE
+h\_spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
+h\_rget & out & 1 & std\_logic & History & Signalisiert Leseanforderung \ZE
+h\_rdone & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
+h\_read & out & 8 & character & History & enth\"alt angeforderne Daten \ZE
+
+h\_wtake & out & 1 & std\_logic & History & Signalisiert Schreibanforderung \ZE
+h\_wdone & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
+h\_write & in & 8 & character & History & enth\"alt zu schreibende Daten \ZE
+
+h\_finished & out & 1 & std\_logic & History & Auswertung fertig \ZE
+\hline
opcode & out & 3 & enum OPS & ALU & die auszuf\"uhrende Art der Berechnung \ZE
op1 & out & 32 & SIGNED(32-1 downto 0) & ALU & erste Operand \ZE
op2 & out & 32 & SIGNED(32-1 downto 0) & ALU & zweite Operand \ZE
op3 & in & 32 & SIGNED(32-1 downto 0) & ALU & Zieloperand \ZE
do\_calc & out & 1 & std\_logic & ALU & Signalisert Berechnungstart \ZE
calc\_done & in & 1 & std\_logic & ALU & Berechnung fertig \ZE
-
+\hline
do\_it & in & 1 & std\_logic & Scanner & Auswertung beginnen (ENTER) \ZE
finished & out & 1 & std\_logic & Scanner & Auswertung fertig \ZE
\TEND
\subsubsection{ALU}
-%Führt die tatsächlichen Berechnungen von Addition, Subtraktion, Multiplikation und Division durch
\THEAD
opcode & in & 3 & enum OPS & Parser & die auszuf\"uhrende Art der Berechnung \ZE
op1 & in & 32 & SIGNED(32-1 downto 0) & Parser & erste Operand \ZE
\subsubsection{History}
-%Verwaltung des dahinterliegenden Buffers von vergangenen Berechnungen und der aktuellen
-%Eingabezeile, bei Aktualisierung der aktuellen Eingabezeile und bei Empfang eines Ergebnisses vom
-%Parser Modul signalisiert es das an das Display Modul
\THEAD
pc\_zeile & in & 7 & std\_logic\_vector & PC-Kommunikation & Zeilenadressierung (50 * 2 Zeilen = 100)\ZE
pc\_spalte & in & 7 & std\_logic\_vector & PC-Kommunikation & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
pc\_get & in & 1 & std\_logic & PC-Kommunikation & Signalisiert Speicheranforderung \ZE
pc\_done & out & 1 & std\_logic & PC-Kommunikation & Signalisiert dass Daten anliegen \ZE
pc\_char & out & 8 & character & PC-Kommunikation & enth\"alt angeforderne Daten \ZE
-
+\hline
s\_char & in & 8 & character & Scanner & Zeichen das vom Scanner Modul \"ubernommen werden soll \ZE
s\_take & in & 1 & std\_logic & Scanner & Signalisiert Datenfeld char \ZE
s\_done & out & 1 & std\_logic & Scanner & Signalisiert die \"Ubernahme der Daten \ZE
s\_backspace & in & 1 & std\_logic & Scanner & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
-
+\hline
d\_new\_eingabe & out & 1 & std\_logic & Display & Fordert Display auf die Eingabe auszulesen \ZE
d\_new\_result & out & 1 & std\_logic & Display & Fordert Display auf das Ergebnis auszulesen \ZE
d\_zeile & in & 5 & std\_logic\_vector & Display & Zeilenadressierung ($2 * 15$ Zeilen $=30$) \ZE
d\_get & in & 1 & std\_logic & Display & Signalisiert Speicheranforderung \ZE
d\_done & out & 1 & std\_logic & Display & Signalisiert dass Daten anliegen \ZE
d\_char & out & 8 & character & Display & enth\"alt angeforderne Daten \ZE
-
+\hline
p\_rw & in & 1 & std\_logic & Parser & 0 = read (Expression), 1 = write (Ergebnis) \ZE
p\_spalte & in & 7 & std\_logic\_vector & Parser & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
p\_rget & in & 1 & std\_logic & Parser & Signalisiert Leseanforderung \ZE
%wie wärs mit einem easter egg...
-\paragraph{Overflows}
-Tritt ein Overflow während der Berechnung auf -- entweder in einem Zwischenergebnis, oder im
+\paragraph{Over- und Underflows}
+Tritt ein Over- bzw. Underflow während der Berechnung auf -- entweder in einem Zwischenergebnis, oder im
Endergebnis -- dann wird der Fehlerstring ``ERROR'' in der Ergebniszeile ausgegeben.
%TODO aufwendigere fehlermeldung? zb "ERROR: OVERFLOW"
\paragraph{Fehlerhafte Eingaben}
-Entspricht eine zu berechnende Eingabezeile nicht dem Format der Regular Expression aus Requirement
-Req.2, so wird der Fehlerstring ``ERROR'' in der Ergebniszeile ausgegeben.
+Entspricht eine zu berechnende Eingabezeile nicht dem Format der Grammatik aus
+dem Requirement Req. 2, so wird der Fehlerstring ``ERROR'' in der Ergebniszeile
+ausgegeben.
%TODO aufwendigere fehlermeldung? zb "ERROR: FEHLERHAFTE EINGABE"
Liegt der Wert eines Zahlen-Literals außerhalb dem Wertebereich eines Signed Long, dann wird der
\tcc{$2147483644 + 100 \Rightarrow$ Err}
Erf\"ullt \textbf{Req 4}
+\tcc{$-2147483643 - 100 \Rightarrow$ err}
+Erf\"ullt \textbf{Req 4}
+
\tcc{$1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 1 +1 + 2 +2 + 2 + 1
\Rightarrow$ ab dem ersten `2'er soll die Eingabe verweigert werden (man beachte die Leerzeichen)}
Erf\"ullt \textbf{Req 5}
\tcc{Es sollen 20 Rechnungen eingegeben werden (ob g\"ultig oder nicht spielt dabei keine Rolle).
Ab der 15. Berechnung soll ein Scrollen des Bildschirms festgestellt werden k\"onnen.}
-Erf\"ullt \textbf{Req 7, 8, 9}
+Erf\"ullt \textbf{Req 7, 8}
\tcc{Es sollen 52 Berechnungen der Art $i + i\text{<ENTER>}$ eingegeben werden, wobei $i$ der
aktuellen Berechnung entspricht. Danach soll eine RS232 \"Ubertragung (einmal per Button und einmal
per PC) in Gang gesetzt werden. Am PC sollen nur die letzten 50 Berechnungen ersichtlich sein.}
-Erf\"ullt \textbf{Req 10, 11}
+Erf\"ullt \textbf{Req 9, 10}
\section{Detailed Design Description}
\subsection{VGA}
Es soll eine Baudrate von 115200 bauds und die 8N1 Codierung (8bit Daten, keine Parity und ein
Stopbit) verwendet werden. Da das FPGA Design um ein Vielfaches schneller als 115200Hz \footnote{
n\"amlich $33.33$MHz} ist muss bei der Implementierung zus\"atzlich ein Taktgeber f\"ur das RS232
-Modul implementiert werden um BT zu erzeugen (BT steht dabei f\"ur BitTime), das soll mit einem
-Takteiler realisiert werden. Ausserdem ist zu beachten dass das LSB zuerst geschickt wird.
+Modul implementiert werden um BT zu erzeugen\footnote{BT steht dabei f\"ur
+BitTime}. Das soll mit einem Takteiler realisiert werden. Ausserdem ist zu
+beachten, dass das LSB zuerst geschickt wird.
\begin{figure}[!ht]
\includegraphics[width=0.9\textwidth]{sm/rs232-rs.pdf}
\label{fig:rs232rx}
\end{figure}
\begin{itemize}
-\item \textbf{idle}: die lokale Variable \emph{bc} wird zur\"uckgesetzt.
+\item \textbf{idle}: Die lokale Variable \emph{bc} wird zur\"uckgesetzt.
\item \textbf{read startbit}: Eine fallende Flanke auf \emph{rxd} signalisiert dass eine
Byte\"ubertragung beginnt.
\item \textbf{read}: In diesem State werden die Datenbits nacheinander \"uber \emph{rxd} empfangen.
\item \textbf{read stopbit}: Um das Ende einer Byte\"ubertragung zu signalisieren wird \emph{rxd}
-auf high gesetzt. Dadurch weiss das RS232 Modul bescheid dass die Byte\"ubertragung zu ende ist und
+auf high gesetzt. Dadurch weiss das RS232 Modul bescheid, dass die Byte\"ubertragung zu Ende ist und
kann dem PC-Kommunikation Modul signalisieren, dass ein Byte vollst\"andig empfangen wurde.
\end{itemize}
\label{fig:rs232tx}
\end{figure}
\begin{itemize}
-\item \textbf{idle}: die lokale Variable \emph{bc} wird zur\"uckgesetzt.
+\item \textbf{idle}: Die lokale Variable \emph{bc} wird zur\"uckgesetzt.
\item \textbf{write startbit}: Um eine \"Ubertragung in Gang zu setzen muss \emph{txd} auf low
gesetzt werden.
\item \textbf{write}: In diesem State werden die Datenbits nacheinander an \emph{txd} angelegt.
\end{figure}
\begin{itemize}
-\item \textbf{idle}: die internen Variablen \emph{z} und \emph{s} werden zur\"uck gesetzt. \emph{z}
+\item \textbf{idle}: Die internen Variablen \emph{z} und \emph{s} werden zur\"uck gesetzt. \emph{z}
wird als Zeilencounter verwendet und \emph{s} als Spaltencounter, da der interne Speicher nach und
nach vollst\"andig auf der seriellen Schnittstelle ausgegeben werden soll.
\item \textbf{nzeile}: Dieser Zustand wird erreicht wenn die Ausgabe auf die RS232 Schnittstelle
\item \textbf{idle}: Setz alle Steuersignale \emph{backspace}, \emph{take} und \emph{do\_it} low.
\item \textbf{read}: Bei steigender Flanke auf \emph{new\_data} wird das anliegende Byte des
PS/2-Modules \"ubernommen. Je nach Wert wird in den n\"achsten Zustand gewechselt.
-\item \textbf{enter}: Wurde die Entertaste gedr\"uckt wird der Parser getriggert (\emph{do\_it} ist
-einen Takt lang high). Der Scanner befindet sich so lange in diesem Zustand bis der Parser das
-Ergebnis berechnet hat.
-\item \textbf{l\"oschen}: Teilt dem History Modul mit das letzte Zeichen im Buffer zu l\"oschen
-(\emph{backspace} ist einen Takt lang high).
+\item \textbf{enter}: Wurde die Entertaste gedr\"uckt wird der Parser getriggert
+(per Signal \emph{do\_it}). Der Scanner befindet sich so lange in diesem Zustand
+bis der Parser das Ergebnis berechnet hat.
+\item \textbf{l\"oschen}: Teilt dem History Modul mit das letzte Zeichen im
+Buffer zu l\"oschen (per Signal \emph{backspace}).
\item \textbf{mod}: Da wir nur Zeichen des Numpads \"ubernehmen wollen, ist dieser Zwischenstate
n\"otig, da Scancodes vom Numpad einen Modifier mitschicken (\emph{0xe0}).
-\item \textbf{\"ubernehmen}: Wenn ein g\"ultiges Zeichen laut Requirements eingegeben wurde, wird
-jenes Zeichen an \emph{char} angelegt und \emph{take} wird einen Takt lang high gesetzt. Das History
-Modul wird dadurch getriggert das anliegende Zeichen in den Buffer zu \"ubernehmen.
+\item \textbf{\"ubernehmen}: Wenn ein g\"ultiges Zeichen laut Requirements
+eingegeben wurde, wird jenes Zeichen an \emph{char} angelegt und \emph{take}
+wird auf high gesetzt. Das History Modul wird dadurch getriggert um das Zeichen
+in den Buffer zu \"ubernehmen.
\end{itemize}
\item \textbf{done}: In diesem Zustand wird das Ergebnis das sich je nach \emph{opp} in
\emph{strich} oder \emph{punkt} befindet als String in den Ergebnisbuffer des History Modules
-geschrieben und danach wird \emph{finished} f\"ur einen Zyklus auf high gesetzt.
+geschrieben. Danach wird \emph{finished} auf high gesetzt.
\item \textbf{error}: Zwecks \"Ubersichtlichkeit wurden die Transitionen zu diesem Zustand
vernachl\"assigt. Dieser Zustand wird erreicht sobald ein Grammatikfehler oder ein Fehler der ALU
auftritt. Es wird der String ``Error'' in den Ergebnisbuffer geschrieben und
-\emph{finished} wird f\"ur einen Zyklus auf high gesetzt.
+\emph{finished} wird auf high gesetzt.
\end{itemize}
\label{fig:alu}
\end{figure}
%TODO: eventuell zweierkomplement statt SUB?
-Folgende Opcodes werden von uns als enum definiert:
+Folgende Opcodes werden von uns als \emph{enum} definiert:
\begin{quote}
NOP, SUB, ADD, MUL, DIV, DONE
\end{quote}
\subsection{History}
Dieses Modul stellt die zentrale Speicherstelle f\"ur die verschiedenen Module da.
Die Idee ist dabei, dass intern ein RAM-Block mit mindestens der Gr\"o\ss{}e
-$(50\cdot2)*(71) = 710$ Bytes verwaltet wird.
+\mbox{$(50\cdot2) \cdot (71) = 710$} Bytes verwaltet wird.
Das History Modul kann \"uber die angelegten Leitungen \emph{s\_take}, \emph{p\_rget},
\emph{p\_wdo}, \emph{pc\_get} bzw. \emph{d\_get} feststellen welches Modul\footnote{die
Weiters ist zu beachten, dass das History Modul f\"ur den Scanner und Parser intern einen Index
mitspeichern muss, der die Adresse der aktuellen Eingabe mitf\"uhrt. Mit Hilfe dieses Indexes plus
-der Spaltenadressierung der Module kann die tats\"achliche Adresse f\"ur des internen RAM-Blockes
+der Spaltenadressierung der Module kann die tats\"achliche Adresse f\"ur den internen RAM-Block
ermittelt werden.
Ist das History Modul mit der Speicheranfrage fertig, wird das andere Modul \"uber die entsprechende
-\emph{done}-Leitung benachrichtigt.
-
+\emph{done}-Leitung benachrichtigt. Wurde das Signal vom entsprechenden
+\emph{*\_\{get,take,do\}}-Signal quittiert kann der n\"achste Request
+verarbeitet werden.
%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%
%LISTINGS