Revert "Revert "Refuse to load AOT images using unsupported SIMD instructions""
[mono.git] / mono / mini / cpu-s390.md
index 7c94cac7ed0a157a6bc3db5e94ff34f90dacff9b..7817a19b879155553fe26dc286b59ba110b8a088 100644 (file)
 # See the code in mini-x86.c for more details on how the specifiers are used.
 #
 
+nop: len:4
+relaxed_nop: len:4
+
 adc: dest:i src1:i src2:i len:6
-adc_imm: dest:i src1:i len:18
-add.ovf.un: len: 10 dest:i src1:i src2:i
-add.ovf: len: 24 dest:i src1:i src2:i
-add: dest:i src1:i src2:i len:6
-add_imm: dest:i src1:i len:18
-addcc_imm: dest:i src1:i len:18
 add_ovf_carry: dest:i src1:1 src2:i len:28
 add_ovf_un_carry: dest:i src1:1 src2:i len:28
 addcc: dest:i src1:i src2:i len:6
-and: dest:i src1:i src2:i len:6
-and_imm: dest:i src1:i len:16
 aot_const: dest:i len:8
-arg:
-arglist:
 atomic_add_i4: src1:b src2:i dest:i len:20
 atomic_exchange_i4: src1:b src2:i dest:i len:20
 atomic_add_new_i4: src1:b src2:i dest:i len:24
-beq.s:
-beq: len:8
-bge.s:
-bge.un.s:
-bge.un: len:8
-bge: len:8
-bgt.s:
-bgt.un.s:
-bgt.un: len:8
-bgt: len:8
-ble.s:
-ble.un.s:
-ble.un: len:8
-ble: len:8
-blt.s:
-blt.un.s:
-blt.un: len:8
-blt: len:8
-bne.un.s:
-bne.un: len:8
-box:
-br.s:
 br: len:6
 br_reg: src1:i len:8
-break: len:4
-brfalse.s:
-brfalse:
-brtrue.s:
-brtrue:
+break: len:6
 call: dest:o len:6 clob:c
-call_handler: len:12
+call_handler: len:12 clob:c
 call_membase: dest:o src1:b len:12 clob:c
 call_reg: dest:o src1:i len:8 clob:c
-calli:
-callvirt:
-castclass:
 ceq: dest:i len:12
 cgt.un: dest:i len:12
 cgt: dest:i len:12
@@ -123,66 +87,22 @@ cond_exc_nc: len:8
 cond_exc_ne_un: len:8
 cond_exc_no: len:8
 cond_exc_ov: len:8
-conv.i1: dest:i src1:i len:26
-conv.i2: dest:i src1:i len:26
-conv.i4: dest:i src1:i len:2
-conv.i8:
-conv.i: dest:i src1:i len:2
-conv.ovf.i.un:
-conv.ovf.i1.un:
-conv.ovf.i1:
-conv.ovf.i2.un:
-conv.ovf.i2:
-conv.ovf.i4.un:
-conv.ovf.i4:
-conv.ovf.i8.un:
-conv.ovf.i8:
-conv.ovf.i:
-conv.ovf.u.un:
-conv.ovf.u1.un:
-conv.ovf.u1:
-conv.ovf.u2.un:
-conv.ovf.u2:
-conv.ovf.u4.un:
-conv.ovf.u4:
-conv.ovf.u8.un:
-conv.ovf.u8:
-conv.ovf.u:
-conv.r.un: dest:f src1:i len:30
-conv.r4: dest:f src1:i len:4
-conv.r8: dest:f src1:i len:4
-conv.u1: dest:i src1:i len:8
-conv.u2: dest:i src1:i len:14
-conv.u4: dest:i src1:i
-conv.u8:
-conv.u: dest:i src1:i len:4
-cpblk:
-cpobj:
-div.un: dest:a src1:i src2:i len:12 
-div: dest:a src1:i src2:i len:10
-div_imm: dest:i src1:i src2:i len:24
-div_un_imm: dest:i src1:i src2:i len:24
-dup:
-endfilter: len:20
 endfinally: len: 20
-endmac:
 fcall: dest:g len:10 clob:c
 fcall_membase: dest:g src1:b len:14 clob:c
 fcall_reg: dest:g src1:i len:10 clob:c
 fcompare: src1:f src2:f len:14
 float_add: dest:f src1:f src2:f len:6
-float_add_ovf:
-float_add_ovf_un:
-float_beq: len:8
-float_bge: len:8
+float_beq: len:10
+float_bge: len:10
 float_bge_un: len:8
-float_bgt: len:8
-float_ble: len:8
+float_bgt: len:10
+float_ble: len:10
 float_ble_un: len:8
-float_blt: len:8
+float_blt: len:10
 float_blt_un: len:8
 float_bne_un: len:8
-float_btg_un: len:8
+float_bgt_un: len:8
 float_ceq: dest:i src1:f src2:f len:16
 float_cgt: dest:i src1:f src2:f len:16
 float_cgt_un: dest:i src1:f src2:f len:16
@@ -193,28 +113,7 @@ float_conv_to_i2: dest:i src1:f len:50
 float_conv_to_i4: dest:i src1:f len:50
 float_conv_to_i8: dest:l src1:f len:50
 float_conv_to_i: dest:i src1:f len:52
-float_conv_to_ovd_u:
-float_conv_to_ovf_i1:
-float_conv_to_ovf_i1_un:
-float_conv_to_ovf_i2:
-float_conv_to_ovf_i2_un:
-float_conv_to_ovf_i4:
-float_conv_to_ovf_i4_un:
-float_conv_to_ovf_i8:
-float_conv_to_ovf_i8_un:
-float_conv_to_ovf_i:
-float_conv_to_ovf_i_un:
-float_conv_to_ovf_u1:
-float_conv_to_ovf_u1_un:
-float_conv_to_ovf_u2:
-float_conv_to_ovf_u2_un:
-float_conv_to_ovf_u4:
-float_conv_to_ovf_u4_un:
-float_conv_to_ovf_u8:
-float_conv_to_ovf_u8_un:
-float_conv_to_ovf_u_un:
 float_conv_to_r4: dest:f src1:f len:4
-float_conv_to_r8:
 float_conv_to_u1: dest:i src1:f len:62
 float_conv_to_u2: dest:i src1:f len:62
 float_conv_to_u4: dest:i src1:f len:62
@@ -223,97 +122,18 @@ float_conv_to_u: dest:i src1:f len:36
 float_div: dest:f src1:f src2:f len:6
 float_div_un: dest:f src1:f src2:f len:6
 float_mul: dest:f src1:f src2:f len:6
-float_mul_ovf:
-float_mul_ovf_un:
 float_neg: dest:f src1:f len:6
 float_not: dest:f src1:f len:6
 float_rem: dest:f src1:f src2:f len:16
 float_rem_un: dest:f src1:f src2:f len:16
 float_sub: dest:f src1:f src2:f len:6
-float_sub_ovf:
-float_sub_ovf_un:
 fmove: dest:f src1:f len:4
-i8const:
 iconst: dest:i len:16
-illegal:
-initblk:
-initobj:
-isinst:
 jmp: len:56
-label:
+label: len:0
 lcall: dest:L len:8 clob:c
 lcall_membase: dest:L src1:b len:12 clob:c
 lcall_reg: dest:L src1:i len:8 clob:c
-lcompare:
-ldaddr:
-ldarg.0:
-ldarg.1:
-ldarg.2:
-ldarg.3:
-ldarg.s:
-ldarg:
-ldarga.s:
-ldarga:
-ldc.i4.0:
-ldc.i4.1:
-ldc.i4.2:
-ldc.i4.3:
-ldc.i4.4:
-ldc.i4.5:
-ldc.i4.6:
-ldc.i4.7:
-ldc.i4.8:
-ldc.i4.m1:
-ldc.i4.s:
-ldc.i4:
-ldc.i8:
-ldc.r4:
-ldc.r8:
-ldelem.i1:
-ldelem.i2:
-ldelem.i4:
-ldelem.i8:
-ldelem.i:
-ldelem.r4:
-ldelem.r8:
-ldelem.ref:
-ldelem.u1:
-ldelem.u2:
-ldelem.u4:
-ldelema:
-ldfld:
-ldflda:
-ldftn:
-ldind.i1: dest:i len:8
-ldind.i2: dest:i len:8
-ldind.i4: dest:i len:8
-ldind.i8:
-ldind.i: dest:i len:8
-ldind.r4:
-ldind.r8:
-ldind.ref: dest:i len:8
-ldind.u1: dest:i len:8
-ldind.u2: dest:i len:8
-ldind.u4: dest:i len:8
-ldlen:
-ldloc.0:
-ldloc.1:
-ldloc.2:
-ldloc.3:
-ldloc.s:
-ldloc:
-ldloca.s:
-ldloca:
-ldnull:
-ldobj:
-ldsfld:
-ldsflda:
-ldstr:
-ldtoken:
-ldvirtftn:
-leave.s:
-leave:
-load:
 load_membase: dest:i src1:b len:18
 loadi1_membase: dest:i src1:b len:40
 loadi2_membase: dest:i src1:b len:24
@@ -325,177 +145,36 @@ loadu1_membase: dest:i src1:b len:26
 loadu2_membase: dest:i src1:b len:26
 loadu4_mem: dest:i len:8
 loadu4_membase: dest:i src1:b len:18
-local:
-localloc: dest:i src1:i len:62
-long_add:
-long_add_imm:
-long_add_ovf_un: len:18 dest:l src1:l src2:i
-long_add_ovf: len:24 dest:l src1:l src2:i
-long_and:
-long_beq:
-long_bge:
-long_bge_un:
-long_bgt:
-long_ble:
-long_ble_un:
-long_blt:
-long_blt_un:
-long_bne_un:
-long_btg_un:
-long_ceq:
-long_cgt:
-long_cgt_un:
-long_clt:
-long_clt_un:
-long_conv_to_i1:
-long_conv_to_i2:
-long_conv_to_i4:
-long_conv_to_i8:
-long_conv_to_i:
-long_conv_to_ovf_i1:
-long_conv_to_ovf_i1_un:
-long_conv_to_ovf_i2:
-long_conv_to_ovf_i2_un:
-long_conv_to_ovf_i4:
-long_conv_to_ovf_i4_un:
-long_conv_to_ovf_i8:
-long_conv_to_ovf_i8_un:
+localloc: dest:i src1:i len:72
+long_add: len: 18 dest:l src1:l src2:i clob:1
+long_add_ovf_un: len:22 dest:l src1:l src2:i clob:1
+long_add_ovf: len:28 dest:l src1:l src2:i clob:1
 long_conv_to_ovf_i: dest:i src1:i src2:i len:44
-long_conv_to_ovf_i_un:
-long_conv_to_ovf_u1:
-long_conv_to_ovf_u1_un:
-long_conv_to_ovf_u2:
-long_conv_to_ovf_u2_un:
-long_conv_to_ovf_u4:
-long_conv_to_ovf_u4_un:
-long_conv_to_ovf_u8:
-long_conv_to_ovf_u8_un:
-long_conv_to_ovf_u:
-long_conv_to_ovf_u_un:
-long_conv_to_r4:
-long_conv_to_r8:
 long_conv_to_r_un: dest:f src1:i src2:i len:37 
-long_conv_to_u1:
-long_conv_to_u2:
-long_conv_to_u4:
-long_conv_to_u8:
-long_conv_to_u:
-long_div:
-long_div_un:
-long_mul:
+long_conv_to_r4: dest:f src1:i len:4
+long_conv_to_r8: dest:f src1:i len:4
 long_mul_ovf: len: 18
 long_mul_ovf_un: len: 18 
-long_neg:
-long_not:
-long_or:
-long_rem:
-long_rem_un:
-long_shl:
-long_shl_imm:
-long_shr:
-long_shr_imm:
-long_shr_un:
-long_shr_un_imm:
-long_sub:
-long_sub_imm:
-long_sub_ovf_un: len:18 dest:l src1:l src2:i
-long_sub_ovf: len:36 dest:l src1:l src2:i
-long_xor:
-mkrefany:
-mono_ldptr:
-mono_newobj:
-mono_objaddr:
-mono_retobj:
-mono_vtaddr:
+long_sub: len: 18 dest:l src1:l src2:i clob:1
+long_sub_ovf_un: len:22 dest:l src1:l src2:i clob:1
+long_sub_ovf: len:36 dest:l src1:l src2:i clob:1
+memory_barrier: len: 10
 move: dest:i src1:i len:4
-mul.ovf.un: dest:i src1:i src2:i len:20
-mul.ovf: dest:i src1:i src2:i len:42
-mul: dest:i src1:i src2:i len:6
-mul_imm: dest:i src1:i len:18
-neg: dest:i src1:i len:4
-newarr:
-newobj:
-nop: len:4
-not: dest:i src1:i len:8
-op_bigmul: len:2 dest:l src1:a src2:i
-op_bigmul_un: len:2 dest:l src1:a src2:i
-op_endfilter: src1:i len:12
-op_rethrow: src1:i len:8
+bigmul: len:2 dest:l src1:a src2:i
+bigmul_un: len:2 dest:l src1:a src2:i
+endfilter: src1:i len:12
+rethrow: src1:i len:8
 oparglist: src1:i len:20
-or: dest:i src1:i src2:i len:4
-or_imm: dest:i src1:i len:16
-outarg: src1:i len:1
-outarg_imm: len:5
-phi:
-pop:
-prefix1:
-prefix2:
-prefix3:
-prefix4:
-prefix5:
-prefix6:
-prefix7:
-prefixref:
 r4const: dest:f len:22
 r8const: dest:f len:18
-refanytype:
-refanyval:
-reg:
-regoffset:
-regvar:
-rem.un: dest:d src1:i src2:i len:12
-rem: dest:d src1:i src2:i len:10
-rem_imm: dest:i src1:i src2:i len:24
-rem_un_imm: dest:i src1:i src2:i len:24
-rename:
-ret:
-retarg:
+s390_bkchain: len:16 dest:i src1:i
 s390_move: len:48 dest:b src1:b
 s390_setf4ret: dest:f src1:f len:4
 tls_get: dest:i len:44
 sbb: dest:i src1:i src2:i len:8
-sbb_imm: dest:i src1:i len:18
-setfreg: dest:f src1:f len:4
 setlret: src1:i src2:i len:12
-setreg: dest:i src1:i len:4
-setregimm: dest:i len:18
-setret: dest:a src1:i len:6
-shl: dest:i src1:i src2:i clob:s len:8
-shl_imm: dest:i src1:i len:8
-shr.un: dest:i src1:i src2:i clob:s len:8
-shr: dest:i src1:i src2:i clob:s len:8
-shr_imm: dest:i src1:i len:8
-shr_un_imm: dest:i src1:i len:8
-sizeof:
 sqrt: dest:f src1:f len:4
-starg.s:
-starg:
 start_handler: len:18
-stelem.i1:
-stelem.i2:
-stelem.i4:
-stelem.i8:
-stelem.i:
-stelem.r4:
-stelem.r8:
-stelem.ref:
-stfld:
-stind.i1: src1:b src2:i
-stind.i2: src1:b src2:i
-stind.i4: src1:b src2:i
-stind.i8:
-stind.i:
-stind.r4: src1:b src2:f
-stind.r8: src1:b src2:f
-stind.ref: src1:b src2:i
-stloc.0:
-stloc.1:
-stloc.2:
-stloc.3:
-stloc.s:
-stloc:
-stobj:
-store:
 store_membase_imm: dest:b len:32
 store_membase_reg: dest:b src1:i len:18
 storei1_membase_imm: dest:b len:32
@@ -508,27 +187,148 @@ storei8_membase_imm: dest:b
 storei8_membase_reg: dest:b src1:i 
 storer4_membase_reg: dest:b src1:f len:22
 storer8_membase_reg: dest:b src1:f len:22
-stsfld:
-sub.ovf.un: len:10 dest:i src1:i src2:i 
-sub.ovf: len:24 dest:i src1:i src2:i
-sub: dest:i src1:i src2:i len:6
-sub_imm: dest:i src1:i len:18
-subcc_imm: dest:i src1:i len:18
 sub_ovf_carry: dest:i src1:1 src2:i len:28
 sub_ovf_un_carry: dest:i src1:1 src2:i len:28
 subcc: dest:i src1:i src2:i len:6
-switch:
-tail.:
 throw: src1:i len:8
-trap:
-unaligned.:
-unbox:
 vcall: len:8 clob:c
 vcall_membase: src1:b len:12 clob:c
 vcall_reg: src1:i len:8 clob:c
 voidcall: len:8 clob:c
 voidcall_membase: src1:b len:12 clob:c
 voidcall_reg: src1:i len:8 clob:c
-volatile.:
-xor: dest:i src1:i src2:i len:4
+
+# 32 bit opcodes
+int_add: dest:i src1:i src2:i len:6
+int_sub: dest:i src1:i src2:i len:6
+int_mul: dest:i src1:i src2:i len:6
+int_div: dest:a src1:i src2:i len:10
+int_div_un: dest:a src1:i src2:i len:12 
+int_and: dest:i src1:i src2:i len:6
+int_or: dest:i src1:i src2:i len:4
+int_xor: dest:i src1:i src2:i len:4
+int_rem: dest:d src1:i src2:i len:10
+int_rem_un: dest:d src1:i src2:i len:12
+int_shl: dest:i src1:i src2:i clob:s len:8
+int_shr: dest:i src1:i src2:i clob:s len:8
+int_shr_un: dest:i src1:i src2:i clob:s len:8
+int_add_ovf: len: 24 dest:i src1:i src2:i
+int_add_ovf_un: len: 10 dest:i src1:i src2:i
+int_sub_ovf: len:24 dest:i src1:i src2:i
+int_sub_ovf_un: len:10 dest:i src1:i src2:i 
+int_mul_ovf: dest:i src1:i src2:i len:42
+int_mul_ovf_un: dest:i src1:i src2:i len:20
+
+int_neg: dest:i src1:i len:4
+int_not: dest:i src1:i len:8
+int_conv_to_i1: dest:i src1:i len:16
+int_conv_to_i2: dest:i src1:i len:16
+int_conv_to_i4: dest:i src1:i len:2
+int_conv_to_r4: dest:f src1:i len:4
+int_conv_to_r8: dest:f src1:i len:4
+int_conv_to_u1: dest:i src1:i len:8
+int_conv_to_u2: dest:i src1:i len:16
+int_conv_to_u4: dest:i src1:i
+
+int_conv_to_r_un: dest:f src1:i len:30
+
+int_beq: len:8
+int_bge_un: len:8
+int_bge: len:8
+int_bgt_un: len:8
+int_bgt: len:8
+int_ble_un: len:8
+int_ble: len:8
+int_blt_un: len:8
+int_blt: len:8
+int_bne_un: len:8
+
+mul_imm: dest:i src1:i len:20
+adc_imm: dest:i src1:i len:18
+add_imm: dest:i src1:i len:18
+addcc_imm: dest:i src1:i len:18
+and_imm: dest:i src1:i len:16
+div_imm: dest:i src1:i len:24
+div_un_imm: dest:i src1:i len:24
+or_imm: dest:i src1:i len:16
+rem_imm: dest:i src1:i len:24
+rem_un_imm: dest:i src1:i len:24
+sbb_imm: dest:i src1:i len:18
+shl_imm: dest:i src1:i len:8
+shr_imm: dest:i src1:i len:8
+shr_un_imm: dest:i src1:i len:8
+sub_imm: dest:i src1:i len:18
+subcc_imm: dest:i src1:i len:18
 xor_imm: dest:i src1:i len:16
+
+# Linear IR opcodes
+dummy_use: src1:i len:0
+dummy_store: len:0
+not_reached: len:0
+not_null: src1:i len:0
+
+jump_table: dest:i len:16
+
+icompare: src1:i src2:i len:4
+icompare_imm: src1:i len:14
+
+int_ceq: dest:i len:12
+int_cgt_un: dest:i len:12
+int_cgt: dest:i len:12
+int_clt_un: dest:i len:12
+int_clt: dest:i len:12
+
+cond_exc_ic: len:8
+cond_exc_ieq: len:8
+cond_exc_ige: len:8
+cond_exc_ige_un: len:8
+cond_exc_igt: len:8
+cond_exc_igt_un: len:8
+cond_exc_ile: len:8
+cond_exc_ile_un: len:8
+cond_exc_ilt: len:8
+cond_exc_ilt_un: len:8
+cond_exc_inc: len:8
+cond_exc_ine_un: len:8
+cond_exc_ino: len:8
+cond_exc_iov: len:8
+
+int_add_imm: dest:i src1:i len:18
+int_sub_imm: dest:i src1:i len:18
+int_mul_imm: dest:i src1:i len:20
+int_div_imm: dest:i src1:i len:24
+int_div_un_imm: dest:i src1:i len:24
+int_rem_imm: dest:i src1:i len:24
+int_rem_un_imm: dest:i src1:i len:24
+int_and_imm: dest:i src1:i len:16
+int_or_imm: dest:i src1:i len:16
+int_xor_imm: dest:i src1:i len:16
+int_adc_imm: dest:i src1:i len:18
+int_sbb_imm: dest:i src1:i len:18
+int_shl_imm: dest:i src1:i len:8
+int_shr_imm: dest:i src1:i len:8
+int_shr_un_imm: dest:i src1:i len:8
+
+int_adc: dest:i src1:i src2:i len:6
+int_sbb: dest:i src1:i src2:i len:8
+int_addcc: dest:i src1:i src2:i len:6
+int_subcc: dest:i src1:i src2:i len:6
+
+long_conv_to_ovf_i4_2: dest:i src1:i src2:i len:44
+
+vcall2: len:8 clob:c
+vcall2_membase: src1:b len:12 clob:c
+vcall2_reg: src1:i len:8 clob:c
+
+s390_long_add: dest:l src1:i src2:i len:18
+s390_long_add_ovf: dest:l src1:i src2:i len:32
+s390_long_add_ovf_un: dest:l src1:i src2:i len:32
+s390_long_sub: dest:l src1:i src2:i len:18
+s390_long_sub_ovf: dest:l src1:i src2:i len:32
+s390_long_sub_ovf_un: dest:l src1:i src2:i len:32
+s390_long_neg: dest:l src1:i src2:i len:18
+
+s390_int_add_ovf: len:24 dest:i src1:i src2:i
+s390_int_add_ovf_un: len:10 dest:i src1:i src2:i 
+s390_int_sub_ovf: len:24 dest:i src1:i src2:i
+s390_int_sub_ovf_un: len:10 dest:i src1:i src2:i