-long_sub_ovf: len:14 dest:i src1:i src2:i
-long_sub_ovf_un: len:14 dest:i src1:i src2:i
-long_xor: dest:i src1:i len:6
-memory_barrier: len: 10
-mkrefany:
-mono_ldptr:
-mono_newobj:
-mono_objaddr:
-mono_retobj:
-mono_vtaddr:
-move: dest:i src1:i len:4
-mul.ovf.un: dest:i src1:i src2:i len:20
-mul.ovf: dest:i src1:i src2:i len:42
-mul: dest:i src1:i src2:i len:6
-mul_imm: dest:i src1:i len:24
-neg: dest:i src1:i len:6
-newarr:
-newobj:
-nop: len:4
-not: dest:i src1:i len:12
-oparglist: src1:i len:28
-op_bigmul: len:2 dest:i src1:a src2:i
-op_bigmul_un: len:2 dest:i src1:a src2:i
-op_endfilter: src1:i len:28
-op_rethrow: src1:i len:26
-or: dest:i src1:i src2:i len:8
-or_imm: dest:i src1:i len:24
-outarg: src1:i len:1
-outarg_imm: len:5
-phi:
-pop:
-prefix1:
-prefix2:
-prefix3:
-prefix4:
-prefix5:
-prefix6:
-prefix7:
-prefixref:
-r4const: dest:f len:26
-r8const: dest:f len:24
-refanytype:
-refanyval:
-reg:
-regoffset:
-regvar:
-rem.un: dest:d src1:i src2:i len:12
-rem: dest:d src1:i src2:i len:10
-rem_imm: dest:i src1:i src2:i len:24
-rem_un_imm: dest:i src1:i src2:i len:24
-rename:
-ret:
-retarg:
-rethrow:
-s390_bkchain: len: 8 dest:i src1:i
-s390_move: len:48 dest:b src1:b
-s390_setf4ret: dest:f src1:f len:4
-sbb: dest:i src1:i src2:i len:6
-sbb_imm: dest:i src1:i len:14
-setfreg: dest:f src1:f len:4
-setreg: dest:i src1:i len:4
-setregimm: dest:i len:20
-setret: dest:a src1:i len:4
-shl: dest:i src1:i src2:i clob:s len:6
-shl_imm: dest:i src1:i len:8
-shr.un: dest:i src1:i src2:i clob:s len:6
-shr: dest:i src1:i src2:i clob:s len:6
-shr_imm: dest:i src1:i len:8
-shr_un_imm: dest:i src1:i len:8
-sizeof:
-sqrt: dest:f src1:f len:4
-starg.s:
-starg:
-start_handler: len:26
-stelem.i1:
-stelem.i2:
-stelem.i4:
-stelem.i8:
-stelem.i:
-stelem.r4:
-stelem.r8:
-stelem.ref:
-stfld:
-stind.i1: src1:b src2:i
-stind.i2: src1:b src2:i
-stind.i4: src1:b src2:i
-stind.i8:
-stind.i:
-stind.r4: src1:b src2:f
-stind.r8: src1:b src2:f
-stind.ref: src1:b src2:i
-stloc.0:
-stloc.1:
-stloc.2:
-stloc.3:
-stloc.s:
-stloc:
-stobj:
-store:
-store_membase_imm: dest:b len:46
-store_membase_reg: dest:b src1:i len:26
-storei1_membase_imm: dest:b len:46
-storei1_membase_reg: dest:b src1:i len:26
-storei2_membase_imm: dest:b len:46
-storei2_membase_reg: dest:b src1:i len:26
-storei4_membase_imm: dest:b len:46
-storei4_membase_reg: dest:b src1:i len:26
-storei8_membase_imm: dest:b len:46
-storei8_membase_reg: dest:b src1:i len:26
-storer4_membase_reg: dest:b src1:f len:28
-storer8_membase_reg: dest:b src1:f len:24
-stsfld:
-sub.ovf.un: len:16 dest:i src1:i src2:i
-sub.ovf: len:28 dest:i src1:i src2:i
-sub: dest:i src1:i src2:i len:12
-sub_imm: dest:i src1:i len:18
-sub_ovf_carry: dest:i src1:1 src2:i len:28
-sub_ovf_un_carry: dest:i src1:1 src2:i len:12
-subcc: dest:i src1:i src2:i len:12
-switch:
-tail.:
-throw: src1:i len:26
-trap:
-unaligned.:
-unbox:
-vcall: len:22 clob:c
-vcall_membase: src1:b len:12 clob:c
-vcall_reg: src1:i len:8 clob:c
-voidcall: len:22 clob:c
-voidcall_membase: src1:b len:12 clob:c
-voidcall_reg: src1:i len:8 clob:c
-volatile.:
-xor: dest:i src1:i src2:i len:8
-xor_imm: dest:i src1:i len:20
+long_sub_ovf: dest:i src1:i src2:i len:16
+long_sub_ovf_un: dest:i src1:i src2:i len:28
+
+long_conv_to_i1: dest:i src1:i len:12
+long_conv_to_i2: dest:i src1:i len:12
+long_conv_to_i4: dest:i src1:i len:4
+long_conv_to_i8: dest:i src1:i len:4
+long_conv_to_i: dest:i src1:i len:4
+long_conv_to_ovf_i: dest:i src1:i src2:i len:44
+long_conv_to_ovf_i4_un: dest:i src1:i len:50
+long_conv_to_ovf_u4: dest:i src1:i len:48
+long_conv_to_ovf_u8_un: dest:i src1:i len:4
+long_conv_to_r4: dest:f src1:i len:16
+long_conv_to_r8: dest:f src1:i len:16
+long_conv_to_u1: dest:i src1:i len:16
+long_conv_to_u2: dest:i src1:i len:24
+long_conv_to_u4: dest:i src1:i len:4
+long_conv_to_u8: dest:i src1:i len:4
+long_conv_to_u: dest:i src1:i len:4
+long_conv_to_r_un: dest:f src1:i len:37
+
+long_beq: len:8
+long_bge_un: len:8
+long_bge: len:8
+long_bgt_un: len:8
+long_bgt: len:8
+long_ble_un: len:8
+long_ble: len:8
+long_blt_un: len:8
+long_blt: len:8
+long_bne_un: len:8
+
+# Linear IR opcodes
+dummy_use: src1:i len:0
+dummy_store: len:0
+not_reached: len:0
+not_null: src1:i len:0
+
+jump_table: dest:i len:24
+
+int_conv_to_i1: dest:i src1:i len:12
+int_conv_to_i2: dest:i src1:i len:12
+int_conv_to_i4: dest:i src1:i len:2
+int_conv_to_i: dest:i src1:i len:2
+int_conv_to_u1: dest:i src1:i len:10
+int_conv_to_u2: dest:i src1:i len:16
+int_conv_to_u4: dest:i src1:i
+int_conv_to_r_un: dest:f src1:i len:37
+
+cond_exc_ic: len:8
+cond_exc_ieq: len:8
+cond_exc_ige: len:8
+cond_exc_ige_un: len:8
+cond_exc_igt: len:8
+cond_exc_igt_un: len:8
+cond_exc_ile: len:8
+cond_exc_ile_un: len:8
+cond_exc_ilt: len:8
+cond_exc_ilt_un: len:8
+cond_exc_inc: len:8
+cond_exc_ine_un: len:8
+cond_exc_ino: len:8
+cond_exc_iov: len:8
+
+lcompare_imm: src1:i len:20
+
+long_add_imm: dest:i src1:i len:20
+
+long_ceq: dest:i len:12
+long_cgt_un: dest:i len:12
+long_cgt: dest:i len:12
+long_clt_un: dest:i len:12
+long_clt: dest:i len:12
+
+vcall2: len:22 clob:c
+vcall2_membase: src1:b len:12 clob:c
+vcall2_reg: src1:i len:8 clob:c
+
+s390_int_add_ovf: len:32 dest:i src1:i src2:i
+s390_int_add_ovf_un: len:32 dest:i src1:i src2:i
+s390_int_sub_ovf: len:32 dest:i src1:i src2:i
+s390_int_sub_ovf_un: len:32 dest:i src1:i src2:i
+
+s390_long_add_ovf: dest:i src1:i src2:i len:32
+s390_long_add_ovf_un: dest:i src1:i src2:i len:32
+s390_long_sub_ovf: dest:i src1:i src2:i len:32
+s390_long_sub_ovf_un: dest:i src1:i src2:i len:32
+
+gc_liveness_def: len:0
+gc_liveness_use: len:0
+gc_spill_slot_liveness_def: len:0
+gc_param_slot_liveness_def: len:0