-- Copyright (C) 1991-2010 Altera Corporation -- Your use of Altera Corporation's design tools, logic functions -- and other software and tools, and its AMPP partner logic -- functions, and any output files from any of the foregoing -- (including device programming or simulation files), and any -- associated documentation or information are expressly subject -- to the terms and conditions of the Altera Program License -- Subscription Agreement, Altera MegaCore Function License -- Agreement, or other applicable license agreement, including, -- without limitation, that your use is for the sole purpose of -- programming logic devices manufactured by Altera and sold by -- Altera or its authorized distributors. Please refer to the -- applicable agreement for further details. -- -- This is a Quartus II output file. It is for reporting purposes only, and is -- not intended for use as a Quartus II input file. This file cannot be used -- to make Quartus II pin assignments - for instructions on how to make pin -- assignments, please see Quartus II help. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- NC : No Connect. This pin has no internal connection to the device. -- DNU : Do Not Use. This pin MUST NOT be connected. -- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.5V). -- VCCIO : Dedicated power pin, which MUST be connected to VCC -- of its bank. -- Bank 1: 3.3V -- Bank 2: 3.3V -- Bank 3: 3.3V -- Bank 4: 3.3V -- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND. -- It can also be used to report unused dedicated pins. The connection -- on the board for unused dedicated pins depends on whether this will -- be used in a future design. One example is device migration. When -- using device migration, refer to the device pin-tables. If it is a -- GND pin in the pin table or if it will not be used in a future design -- for another purpose the it MUST be connected to GND. If it is an unused -- dedicated pin, then it can be connected to a valid signal on the board -- (low, high, or toggling) if that signal is required for a different -- revision of the design. -- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins. -- This pin should be connected to GND. It may also be connected to a -- valid signal on the board (low, high, or toggling) if that signal -- is required for a different revision of the design. -- GND* : Unused I/O pin. Connect each pin marked GND* directly to GND -- or leave it unconnected. -- RESERVED : Unused I/O pin, which MUST be left unconnected. -- RESERVED_INPUT : Pin is tri-stated and should be connected to the board. -- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor. -- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry. -- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high. --------------------------------------------------------------------------------- --------------------------------------------------------------------------------- -- Pin directions (input, output or bidir) are based on device operating in user mode. --------------------------------------------------------------------------------- Quartus II Version 10.0 Build 262 08/18/2010 Service Pack 1 SJ Web Edition CHIP "dt" ASSIGNED TO AN: EP1C12Q240C8 Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment ------------------------------------------------------------------------------------------------------------- RESERVED_INPUT : 1 : : : : 1 : RESERVED_INPUT : 2 : : : : 1 : RESERVED_INPUT : 3 : : : : 1 : RESERVED_INPUT : 4 : : : : 1 : RESERVED_INPUT : 5 : : : : 1 : RESERVED_INPUT : 6 : : : : 1 : RESERVED_INPUT : 7 : : : : 1 : RESERVED_INPUT : 8 : : : : 1 : VCCIO1 : 9 : power : : 3.3V : 1 : GND : 10 : gnd : : : : RESERVED_INPUT : 11 : : : : 1 : RESERVED_INPUT : 12 : : : : 1 : RESERVED_INPUT : 13 : : : : 1 : RESERVED_INPUT : 14 : : : : 1 : RESERVED_INPUT : 15 : : : : 1 : RESERVED_INPUT : 16 : : : : 1 : bus_rx : 17 : input : 3.3-V LVCMOS : : 1 : N sseg1[0] : 18 : output : 3.3-V LVCMOS : : 1 : N RESERVED_INPUT : 19 : : : : 1 : sseg2[4] : 20 : output : 3.3-V LVCMOS : : 1 : N sseg2[0] : 21 : output : 3.3-V LVCMOS : : 1 : N VCCIO1 : 22 : power : : 3.3V : 1 : sseg3[3] : 23 : output : 3.3-V LVCMOS : : 1 : N ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 24 : input : 3.3-V LVCMOS : : 1 : N DATA0 : 25 : input : : : 1 : nCONFIG : 26 : : : : 1 : VCCA_PLL1 : 27 : power : : 1.5V : : GND+ : 28 : : : : 1 : GND+ : 29 : : : : 1 : GNDA_PLL1 : 30 : gnd : : : : GNDG_PLL1 : 31 : gnd : : : : nCEO : 32 : : : : 1 : nCE : 33 : : : : 1 : MSEL0 : 34 : : : : 1 : MSEL1 : 35 : : : : 1 : DCLK : 36 : bidir : : : 1 : ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 37 : input : 3.3-V LVCMOS : : 1 : N sseg3[2] : 38 : output : 3.3-V LVCMOS : : 1 : N sseg0[3] : 39 : output : 3.3-V LVCMOS : : 1 : N GND : 40 : gnd : : : : RESERVED_INPUT : 41 : : : : 1 : sys_res : 42 : input : 3.3-V LVCMOS : : 1 : Y RESERVED_INPUT : 43 : : : : 1 : RESERVED_INPUT : 44 : : : : 1 : RESERVED_INPUT : 45 : : : : 1 : RESERVED_INPUT : 46 : : : : 1 : RESERVED_INPUT : 47 : : : : 1 : RESERVED_INPUT : 48 : : : : 1 : RESERVED_INPUT : 49 : : : : 1 : RESERVED_INPUT : 50 : : : : 1 : VCCIO1 : 51 : power : : 3.3V : 1 : GND : 52 : gnd : : : : RESERVED_INPUT : 53 : : : : 1 : RESERVED_INPUT : 54 : : : : 1 : RESERVED_INPUT : 55 : : : : 1 : RESERVED_INPUT : 56 : : : : 1 : RESERVED_INPUT : 57 : : : : 1 : RESERVED_INPUT : 58 : : : : 1 : RESERVED_INPUT : 59 : : : : 1 : RESERVED_INPUT : 60 : : : : 1 : RESERVED_INPUT : 61 : : : : 4 : RESERVED_INPUT : 62 : : : : 4 : RESERVED_INPUT : 63 : : : : 4 : RESERVED_INPUT : 64 : : : : 4 : RESERVED_INPUT : 65 : : : : 4 : RESERVED_INPUT : 66 : : : : 4 : RESERVED_INPUT : 67 : : : : 4 : RESERVED_INPUT : 68 : : : : 4 : GND : 69 : gnd : : : : VCCIO4 : 70 : power : : 3.3V : 4 : GND : 71 : gnd : : : : VCCINT : 72 : power : : 1.5V : : RESERVED_INPUT : 73 : : : : 4 : RESERVED_INPUT : 74 : : : : 4 : RESERVED_INPUT : 75 : : : : 4 : RESERVED_INPUT : 76 : : : : 4 : RESERVED_INPUT : 77 : : : : 4 : RESERVED_INPUT : 78 : : : : 4 : RESERVED_INPUT : 79 : : : : 4 : GND : 80 : gnd : : : : VCCINT : 81 : power : : 1.5V : : RESERVED_INPUT : 82 : : : : 4 : sseg0[0] : 83 : output : 3.3-V LVCMOS : : 4 : N sseg3[1] : 84 : output : 3.3-V LVCMOS : : 4 : N sseg3[4] : 85 : output : 3.3-V LVCMOS : : 4 : N sseg0[1] : 86 : output : 3.3-V LVCMOS : : 4 : N sseg3[0] : 87 : output : 3.3-V LVCMOS : : 4 : N sseg0[5] : 88 : output : 3.3-V LVCMOS : : 4 : N GND : 89 : gnd : : : : VCCINT : 90 : power : : 1.5V : : GND : 91 : gnd : : : : VCCIO4 : 92 : power : : 3.3V : 4 : sseg1[1] : 93 : output : 3.3-V LVCMOS : : 4 : N sseg1[2] : 94 : output : 3.3-V LVCMOS : : 4 : N sseg1[6] : 95 : output : 3.3-V LVCMOS : : 4 : N GND : 96 : gnd : : : : VCCINT : 97 : power : : 1.5V : : RESERVED_INPUT : 98 : : : : 4 : RESERVED_INPUT : 99 : : : : 4 : RESERVED_INPUT : 100 : : : : 4 : RESERVED_INPUT : 101 : : : : 4 : GND : 102 : gnd : : : : VCCINT : 103 : power : : 1.5V : : RESERVED_INPUT : 104 : : : : 4 : RESERVED_INPUT : 105 : : : : 4 : RESERVED_INPUT : 106 : : : : 4 : RESERVED_INPUT : 107 : : : : 4 : RESERVED_INPUT : 108 : : : : 4 : GND : 109 : gnd : : : : VCCINT : 110 : power : : 1.5V : : GND : 111 : gnd : : : : VCCIO4 : 112 : power : : 3.3V : 4 : RESERVED_INPUT : 113 : : : : 4 : RESERVED_INPUT : 114 : : : : 4 : RESERVED_INPUT : 115 : : : : 4 : RESERVED_INPUT : 116 : : : : 4 : RESERVED_INPUT : 117 : : : : 4 : RESERVED_INPUT : 118 : : : : 4 : RESERVED_INPUT : 119 : : : : 4 : RESERVED_INPUT : 120 : : : : 4 : RESERVED_INPUT : 121 : : : : 3 : RESERVED_INPUT : 122 : : : : 3 : RESERVED_INPUT : 123 : : : : 3 : RESERVED_INPUT : 124 : : : : 3 : RESERVED_INPUT : 125 : : : : 3 : RESERVED_INPUT : 126 : : : : 3 : RESERVED_INPUT : 127 : : : : 3 : RESERVED_INPUT : 128 : : : : 3 : GND : 129 : gnd : : : : VCCIO3 : 130 : power : : 3.3V : 3 : RESERVED_INPUT : 131 : : : : 3 : RESERVED_INPUT : 132 : : : : 3 : RESERVED_INPUT : 133 : : : : 3 : RESERVED_INPUT : 134 : : : : 3 : RESERVED_INPUT : 135 : : : : 3 : RESERVED_INPUT : 136 : : : : 3 : RESERVED_INPUT : 137 : : : : 3 : RESERVED_INPUT : 138 : : : : 3 : RESERVED_INPUT : 139 : : : : 3 : RESERVED_INPUT : 140 : : : : 3 : RESERVED_INPUT : 141 : : : : 3 : GND : 142 : gnd : : : : RESERVED_INPUT : 143 : : : : 3 : sseg0[2] : 144 : output : 3.3-V LVCMOS : : 3 : N CONF_DONE : 145 : : : : 3 : nSTATUS : 146 : : : : 3 : TCK : 147 : input : : : 3 : TMS : 148 : input : : : 3 : TDO : 149 : output : : : 3 : GNDG_PLL2 : 150 : gnd : : : : GNDA_PLL2 : 151 : gnd : : : : sys_clk : 152 : input : 3.3-V LVCMOS : : 3 : Y GND+ : 153 : : : : 3 : VCCA_PLL2 : 154 : power : : 1.5V : : TDI : 155 : input : : : 3 : RESERVED_INPUT : 156 : : : : 3 : VCCIO3 : 157 : power : : 3.3V : 3 : RESERVED_INPUT : 158 : : : : 3 : RESERVED_INPUT : 159 : : : : 3 : sseg2[6] : 160 : output : 3.3-V LVCMOS : : 3 : N sseg2[2] : 161 : output : 3.3-V LVCMOS : : 3 : N sseg1[3] : 162 : output : 3.3-V LVCMOS : : 3 : N RESERVED_INPUT : 163 : : : : 3 : RESERVED_INPUT : 164 : : : : 3 : RESERVED_INPUT : 165 : : : : 3 : bus_tx : 166 : output : 3.3-V LVCMOS : : 3 : Y RESERVED_INPUT : 167 : : : : 3 : RESERVED_INPUT : 168 : : : : 3 : RESERVED_INPUT : 169 : : : : 3 : RESERVED_INPUT : 170 : : : : 3 : GND : 171 : gnd : : : : VCCIO3 : 172 : power : : 3.3V : 3 : RESERVED_INPUT : 173 : : : : 3 : RESERVED_INPUT : 174 : : : : 3 : RESERVED_INPUT : 175 : : : : 3 : RESERVED_INPUT : 176 : : : : 3 : RESERVED_INPUT : 177 : : : : 3 : RESERVED_INPUT : 178 : : : : 3 : RESERVED_INPUT : 179 : : : : 3 : RESERVED_INPUT : 180 : : : : 3 : RESERVED_INPUT : 181 : : : : 2 : RESERVED_INPUT : 182 : : : : 2 : RESERVED_INPUT : 183 : : : : 2 : RESERVED_INPUT : 184 : : : : 2 : RESERVED_INPUT : 185 : : : : 2 : RESERVED_INPUT : 186 : : : : 2 : RESERVED_INPUT : 187 : : : : 2 : RESERVED_INPUT : 188 : : : : 2 : VCCIO2 : 189 : power : : 3.3V : 2 : GND : 190 : gnd : : : : VCCINT : 191 : power : : 1.5V : : GND : 192 : gnd : : : : RESERVED_INPUT : 193 : : : : 2 : RESERVED_INPUT : 194 : : : : 2 : RESERVED_INPUT : 195 : : : : 2 : RESERVED_INPUT : 196 : : : : 2 : RESERVED_INPUT : 197 : : : : 2 : VCCINT : 198 : power : : 1.5V : : GND : 199 : gnd : : : : sseg2[5] : 200 : output : 3.3-V LVCMOS : : 2 : N sseg2[1] : 201 : output : 3.3-V LVCMOS : : 2 : N sseg2[3] : 202 : output : 3.3-V LVCMOS : : 2 : N RESERVED_INPUT : 203 : : : : 2 : VCCINT : 204 : power : : 1.5V : : GND : 205 : gnd : : : : sseg1[5] : 206 : output : 3.3-V LVCMOS : : 2 : N sseg1[4] : 207 : output : 3.3-V LVCMOS : : 2 : N RESERVED_INPUT : 208 : : : : 2 : VCCIO2 : 209 : power : : 3.3V : 2 : GND : 210 : gnd : : : : VCCINT : 211 : power : : 1.5V : : GND : 212 : gnd : : : : sseg0[4] : 213 : output : 3.3-V LVCMOS : : 2 : N sseg0[6] : 214 : output : 3.3-V LVCMOS : : 2 : N sseg3[5] : 215 : output : 3.3-V LVCMOS : : 2 : N sseg3[6] : 216 : output : 3.3-V LVCMOS : : 2 : N RESERVED_INPUT : 217 : : : : 2 : RESERVED_INPUT : 218 : : : : 2 : RESERVED_INPUT : 219 : : : : 2 : VCCINT : 220 : power : : 1.5V : : GND : 221 : gnd : : : : RESERVED_INPUT : 222 : : : : 2 : RESERVED_INPUT : 223 : : : : 2 : RESERVED_INPUT : 224 : : : : 2 : RESERVED_INPUT : 225 : : : : 2 : RESERVED_INPUT : 226 : : : : 2 : RESERVED_INPUT : 227 : : : : 2 : RESERVED_INPUT : 228 : : : : 2 : VCCINT : 229 : power : : 1.5V : : GND : 230 : gnd : : : : VCCIO2 : 231 : power : : 3.3V : 2 : GND : 232 : gnd : : : : RESERVED_INPUT : 233 : : : : 2 : RESERVED_INPUT : 234 : : : : 2 : RESERVED_INPUT : 235 : : : : 2 : RESERVED_INPUT : 236 : : : : 2 : RESERVED_INPUT : 237 : : : : 2 : RESERVED_INPUT : 238 : : : : 2 : RESERVED_INPUT : 239 : : : : 2 : RESERVED_INPUT : 240 : : : : 2 :