* src/vm/jit/alpha/codegen.h (BRANCH_NOPS): Defined.
[cacao.git] / src / vm / jit / powerpc64 / codegen.h
1 /* src/vm/jit/powerpc64/codegen.h - code generation macros and definitions for
2                                  64-bit PowerPC
3
4    Copyright (C) 1996-2005, 2006 R. Grafl, A. Krall, C. Kruegel,
5    C. Oates, R. Obermaisser, M. Platter, M. Probst, S. Ring,
6    E. Steiner, C. Thalinger, D. Thuernbeck, P. Tomsich, C. Ullrich,
7    J. Wenninger, Institut f. Computersprachen - TU Wien
8
9    This file is part of CACAO.
10
11    This program is free software; you can redistribute it and/or
12    modify it under the terms of the GNU General Public License as
13    published by the Free Software Foundation; either version 2, or (at
14    your option) any later version.
15
16    This program is distributed in the hope that it will be useful, but
17    WITHOUT ANY WARRANTY; without even the implied warranty of
18    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
19    General Public License for more details.
20
21    You should have received a copy of the GNU General Public License
22    along with this program; if not, write to the Free Software
23    Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
24    02110-1301, USA.
25
26    Contact: cacao@cacaojvm.org
27
28    Authors: Andreas Krall
29             Stefan Ring
30             Christian Thalinger
31             Christian Ullrich
32
33    $Id: codegen.h 6078 2006-11-28 22:19:16Z twisti $
34
35 */
36
37
38 #ifndef _CODEGEN_H
39 #define _CODEGEN_H
40
41 #include "config.h"
42
43 #include "md-abi.h"
44
45 #include "vm/global.h"
46 #include "vm/jit/jit.h"
47 #include "vm/jit/reg.h"
48
49
50 /* additional functions and macros to generate code ***************************/
51
52 /* gen_nullptr_check(objreg) */
53
54 #define gen_nullptr_check(objreg) \
55     if (checknull) { \
56         M_TST((objreg)); \
57         M_BEQ(0); \
58         codegen_add_nullpointerexception_ref(cd); \
59     }
60
61 #define gen_bound_check \
62     if (checkbounds) { \
63         M_ILD(REG_ITMP3, s1, OFFSET(java_arrayheader, size));\
64         M_CMPU(s2, REG_ITMP3);\
65         M_BGE(0);\
66         codegen_add_arrayindexoutofboundsexception_ref(cd, s2); \
67     }
68
69
70 /* MCODECHECK(icnt) */
71
72 #define MCODECHECK(icnt) \
73     do { \
74         if ((cd->mcodeptr + (icnt) * 4) > cd->mcodeend) \
75             codegen_increase(cd); \
76     } while (0)
77
78
79 /* M_INTMOVE:
80      generates an integer-move from register a to b.
81      if a and b are the same int-register, no code will be generated.
82 */ 
83
84 #define M_INTMOVE(a,b) \
85     do { \
86         if ((a) != (b)) { \
87             M_MOV(a, b); \
88         } \
89     } while (0)
90
91 #define M_LNGMOVE(a,b) M_INTMOVE(a,b)
92
93
94 /* M_FLTMOVE:
95     generates a floating-point-move from register a to b.
96     if a and b are the same float-register, no code will be generated
97 */ 
98
99 #define M_FLTMOVE(a,b) \
100     do { \
101         if ((a) != (b)) { \
102             M_FMOV(a, b); \
103         } \
104     } while (0)
105
106
107 #define ICONST(d,c)                     emit_iconst(cd, (d), (c))
108 #define LCONST(reg,c)                   emit_lconst(cd, (reg), (c))
109
110
111 #define ALIGNCODENOP \
112     if ((s4) ((ptrint) cd->mcodeptr & 7)) { \
113         M_NOP; \
114     }
115
116
117 /* branch defines *************************************************************/
118
119 #define BRANCH_NOPS \
120     do { \
121         M_NOP; \
122     } while (0)
123
124
125 /* patcher defines ************************************************************/
126
127 #define PATCHER_CALL_SIZE    1 * 4      /* an instruction is 4-bytes long     */
128
129 #define PATCHER_NOPS \
130     do { \
131         M_NOP; \
132     } while (0)
133
134
135 /* macros to create code ******************************************************/
136
137 #define M_OP3(opcode,y,oe,rc,d,a,b) \
138     do { \
139         *((u4 *) cd->mcodeptr) = (((opcode) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((oe) << 10) | ((y) << 1) | (rc)); \
140         cd->mcodeptr += 4; \
141     } while (0)
142
143 #define M_OP4(x,y,rc,d,a,b,c) \
144     do { \
145         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((c) << 6) | ((y) << 1) | (rc)); \
146         cd->mcodeptr += 4; \
147     } while (0)
148
149 #define M_OP2_IMM(x,d,a,i) \
150     do { \
151         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((i) & 0xffff)); \
152         cd->mcodeptr += 4; \
153     } while (0)
154
155 #define M_BCMASK     0x0000fffc                     /* (((1 << 16) - 1) & ~3) */
156 #define M_BMASK    0x03fffffc                     /* (((1 << 26) - 1) & ~3) */
157
158 #define M_B(x,i,a,l) \
159     do { \
160         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((((i) * 4) + 4) & M_BMASK) | ((a) << 1) | (l)); \
161         cd->mcodeptr += 4; \
162     } while (0)
163
164 #define M_BC(x,bo,bi,i,a,l) \
165     do { \
166         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((bo) << 21) | ((bi) << 16) | (((i) * 4 + 4) & M_BCMASK) | ((a) << 1) | (l)); \
167         cd->mcodeptr += 4; \
168     } while (0)
169
170
171
172 #define M_EXTSW(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
173
174
175 /* instruction macros *********************************************************/
176
177 #define M_IADD(a,b,c)                   M_LADD(a,b,c)
178 #define M_LADD(a,b,c)                   M_OP3(31, 266, 0, 0, c, a, b) 
179 #define M_IADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)  /* XXX */
180 #define M_LADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)
181 #define M_ADDC(a,b,c)                   M_OP3(31, 10, 0, 0, c, a, b)
182 #define M_ADDIC(a,b,c)                  M_OP2_IMM(12, c, a, b)
183 #define M_ADDICTST(a,b,c)               M_OP2_IMM(13, c, a, b)
184 #define M_ADDE(a,b,c)                   M_OP3(31, 138, 0, 0, c, a, b)
185 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
186 #define M_ADDME(a,b)                    M_OP3(31, 234, 0, 0, b, a, 0)
187
188 #define M_SUB(a,b,c)                    M_OP3(31, 40, 0, 0, c, b, a)
189 #define M_ISUBTST(a,b,c)                M_OP3(31, 40, 0, 1, c, b, a)
190 #define M_SUBC(a,b,c)                   M_OP3(31, 8, 0, 0, c, b, a)
191 #define M_SUBIC(a,b,c)                  M_OP2_IMM(8, c, b, a)
192 #define M_SUBE(a,b,c)                   M_OP3(31, 136, 0, 0, c, b, a)
193 #define M_SUBZE(a,b)                    M_OP3(31, 200, 0, 0, b, a, 0)
194 #define M_SUBME(a,b)                    M_OP3(31, 232, 0, 0, b, a, 0)
195
196 #define M_AND(a,b,c)                    M_OP3(31, 28, 0, 0, a, c, b)
197 #define M_AND_IMM(a,b,c)                M_OP2_IMM(28, a, c, b)
198 #define M_ANDIS(a,b,c)                  M_OP2_IMM(29, a, c, b)
199 #define M_OR(a,b,c)                     M_OP3(31, 444, 0, 0, a, c, b)
200 #define M_OR_TST(a,b,c)                 M_OP3(31, 444, 0, 1, a, c, b)
201 #define M_OR_IMM(a,b,c)                 M_OP2_IMM(24, a, c, b)
202 #define M_ORIS(a,b,c)                   M_OP2_IMM(25, a, c, b)
203 #define M_XOR(a,b,c)                    M_OP3(31, 316, 0, 0, a, c, b)
204 #define M_XOR_IMM(a,b,c)                M_OP2_IMM(26, a, c, b)
205 #define M_XORIS(a,b,c)                  M_OP2_IMM(27, a, c, b)
206
207 #define M_SLL(a,b,c)                    M_OP3(31, 27, 0, 0, a, c, b)
208 #define M_SRL(a,b,c)                    M_OP3(31, 536, 0, 0, a, c, b)
209 #define M_SRA(a,b,c)                    M_OP3(31, 792, 0, 0, a, c, b)
210 #define M_SRA_IMM(a,b,c)                M_OP3(31, 824, 0, 0, a, c, b)
211
212 #define M_MUL(a,b,c)                   M_OP3(31, 233, 0, 0, c, a, b)
213 #define M_MUL_IMM(a,b,c)               M_OP2_IMM(7, c, a, b)
214 #define M_DIV(a,b,c)                   M_OP3(31, 489, 1, 0, c, a, b)
215
216 #define M_NEG(a,b)                      M_OP3(31, 104, 0, 0, b, a, 0)
217 #define M_NOT(a,b)                      M_OP3(31, 124, 0, 0, a, b, a)
218
219 #define M_SUBFIC(a,b,c)                 M_OP2_IMM(8, c, a, b)
220 #define M_SUBFZE(a,b)                   M_OP3(31, 200, 0, 0, b, a, 0)
221 #define M_RLWINM(a,b,c,d,e)             M_OP4(21, d, 0, a, e, b, c)
222 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
223 #define M_SLL_IMM(a,b,c)                M_OP3(30, ((b)&0x20 ? 1:0), 0, ((((63-(b))&0x1f)<<6) | (((63-(b))&0x20 ? 1:0)<<5) | 0x04), a, c, (b)&0x1f);     /* RLDICR is said to be turing complete, this seems right */
224 #define M_SRL_IMM(a,b,c)                M_RLWINM(a,32-(b),b,31,c)
225 #define M_ADDIS(a,b,c)                  M_OP2_IMM(15, c, a, b)
226 #define M_STFIWX(a,b,c)                 M_OP3(31, 983, 0, 0, a, b, c)
227
228 #define M_LWZX(a,b,c)                   M_OP3(31, 23, 0, 0, a, b, c)
229 #define M_LHZX(a,b,c)                   M_OP3(31, 279, 0, 0, a, b, c)
230 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
231 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
232 #define M_LBZX(a,b,c)                   M_OP3(31, 87, 0, 0, a, b, c)
233 #define M_LFSX(a,b,c)                   M_OP3(31, 535, 0, 0, a, b, c)
234 #define M_LFDX(a,b,c)                   M_OP3(31, 599, 0, 0, a, b, c)
235
236 #define M_STWX(a,b,c)                   M_OP3(31, 151, 0, 0, a, b, c)
237 #define M_STHX(a,b,c)                   M_OP3(31, 407, 0, 0, a, b, c)
238 #define M_STBX(a,b,c)                   M_OP3(31, 215, 0, 0, a, b, c)
239 #define M_STFSX(a,b,c)                  M_OP3(31, 663, 0, 0, a, b, c)
240 #define M_STFDX(a,b,c)                  M_OP3(31, 727, 0, 0, a, b, c)
241
242 /*
243 #define M_STWU_INTERN(a,b,disp)         M_OP2_IMM(37,a,b,disp)
244 #define M_STWU(a,b,disp) \
245     do { \
246         s4 lo = (disp) & 0x0000ffff; \
247         s4 hi = ((disp) >> 16); \
248         if (((disp) >= -32678) && ((disp) <= 32767)) { \
249             M_STWU_INTERN(a,b,lo); \
250         } else { \
251             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
252             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
253             M_STWUX(REG_SP,REG_SP,REG_ITMP3); \
254         } \
255     } while (0)
256
257 #define M_STWUX(a,b,c)                  M_OP3(31,183,0,0,a,b,c)
258 */
259
260 #define M_STDU_INTERN(a,b,disp)         M_OP2_IMM(62,a,b,(disp)|0x0001)
261 #define M_STDU(a,b,disp) \
262     do { \
263         s4 lo = (disp) & 0x0000ffff; \
264         s4 hi = ((disp) >> 16); \
265         if (((disp) >= -32678) && ((disp) <= 32767)) { \
266             M_STDU_INTERN(a,b,lo); \
267         } else { \
268             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
269             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
270             M_STDUX(REG_SP,REG_SP,REG_ITMP3); \
271         } \
272     } while (0)
273 #define M_STDUX(a,b,c)                  M_OP3(31,181,0,0,a,b,c)
274
275 #define M_LDAH(a,b,c)                   M_ADDIS(b, c, a)
276 #define M_TRAP                          M_OP3(31, 4, 0, 0, 31, 0, 0)
277
278 #define M_NOP                           M_OR_IMM(0, 0, 0)
279 #define M_MOV(a,b)                      M_OR(a, a, b)
280 #define M_TST(a)                        M_OP3(31, 444, 0, 1, a, a, a)
281
282 #define M_DADD(a,b,c)                   M_OP3(63, 21, 0, 0, c, a, b)
283 #define M_FADD(a,b,c)                   M_OP3(59, 21, 0, 0, c, a, b)
284 #define M_DSUB(a,b,c)                   M_OP3(63, 20, 0, 0, c, a, b)
285 #define M_FSUB(a,b,c)                   M_OP3(59, 20, 0, 0, c, a, b)
286 #define M_DMUL(a,b,c)                   M_OP4(63, 25, 0, c, a, 0, b)
287 #define M_FMUL(a,b,c)                   M_OP4(59, 25, 0, c, a, 0, b)
288 #define M_DDIV(a,b,c)                   M_OP3(63, 18, 0, 0, c, a, b)
289 #define M_FDIV(a,b,c)                   M_OP3(59, 18, 0, 0, c, a, b)
290
291 #define M_FABS(a,b)                     M_OP3(63, 264, 0, 0, b, 0, a)
292 #define M_CVTDL(a,b)                    M_OP3(63, 14, 0, 0, b, 0, a)
293 #define M_CVTDL_C(a,b)                  M_OP3(63, 15, 0, 0, b, 0, a)
294 #define M_CVTDF(a,b)                    M_OP3(63, 12, 0, 0, b, 0, a)
295 #define M_FMOV(a,b)                     M_OP3(63, 72, 0, 0, b, 0, a)
296 #define M_FMOVN(a,b)                    M_OP3(63, 40, 0, 0, b, 0, a)
297 #define M_DSQRT(a,b)                    M_OP3(63, 22, 0, 0, b, 0, a)
298 #define M_FSQRT(a,b)                    M_OP3(59, 22, 0, 0, b, 0, a)
299
300 #define M_FCMPU(a,b)                    M_OP3(63, 0, 0, 0, 0, a, b)
301 #define M_FCMPO(a,b)                    M_OP3(63, 32, 0, 0, 0, a, b)
302
303 #define M_BLDU(a,b,c)                   M_OP2_IMM(34, a, b, c)  /* LBZ */
304 #define M_SLDU(a,b,c)                   M_OP2_IMM(40, a, b, c)  /* LHZ */
305
306 #if 0
307 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(32,a,b,disp)  /* LWZ */
308 #endif
309
310 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(58, a, b, (((disp) & 0xfffe) | 0x0002))
311
312 #define M_ILD(a,b,disp) \
313     do { \
314         s4 lo = (short) (disp); \
315         s4 hi = (short) (((disp) - lo) >> 16); \
316         if (hi == 0) { \
317             M_ILD_INTERN(a,b,lo); \
318         } else { \
319             M_ADDIS(b,hi,a); \
320             M_ILD_INTERN(a,a,lo); \
321         } \
322     } while (0)
323
324 #define M_LLD_INTERN(a,b,disp)          M_OP2_IMM(58,a,b,disp)  /* LD */
325
326 #define M_LLD(a,b,disp) \
327     do { \
328         s4 lo = (short) (disp); \
329         s4 hi = (short) (((disp) - lo) >> 16); \
330         if (hi == 0) { \
331             M_LLD_INTERN(a,b,lo); \
332         } else { \
333             M_ADDIS(b,hi,a); \
334             M_LLD_INTERN(a,GET_LOW_REG(a),lo); \
335         } \
336     } while (0)
337
338 #define M_ALD_INTERN(a,b,disp)          M_LLD_INTERN(a,b,disp)
339 #define M_ALD(a,b,disp)                 M_LLD(a,b,disp)
340 #define M_ALDX(a,b,c)                   M_OP3(31, 21, 0, 0, a, b, c)    /* LDX */
341
342 #define M_BST(a,b,c)                    M_OP2_IMM(38, a, b, c)  /* STB */
343 #define M_SST(a,b,c)                    M_OP2_IMM(44, a, b, c)  /* LMW */
344
345 #define M_IST_INTERN(a,b,disp)          M_OP2_IMM(36,a,b,disp)  /* STW */
346
347 /* Stores with displacement overflow should only happen with PUTFIELD
348    or on the stack. The PUTFIELD instruction does not use REG_ITMP3
349    and a reg_of_var call should not use REG_ITMP3!!! */
350
351 #define M_IST(a,b,disp) \
352     do { \
353         s4 lo = (short) (disp); \
354         s4 hi = (short) (((disp) - lo) >> 16); \
355         if (hi == 0) { \
356             M_IST_INTERN(a,b,lo); \
357         } else { \
358             M_ADDIS(b,hi,REG_ITMP3); \
359             M_IST_INTERN(a,REG_ITMP3,lo); \
360         } \
361     } while (0)
362
363 #define M_LST_INTERN(a,b,disp) M_OP2_IMM(62,a,b,disp)   /* STD */
364
365 #define M_LST(a,b,disp) \
366     do { \
367         s4 lo = (short) (disp); \
368         s4 hi = (short) (((disp) - lo) >> 16); \
369         if (hi == 0) { \
370             M_LST_INTERN(a,b,lo); \
371         } else { \
372             M_ADDIS(b,hi,REG_ITMP3); \
373             M_LST_INTERN(a,REG_ITMP3, lo); \
374         } \
375     } while (0)
376
377 #define M_AST_INTERN(a,b,disp)          M_LST_INTERN(a,b,disp)
378 #define M_AST(a,b,disp)                 M_LST(a,b,disp)
379 #define M_ASTX(a,b,c)                   M_OP3(31, 149, 0, 0, a, b, c)
380 #define M_LSTX(a,b,c)                   M_ASTX(a,b,c)
381
382
383 #define M_BSEXT(a,b)                    M_OP3(31, 954, 0, 0, a, b, 0)
384 #define M_CZEXT(a,b)                    M_RLWINM(a,0,16,31,b)
385 #define M_SSEXT(a,b)                    M_OP3(31, 922, 0, 0, a, b, 0)
386 #define M_ISEXT(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
387
388 #define M_BR(a)                         M_B(18, a, 0, 0)
389 #define M_BL(a)                         M_B(18, a, 0, 1)
390 #define M_RET                           M_OP3(19, 16, 0, 0, 20, 0, 0)
391 #define M_JSR                           M_OP3(19, 528, 0, 1, 20, 0, 0)
392 #define M_RTS                           M_OP3(19, 528, 0, 0, 20, 0, 0)
393
394 #define M_CMP(a,b)                      M_OP3(31, 0, 0, 0, 1, a, b)
395 #define M_CMPU(a,b)                     M_OP3(31, 32, 0, 0, 1, a, b)
396 #define M_CMPI(a,b)                     M_OP2_IMM(11, 1, a, b)  
397 #define M_CMPUI(a,b)                    M_OP2_IMM(10, 1, a, b)  
398
399 #define M_BLT(a)                        M_BC(16, 12, 0, a, 0, 0)
400 #define M_BLE(a)                        M_BC(16, 4, 1, a, 0, 0)
401 #define M_BGT(a)                        M_BC(16, 12, 1, a, 0, 0)
402 #define M_BGE(a)                        M_BC(16, 4, 0, a, 0, 0)
403 #define M_BEQ(a)                        M_BC(16, 12, 2, a, 0, 0)
404 #define M_BNE(a)                        M_BC(16, 4, 2, a, 0, 0)
405 #define M_BNAN(a)                       M_BC(16, 12, 3, a, 0, 0)
406
407 #define M_FLD_INTERN(a,b,disp)          M_OP2_IMM(48,a,b,disp)
408 #define M_DLD_INTERN(a,b,disp)          M_OP2_IMM(50,a,b,disp)
409
410 #define M_FLD(a,b,disp) \
411     do { \
412         s4 lo = (short) (disp); \
413         s4 hi = (short) (((disp) - lo) >> 16); \
414         if (hi == 0) { \
415             M_FLD_INTERN(a,b,lo); \
416         } else { \
417             M_ADDIS(b,hi,REG_ITMP3); \
418             M_FLD_INTERN(a,REG_ITMP3,lo); \
419         } \
420     } while (0)
421
422 #define M_DLD(a,b,disp) \
423     do { \
424         s4 lo = (short) (disp); \
425         s4 hi = (short) (((disp) - lo) >> 16); \
426         if (hi == 0) { \
427             M_DLD_INTERN(a,b,lo); \
428         } else { \
429             M_ADDIS(b,hi,REG_ITMP3); \
430             M_DLD_INTERN(a,REG_ITMP3,lo); \
431         } \
432     } while (0)
433
434 #define M_FST_INTERN(a,b,disp)          M_OP2_IMM(52,a,b,disp)  /* STFS */
435 #define M_DST_INTERN(a,b,disp)          M_OP2_IMM(54,a,b,disp)  /* STFD */
436
437 #define M_FST(a,b,disp) \
438     do { \
439         s4 lo = (short) (disp); \
440         s4 hi = (short) (((disp) - lo) >> 16); \
441         if (hi == 0) { \
442             M_FST_INTERN(a,b,lo); \
443         } else { \
444             M_ADDIS(b,hi,REG_ITMP3); \
445             M_FST_INTERN(a,REG_ITMP3,lo); \
446         } \
447     } while (0)
448
449 #define M_DST(a,b,disp) \
450     do { \
451         s4 lo = (short) (disp); \
452         s4 hi = (short) (((disp) - lo) >> 16); \
453         if (hi == 0) { \
454             M_DST_INTERN(a,b,lo); \
455         } else { \
456             M_ADDIS(b,hi,REG_ITMP3); \
457             M_DST_INTERN(a,REG_ITMP3,lo); \
458         } \
459     } while (0)
460
461 #define M_MFLR(a)                       M_OP3(31, 339, 0, 0, a, 8, 0)
462 #define M_MFXER(a)                      M_OP3(31, 339, 0, 0, a, 1, 0)
463 #define M_MFCTR(a)                      M_OP3(31, 339, 0, 0, a, 9, 0)
464 #define M_MTLR(a)                       M_OP3(31, 467, 0, 0, a, 8, 0)
465 #define M_MTXER(a)                      M_OP3(31, 467, 0, 0, a, 1, 0)
466 #define M_MTCTR(a)                      M_OP3(31, 467, 0, 0, a, 9, 0)
467
468 #define M_LDA_INTERN(a,b,c)             M_LADD_IMM(b, c, a)
469
470 #define M_LDA(a,b,disp) \
471     do { \
472         s4 lo = (short) (disp); \
473         s4 hi = (short) (((disp) - lo) >> 16); \
474         if (hi == 0) { \
475             M_LDA_INTERN(a,b,lo); \
476         } else { \
477             M_ADDIS(b,hi,a); \
478             M_LDA_INTERN(a,a,lo); \
479         } \
480     } while (0)
481
482
483 #define M_LDATST(a,b,c)                 M_ADDICTST(b, c, a)
484 #define M_CLR(a)                        M_LADD_IMM(0, 0, a)
485 #define M_AADD_IMM(a,b,c)               M_LADD_IMM(a, b, c)
486
487 #endif /* _CODEGEN_H */
488
489
490 /*
491  * These are local overrides for various environment variables in Emacs.
492  * Please do not remove this and leave it at the end of the file, where
493  * Emacs will automagically detect them.
494  * ---------------------------------------------------------------------
495  * Local variables:
496  * mode: c
497  * indent-tabs-mode: t
498  * c-basic-offset: 4
499  * tab-width: 4
500  * End:
501  */