ca1a20a0d0d1822c4833818a702c39bc1bf1d83c
[cacao.git] / src / vm / jit / powerpc64 / codegen.h
1 /* src/vm/jit/powerpc64/codegen.h - code generation macros and
2                                     definitions for PowerPC64
3
4    Copyright (C) 1996-2005, 2006, 2007, 2008
5    CACAOVM - Verein zur Foerderung der freien virtuellen Maschine CACAO
6
7    This file is part of CACAO.
8
9    This program is free software; you can redistribute it and/or
10    modify it under the terms of the GNU General Public License as
11    published by the Free Software Foundation; either version 2, or (at
12    your option) any later version.
13
14    This program is distributed in the hope that it will be useful, but
15    WITHOUT ANY WARRANTY; without even the implied warranty of
16    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
17    General Public License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with this program; if not, write to the Free Software
21    Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
22    02110-1301, USA.
23
24 */
25
26
27 #ifndef _CODEGEN_H
28 #define _CODEGEN_H
29
30 #include "config.h"
31
32 #include "md-abi.h"
33
34 #include "vm/global.h"
35 #include "vm/jit/jit.hpp"
36 #include "vm/jit/reg.h"
37
38
39 /* additional functions and macros to generate code ***************************/
40
41 /* MCODECHECK(icnt) */
42
43 #define MCODECHECK(icnt) \
44     do { \
45         if ((cd->mcodeptr + (icnt) * 4) > cd->mcodeend) \
46             codegen_increase(cd); \
47     } while (0)
48
49
50 /* M_INTMOVE:
51      generates an integer-move from register a to b.
52      if a and b are the same int-register, no code will be generated.
53 */ 
54
55 #define M_INTMOVE(a,b) \
56     do { \
57         if ((a) != (b)) { \
58             M_MOV(a, b); \
59         } \
60     } while (0)
61
62 #define M_LNGMOVE(a,b) M_INTMOVE(a,b)
63
64
65 /* M_FLTMOVE:
66     generates a floating-point-move from register a to b.
67     if a and b are the same float-register, no code will be generated
68 */ 
69
70 #define M_FLTMOVE(a,b) \
71     do { \
72         if ((a) != (b)) { \
73             M_FMOV(a, b); \
74         } \
75     } while (0)
76
77
78 #define ICONST(d,c)                     emit_iconst(cd, (d), (c))
79 #define LCONST(reg,c)                   emit_lconst(cd, (reg), (c))
80
81
82 #define ALIGNCODENOP \
83     if ((s4) ((ptrint) cd->mcodeptr & 7)) { \
84         M_NOP; \
85     }
86
87
88 /* branch defines *************************************************************/
89 /* and additional branch is needed when generating long branches */
90 #define BRANCH_NOPS \
91     do { \
92         if (CODEGENDATA_HAS_FLAG_LONGBRANCHES(cd)) {\
93                 M_NOP; \
94         } \
95         M_NOP; \
96     } while (0)
97
98
99 /* patcher defines ************************************************************/
100
101 #define PATCHER_CALL_SIZE    1 * 4      /* an instruction is 4-bytes long     */
102
103 #define PATCHER_NOPS \
104     do { \
105         M_NOP; \
106     } while (0)
107
108
109 /* macros to create code ******************************************************/
110
111 #define M_OP3(opcode,y,oe,rc,d,a,b) \
112     do { \
113         *((u4 *) cd->mcodeptr) = (((opcode) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((oe) << 10) | ((y) << 1) | (rc)); \
114         cd->mcodeptr += 4; \
115     } while (0)
116
117 #define M_OP4(x,y,rc,d,a,b,c) \
118     do { \
119         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((c) << 6) | ((y) << 1) | (rc)); \
120         cd->mcodeptr += 4; \
121     } while (0)
122
123 #define M_OP2_IMM(x,d,a,i) \
124     do { \
125         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((i) & 0xffff)); \
126         cd->mcodeptr += 4; \
127     } while (0)
128
129 /* for instruction decodeing */
130 #define M_INSTR_OP2_IMM_D(x)            (((x) >> 21) & 0x1f  )
131 #define M_INSTR_OP2_IMM_A(x)            (((x) >> 16) & 0x1f  )
132 #define M_INSTR_OP2_IMM_I(x)            ( (x)        & 0xffff)
133
134 #define M_BCMASK     0x0000fffc                     /* (((1 << 16) - 1) & ~3) */
135 #define M_BMASK    0x03fffffc                     /* (((1 << 26) - 1) & ~3) */
136
137 #define M_B(x,i,a,l) \
138     do { \
139         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((((i) * 4) + 4) & M_BMASK) | ((a) << 1) | (l)); \
140         cd->mcodeptr += 4; \
141     } while (0)
142
143 #define M_BC(x,bo,bi,i,a,l) \
144     do { \
145         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((bo) << 21) | ((bi) << 16) | (((i) * 4 + 4) & M_BCMASK) | ((a) << 1) | (l)); \
146         cd->mcodeptr += 4; \
147     } while (0)
148
149
150
151 #define M_EXTSW(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
152
153
154 /* instruction macros *********************************************************/
155
156 #define M_ILLEGAL                       M_OP3(0, 0, 0, 0, 0, 0, 0)
157 #define M_IADD(a,b,c)                   M_LADD(a,b,c)
158 #define M_LADD(a,b,c)                   M_OP3(31, 266, 0, 0, c, a, b) 
159 #define M_IADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)  /* XXX */
160 #define M_LADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)
161 #define M_ADDC(a,b,c)                   M_OP3(31, 10, 0, 0, c, a, b)
162 #define M_ADDIC(a,b,c)                  M_OP2_IMM(12, c, a, b)
163 #define M_ADDICTST(a,b,c)               M_OP2_IMM(13, c, a, b)
164 #define M_ADDE(a,b,c)                   M_OP3(31, 138, 0, 0, c, a, b)
165 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
166 #define M_ADDME(a,b)                    M_OP3(31, 234, 0, 0, b, a, 0)
167
168 #define M_SUB(a,b,c)                    M_OP3(31, 40, 0, 0, c, b, a)
169 #define M_ISUBTST(a,b,c)                M_OP3(31, 40, 0, 1, c, b, a)
170 #define M_SUBC(a,b,c)                   M_OP3(31, 8, 0, 0, c, b, a)
171 #define M_SUBIC(a,b,c)                  M_OP2_IMM(8, c, b, a)
172 #define M_SUBE(a,b,c)                   M_OP3(31, 136, 0, 0, c, b, a)
173 #define M_SUBZE(a,b)                    M_OP3(31, 200, 0, 0, b, a, 0)
174 #define M_SUBME(a,b)                    M_OP3(31, 232, 0, 0, b, a, 0)
175
176 #define M_AND(a,b,c)                    M_OP3(31, 28, 0, 0, a, c, b)
177 #define M_AND_IMM(a,b,c)                M_OP2_IMM(28, a, c, b)
178 #define M_ANDIS(a,b,c)                  M_OP2_IMM(29, a, c, b)
179 #define M_OR(a,b,c)                     M_OP3(31, 444, 0, 0, a, c, b)
180 #define M_OR_TST(a,b,c)                 M_OP3(31, 444, 0, 1, a, c, b)
181 #define M_OR_IMM(a,b,c)                 M_OP2_IMM(24, a, c, b)
182 #define M_ORIS(a,b,c)                   M_OP2_IMM(25, a, c, b)
183 #define M_XOR(a,b,c)                    M_OP3(31, 316, 0, 0, a, c, b)
184 #define M_XOR_IMM(a,b,c)                M_OP2_IMM(26, a, c, b)
185 #define M_XORIS(a,b,c)                  M_OP2_IMM(27, a, c, b)
186
187 /* RLDICR is said to be turing complete, this seems right */
188 #define M_SLL(a,b,c)                    M_OP3(31, 27, 0, 0, a, c, b)
189 #define M_SLL_IMM(a,b,c)                M_OP3(30, ((b)&0x20 ? 1:0), 0, ((((63-(b))&0x1f)<<6) | (((63-(b))&0x20 ? 1:0)<<5) | 0x04), a, c, (b)&0x1f);
190 #define M_SRL(a,b,c)                    M_OP3(31, 539, 0, 0, a, c, b)
191 #define M_SRL_IMM(a,b,c)                M_OP3(30, ((64-(b))&0x20 ? 1:0), 0, (((((b))&0x1f)<<6) | ((((b))&0x20 ? 1:0)<<5) | 0x00), a, c, (64-(b))&0x1f);
192 #define M_SRA(a,b,c)                    M_OP3(31, 794, 0, 0, a, c, b)
193 #define M_SRA_IMM(a,b,c)                M_OP3(31, (826 | ((b)&0x20?1:0)), 0, 0, a, c, ((b)&0x1f))
194 #define M_RLDICL(a,b,c,d)               M_OP4(30, ((b)&0x20 ? 1:0), 0, a, d, (b)&0x1f, c)
195 #define M_CNTLZ(a,b)                    M_OP3(31, 58, 0, 0, a, b, 0)
196
197 #define M_MUL(a,b,c)                   M_OP3(31, 233, 0, 0, c, a, b)
198 #define M_MUL_IMM(a,b,c)               M_OP2_IMM(7, c, a, b)
199 #define M_DIV(a,b,c)                   M_OP3(31, 489, 1, 0, c, a, b)
200
201 #define M_NEG(a,b)                      M_OP3(31, 104, 0, 0, b, a, 0)
202 #define M_NOT(a,b)                      M_OP3(31, 124, 0, 0, a, b, a)
203
204 #define M_SUBFIC(a,b,c)                 M_OP2_IMM(8, c, a, b)
205 #define M_SUBFZE(a,b)                   M_OP3(31, 200, 0, 0, b, a, 0)
206 #define M_RLWINM(a,b,c,d,e)             M_OP4(21, d, 0, a, e, b, c)
207 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
208 #define M_ADDIS(a,b,c)                  M_OP2_IMM(15, c, a, b)
209 #define M_STFIWX(a,b,c)                 M_OP3(31, 983, 0, 0, a, b, c)
210
211 #define M_LWAX(a,b,c)                   M_OP3(31, 341, 0, 0, a, b, c)
212 #define M_LHZX(a,b,c)                   M_OP3(31, 279, 0, 0, a, b, c)
213 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
214 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
215 #define M_LBZX(a,b,c)                   M_OP3(31, 87, 0, 0, a, b, c)
216 #define M_LFSX(a,b,c)                   M_OP3(31, 535, 0, 0, a, b, c)
217 #define M_LFDX(a,b,c)                   M_OP3(31, 599, 0, 0, a, b, c)
218
219 #define M_STWX(a,b,c)                   M_OP3(31, 151, 0, 0, a, b, c)
220 #define M_STHX(a,b,c)                   M_OP3(31, 407, 0, 0, a, b, c)
221 #define M_STBX(a,b,c)                   M_OP3(31, 215, 0, 0, a, b, c)
222 #define M_STFSX(a,b,c)                  M_OP3(31, 663, 0, 0, a, b, c)
223 #define M_STFDX(a,b,c)                  M_OP3(31, 727, 0, 0, a, b, c)
224
225 /*
226 #define M_STWU_INTERN(a,b,disp)         M_OP2_IMM(37,a,b,disp)
227 #define M_STWU(a,b,disp) \
228     do { \
229         s4 lo = (disp) & 0x0000ffff; \
230         s4 hi = ((disp) >> 16); \
231         if (((disp) >= -32678) && ((disp) <= 32767)) { \
232             M_STWU_INTERN(a,b,lo); \
233         } else { \
234             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
235             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
236             M_STWUX(REG_SP,REG_SP,REG_ITMP3); \
237         } \
238     } while (0)
239
240 #define M_STWUX(a,b,c)                  M_OP3(31,183,0,0,a,b,c)
241 */
242
243 #define M_STDU_INTERN(a,b,disp)         M_OP2_IMM(62,a,b,(disp)|0x0001)
244 #define M_STDU(a,b,disp) \
245     do { \
246         s4 lo = (disp) & 0x0000ffff; \
247         s4 hi = ((disp) >> 16); \
248         if (((disp) >= -32678) && ((disp) <= 32767)) { \
249             M_STDU_INTERN(a,b,lo); \
250         } else { \
251             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
252             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
253             M_STDUX(REG_SP,REG_SP,REG_ITMP3); \
254         } \
255     } while (0)
256 #define M_STDUX(a,b,c)                  M_OP3(31,181,0,0,a,b,c)
257
258 #define M_LDAH(a,b,c)                   M_ADDIS(b, c, a)
259 #define M_TRAP                          M_OP3(31, 4, 0, 0, 31, 0, 0)
260
261 #define M_NOP                           M_OR_IMM(0, 0, 0)
262 #define M_MOV(a,b)                      M_OR(a, a, b)
263 #define M_TST(a)                        M_OP3(31, 444, 0, 1, a, a, a)
264
265 #define M_DADD(a,b,c)                   M_OP3(63, 21, 0, 0, c, a, b)
266 #define M_FADD(a,b,c)                   M_OP3(59, 21, 0, 0, c, a, b)
267 #define M_DSUB(a,b,c)                   M_OP3(63, 20, 0, 0, c, a, b)
268 #define M_FSUB(a,b,c)                   M_OP3(59, 20, 0, 0, c, a, b)
269 #define M_DMUL(a,b,c)                   M_OP4(63, 25, 0, c, a, 0, b)
270 #define M_FMUL(a,b,c)                   M_OP4(59, 25, 0, c, a, 0, b)
271 #define M_DDIV(a,b,c)                   M_OP3(63, 18, 0, 0, c, a, b)
272 #define M_FDIV(a,b,c)                   M_OP3(59, 18, 0, 0, c, a, b)
273
274 #define M_FABS(a,b)                     M_OP3(63, 264, 0, 0, b, 0, a)
275 #define M_CVTDL(a,b)                    M_OP3(63, 14, 0, 0, b, 0, a)
276 #define M_CVTDL_C(a,b)                  M_OP3(63, 15, 0, 0, b, 0, a)
277 #define M_CVTDF(a,b)                    M_OP3(63, 12, 0, 0, b, 0, a)
278 #define M_FMOV(a,b)                     M_OP3(63, 72, 0, 0, b, 0, a)
279 #define M_FMOVN(a,b)                    M_OP3(63, 40, 0, 0, b, 0, a)
280 #define M_DSQRT(a,b)                    M_OP3(63, 22, 0, 0, b, 0, a)
281 #define M_FSQRT(a,b)                    M_OP3(59, 22, 0, 0, b, 0, a)
282
283 #define M_FCMPU(a,b)                    M_OP3(63, 0, 0, 0, 0, a, b)
284 #define M_FCMPO(a,b)                    M_OP3(63, 32, 0, 0, 0, a, b)
285
286 #define M_BLDU(a,b,c)                   M_OP2_IMM(34, a, b, c)  /* LBZ */
287 #define M_SLDU(a,b,c)                   M_OP2_IMM(40, a, b, c)  /* LHZ */
288
289 #if 0
290 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(32,a,b,disp)  /* LWZ */
291 #endif
292
293 #define M_LWZ(a,b,disp)                 M_OP2_IMM(32,a,b,disp)  /* needed for hardware exceptions */
294
295 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(58, a, b, (((disp) & 0xfffe) | 0x0002))       /* this is LWA actually */
296
297 #define M_ILD(a,b,disp) \
298     do { \
299         s4 lo = (short) (disp); \
300         s4 hi = (short) (((disp) - lo) >> 16); \
301         if (hi == 0) { \
302             M_ILD_INTERN(a,b,lo); \
303         } else { \
304             M_ADDIS(b,hi,a); \
305             M_ILD_INTERN(a,a,lo); \
306         } \
307     } while (0)
308
309 #define M_LLD_INTERN(a,b,disp)          M_OP2_IMM(58,a,b,disp)  /* LD */
310
311 #define M_LLD(a,b,disp) \
312     do { \
313         s4 lo = (short) (disp); \
314         s4 hi = (short) (((disp) - lo) >> 16); \
315         if (hi == 0) { \
316             M_LLD_INTERN(a,b,lo); \
317         } else { \
318             M_ADDIS(b,hi,a); \
319             M_LLD_INTERN(a,GET_LOW_REG(a),lo); \
320         } \
321     } while (0)
322
323 #define M_ALD_INTERN(a,b,disp)          M_LLD_INTERN(a,b,disp)
324 #define M_ALD(a,b,disp)                 M_LLD(a,b,disp)
325 #define M_ALDX(a,b,c)                   M_OP3(31, 21, 0, 0, a, b, c)    /* LDX */
326
327 #define M_BST(a,b,c)                    M_OP2_IMM(38, a, b, c)  /* STB */
328 #define M_SST(a,b,c)                    M_OP2_IMM(44, a, b, c)  /* LMW */
329
330 #define M_IST_INTERN(a,b,disp)          M_OP2_IMM(36,a,b,disp)  /* STW */
331
332 /* Stores with displacement overflow should only happen with PUTFIELD
333    or on the stack. The PUTFIELD instruction does not use REG_ITMP3
334    and a reg_of_var call should not use REG_ITMP3!!! */
335
336 #define M_IST(a,b,disp) \
337     do { \
338         s4 lo = (short) (disp); \
339         s4 hi = (short) (((disp) - lo) >> 16); \
340         if (hi == 0) { \
341             M_IST_INTERN(a,b,lo); \
342         } else { \
343             M_ADDIS(b,hi,REG_ITMP3); \
344             M_IST_INTERN(a,REG_ITMP3,lo); \
345         } \
346     } while (0)
347
348 #define M_LST_INTERN(a,b,disp) M_OP2_IMM(62,a,b,disp)   /* STD */
349
350 #define M_LST(a,b,disp) \
351     do { \
352         s4 lo = (short) (disp); \
353         s4 hi = (short) (((disp) - lo) >> 16); \
354         if (hi == 0) { \
355             M_LST_INTERN(a,b,lo); \
356         } else { \
357             M_ADDIS(b,hi,REG_ITMP3); \
358             M_LST_INTERN(a,REG_ITMP3, lo); \
359         } \
360     } while (0)
361
362 #define M_AST_INTERN(a,b,disp)          M_LST_INTERN(a,b,disp)
363 #define M_AST(a,b,disp)                 M_LST(a,b,disp)
364 #define M_ASTX(a,b,c)                   M_OP3(31, 149, 0, 0, a, b, c)
365 #define M_LSTX(a,b,c)                   M_ASTX(a,b,c)
366
367
368 #define M_BSEXT(a,b)                    M_OP3(31, 954, 0, 0, a, b, 0)
369 #define M_CZEXT(a,b)                    M_RLWINM(a,0,16,31,b)
370 #define M_SSEXT(a,b)                    M_OP3(31, 922, 0, 0, a, b, 0)
371 #define M_ISEXT(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
372
373 #define M_BR(a)                         M_B(18, a, 0, 0)
374 #define M_BL(a)                         M_B(18, a, 0, 1)
375 #define M_RET                           M_OP3(19, 16, 0, 0, 20, 0, 0)
376 #define M_JSR                           M_OP3(19, 528, 0, 1, 20, 0, 0)
377 #define M_RTS                           M_OP3(19, 528, 0, 0, 20, 0, 0)
378
379 #define M_CMP(a,b)                      M_OP3(31, 0, 0, 0, 1, a, b)
380 #define M_CMPU(a,b)                     M_OP3(31, 32, 0, 0, 1, a, b)
381 #define M_CMPI(a,b)                     M_OP2_IMM(11, 1, a, b)  
382 #define M_CMPUI(a,b)                    M_OP2_IMM(10, 1, a, b)  
383
384 #define M_BLT(a)                        M_BC(16, 12, 0, a, 0, 0)
385 #define M_BLE(a)                        M_BC(16, 4, 1, a, 0, 0)
386 #define M_BGT(a)                        M_BC(16, 12, 1, a, 0, 0)
387 #define M_BGE(a)                        M_BC(16, 4, 0, a, 0, 0)
388 #define M_BEQ(a)                        M_BC(16, 12, 2, a, 0, 0)
389 #define M_BNE(a)                        M_BC(16, 4, 2, a, 0, 0)
390 #define M_BNAN(a)                       M_BC(16, 12, 3, a, 0, 0)
391
392 #define M_FLD_INTERN(a,b,disp)          M_OP2_IMM(48,a,b,disp)
393 #define M_DLD_INTERN(a,b,disp)          M_OP2_IMM(50,a,b,disp)
394
395 #define M_FLD(a,b,disp) \
396     do { \
397         s4 lo = (short) (disp); \
398         s4 hi = (short) (((disp) - lo) >> 16); \
399         if (hi == 0) { \
400             M_FLD_INTERN(a,b,lo); \
401         } else { \
402             M_ADDIS(b,hi,REG_ITMP3); \
403             M_FLD_INTERN(a,REG_ITMP3,lo); \
404         } \
405     } while (0)
406
407 #define M_DLD(a,b,disp) \
408     do { \
409         s4 lo = (short) (disp); \
410         s4 hi = (short) (((disp) - lo) >> 16); \
411         if (hi == 0) { \
412             M_DLD_INTERN(a,b,lo); \
413         } else { \
414             M_ADDIS(b,hi,REG_ITMP3); \
415             M_DLD_INTERN(a,REG_ITMP3,lo); \
416         } \
417     } while (0)
418
419 #define M_FST_INTERN(a,b,disp)          M_OP2_IMM(52,a,b,disp)  /* STFS */
420 #define M_DST_INTERN(a,b,disp)          M_OP2_IMM(54,a,b,disp)  /* STFD */
421
422 #define M_FST(a,b,disp) \
423     do { \
424         s4 lo = (short) (disp); \
425         s4 hi = (short) (((disp) - lo) >> 16); \
426         if (hi == 0) { \
427             M_FST_INTERN(a,b,lo); \
428         } else { \
429             M_ADDIS(b,hi,REG_ITMP3); \
430             M_FST_INTERN(a,REG_ITMP3,lo); \
431         } \
432     } while (0)
433
434 #define M_DST(a,b,disp) \
435     do { \
436         s4 lo = (short) (disp); \
437         s4 hi = (short) (((disp) - lo) >> 16); \
438         if (hi == 0) { \
439             M_DST_INTERN(a,b,lo); \
440         } else { \
441             M_ADDIS(b,hi,REG_ITMP3); \
442             M_DST_INTERN(a,REG_ITMP3,lo); \
443         } \
444     } while (0)
445
446 #define M_MFLR(a)                       M_OP3(31, 339, 0, 0, a, 8, 0)
447 #define M_MFXER(a)                      M_OP3(31, 339, 0, 0, a, 1, 0)
448 #define M_MFCTR(a)                      M_OP3(31, 339, 0, 0, a, 9, 0)
449 #define M_MTLR(a)                       M_OP3(31, 467, 0, 0, a, 8, 0)
450 #define M_MTXER(a)                      M_OP3(31, 467, 0, 0, a, 1, 0)
451 #define M_MTCTR(a)                      M_OP3(31, 467, 0, 0, a, 9, 0)
452
453 #define M_LDA_INTERN(a,b,c)             M_LADD_IMM(b, c, a)
454
455 #define M_LDA(a,b,disp) \
456     do { \
457         s4 lo = (short) (disp); \
458         s4 hi = (short) (((disp) - lo) >> 16); \
459         if (hi == 0) { \
460             M_LDA_INTERN(a,b,lo); \
461         } else { \
462             M_ADDIS(b,hi,a); \
463             M_LDA_INTERN(a,a,lo); \
464         } \
465     } while (0)
466
467
468 #define M_LDATST(a,b,c)                 M_ADDICTST(b, c, a)
469 #define M_CLR(a)                        M_LADD_IMM(0, 0, a)
470 #define M_CLR_HIGH(a)                   M_OP3(30, 0, 0, 0x20, (a), (a), 0);
471 #define M_AADD_IMM(a,b,c)               M_LADD_IMM(a, b, c)
472
473 #endif /* _CODEGEN_H */
474
475
476 /*
477  * These are local overrides for various environment variables in Emacs.
478  * Please do not remove this and leave it at the end of the file, where
479  * Emacs will automagically detect them.
480  * ---------------------------------------------------------------------
481  * Local variables:
482  * mode: c
483  * indent-tabs-mode: t
484  * c-basic-offset: 4
485  * tab-width: 4
486  * End:
487  */