Merged trunk and subtype.
[cacao.git] / src / vm / jit / arm / codegen.h
1 /* src/vm/jit/arm/codegen.h - code generation macros and definitions for ARM
2
3    Copyright (C) 1996-2005, 2006, 2007, 2008
4    CACAOVM - Verein zur Foerderung der freien virtuellen Maschine CACAO
5
6    This file is part of CACAO.
7
8    This program is free software; you can redistribute it and/or
9    modify it under the terms of the GNU General Public License as
10    published by the Free Software Foundation; either version 2, or (at
11    your option) any later version.
12
13    This program is distributed in the hope that it will be useful, but
14    WITHOUT ANY WARRANTY; without even the implied warranty of
15    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
16    General Public License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with this program; if not, write to the Free Software
20    Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
21    02110-1301, USA.
22
23 */
24
25
26 #ifndef _CODEGEN_H
27 #define _CODEGEN_H
28
29 #include "config.h"
30
31
32 /******************************************************************************/
33 /* register splitting stuff (ugly) ********************************************/
34 /******************************************************************************/
35
36 #if defined(__ARMEL__)
37
38 # define SPLIT_OPEN(type, reg, tmpreg) \
39         if (IS_2_WORD_TYPE(type) && GET_HIGH_REG(reg)==REG_SPLIT) { \
40                 /*dolog("SPLIT_OPEN({R%d;SPL} > {R%d;R%d})", GET_LOW_REG(reg), GET_LOW_REG(reg), tmpreg);*/ \
41                 /*assert(GET_LOW_REG(reg) == 3);*/ \
42                 (reg) = PACK_REGS(GET_LOW_REG(reg), tmpreg); \
43         }
44
45 # define SPLIT_STORE_AND_CLOSE(type, reg, offset) \
46         if (IS_2_WORD_TYPE(type) && GET_LOW_REG(reg)==3) { \
47                 /*dolog("SPLIT_STORE({R%d;R%d} to [%x])", GET_LOW_REG(reg), GET_HIGH_REG(reg), offset);*/ \
48                 M_STR(GET_HIGH_REG(reg), REG_SP, 4 * (offset)); \
49                 (reg) = PACK_REGS(GET_LOW_REG(reg), REG_SPLIT); \
50         }
51
52 #else /* defined(__ARMEB__) */
53
54 # define SPLIT_OPEN(type, reg, tmpreg) \
55         if (IS_2_WORD_TYPE(type) && GET_LOW_REG(reg)==REG_SPLIT) { \
56                 /*dolog("SPLIT_OPEN({SPL;R%d} > {R%d;R%d})", GET_HIGH_REG(reg), tmpreg, GET_HIGH_REG(reg));*/ \
57                 /*assert(GET_HIGH_REG(reg) == 3);*/ \
58                 (reg) = PACK_REGS(tmpreg, GET_HIGH_REG(reg)); \
59         }
60
61 # define SPLIT_STORE_AND_CLOSE(type, reg, offset) \
62         if (IS_2_WORD_TYPE(type) && GET_HIGH_REG(reg)==3) { \
63                 /*dolog("SPLIT_STORE({R%d;R%d} to [%x])", GET_LOW_REG(reg), GET_HIGH_REG(reg), offset);*/ \
64                 M_STR(GET_LOW_REG(reg), REG_SP, 4 * (offset)); \
65                 (reg) = PACK_REGS(REG_SPLIT, GET_HIGH_REG(reg)); \
66         }
67
68 #endif
69
70
71 /******************************************************************************/
72 /* checking macros ************************************************************/
73 /******************************************************************************/
74
75 #define MCODECHECK(icnt) \
76     do { \
77         if ((cd->mcodeptr + (icnt) * 4) > cd->mcodeend) \
78             codegen_increase(cd); \
79     } while (0)
80
81
82 /* TODO: correct this! */
83 #define IS_IMM(val) ( ((val) >= 0) && ((val) <= 255) )
84 #define IS_OFFSET(off,max) ((s4)(off) <= (max) && (s4)(off) >= -(max))
85
86 #if !defined(NDEBUG)
87 # define CHECK_INT_REG(r) if ((r)<0 || (r)>15) printf("CHECK_INT_REG: this is not an integer register: %d\n", r); assert((r)>=0 && (r)<=15)
88 # define CHECK_FLT_REG(r) if ((r)<0 || (r)>7) printf("CHECK_FLT_REG: this is not an float register: %d\n", r); assert((r)>=0 && (r)<=7)
89 # define CHECK_OFFSET(off,max) \
90         if (!IS_OFFSET(off,max)) printf("CHECK_OFFSET: offset out of range: %x (>%x) SEVERE ERROR!!!\n", ((off)<0)?-(off):off, max); \
91         assert(IS_OFFSET(off,max))
92 #else
93 # define CHECK_INT_REG(r)
94 # define CHECK_FLT_REG(r)
95 # define CHECK_OFFSET(off,max)
96 #endif
97
98
99 /* branch defines *************************************************************/
100
101 #define BRANCH_NOPS \
102     do { \
103         M_NOP; \
104     } while (0)
105
106
107 /* patcher defines ************************************************************/
108
109 #define PATCHER_CALL_SIZE    1 * 4      /* an instruction is 4-bytes long     */
110
111 #define PATCHER_NOPS \
112     do { \
113         M_NOP; \
114     } while (0)
115
116
117 /* lazy debugger **************************************************************/
118
119 #if !defined(NDEBUG)
120 void asm_debug(int a1, int a2, int a3, int a4);
121 void asm_debug_intern(int a1, int a2, int a3, int a4);
122
123 /* if called with this macros, it can be placed nearly anywhere */
124 /* almost all registers are saved and restored afterwards       */
125 /* it uses a long branch to call the asm_debug_intern (no exit) */
126 #define ASM_DEBUG_PREPARE \
127         M_STMFD(0x7fff, REG_SP)
128 #define ASM_DEBUG_EXECUTE \
129         M_LONGBRANCH(asm_debug_intern); \
130         M_LDMFD(0x7fff, REG_SP)
131 #endif
132
133
134 /******************************************************************************/
135 /* macros to create code ******************************************************/
136 /******************************************************************************/
137
138 /* the condition field */
139 #define COND_EQ 0x0  /* Equal        Z set   */
140 #define COND_NE 0x1  /* Not equal    Z clear */
141 #define COND_CS 0x2  /* Carry set    C set   */
142 #define COND_CC 0x3  /* Carry clear  C clear */
143 #define COND_MI 0x4  /* Negative     N set   */
144 #define COND_PL 0x5  /* Positive     N clear */
145 #define COND_VS 0x6  /* Overflow     V set   */
146 #define COND_VC 0x7  /* No overflow  V clear */
147 #define COND_HI 0x8  /* Unsigned higher      */
148 #define COND_LS 0x9  /* Unsigned lower, same */
149 #define COND_GE 0xA  /* Sig. greater, equal  */
150 #define COND_LT 0xB  /* Sig. less than       */
151 #define COND_GT 0xC  /* Sig. greater than    */
152 #define COND_LE 0xD  /* Sig. less, equal     */
153 #define COND_AL 0xE  /* Always               */
154 #define CONDNV  0xF  /* Special (see A3-5)   */
155 #define UNCOND COND_AL
156
157 /* data processing operation: M_DAT
158    cond ... conditional execution
159    op ..... opcode
160    d ...... destination reg
161    n ...... source reg
162    S ...... update condition codes
163    I ...... switch to immediate mode
164    shift .. shifter operand
165 */
166
167 #define M_DAT(cond,op,d,n,S,I,shift) \
168     do { \
169         *((u4 *) cd->mcodeptr) = (((cond) << 28) | ((op) << 21) | ((d) << 12) | ((n) << 16) | ((I) << 25) | ((S) << 20) | ((shift) & 0x00000fff)); \
170         cd->mcodeptr += 4; \
171     } while (0)
172
173
174 /* load and store instruction: M_MEM
175    cond ... conditional execution
176    L ...... load (L=1) or store (L=0)
177    B ...... unsigned byte (B=1) or word (B=0)
178    d ...... destination reg
179    n ...... base reg for addressing
180    adr .... addressing mode specific
181 */
182
183 #define M_MEM(cond,L,B,d,n,adr,I,P,U,W) \
184     do { \
185         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (1 << 26) | ((L) << 20) | ((B) << 22) | ((d) << 12) | ((n) << 16) | ((adr) & 0x0fff) | ((I) << 25) | ((P) << 24) | ((U) << 23) | ((W) << 21)); \
186         cd->mcodeptr += 4; \
187     } while (0)
188
189
190 /* load and store instruction: M_MEM2
191    cond ... conditional execution
192    L ...... load (L=1) or store (L=0)
193    H ...... halfword (H=1) or signed byte (H=0)
194    S ...... signed (S=1) or unsigned (S=0) halfword
195    d ...... destination reg
196    n ...... base reg for addressing
197    adr .... addressing mode specific
198 */
199
200 #define M_MEM2(cond,L,H,S,d,n,adr,I,P,U,W) \
201     do { \
202         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (1 << 22) | (0x9 << 4) | ((L) << 20) | ((H) << 5) | ((S) << 6) | ((d) << 12) | ((n) << 16) | ((adr) & 0x0f) | (((adr) & 0xf0) << (8-4)) | ((I) << 22) | ((P) << 24) | ((U) << 23) | ((W) << 21)); \
203         cd->mcodeptr += 4; \
204     } while (0)
205
206
207 /* load and store multiple instruction: M_MEM_MULTI
208    cond ... conditional execution
209    L ...... load (L=1) or store (L=0)
210    S ...... special (see "The ARM ARM A3-21")
211    regs ... register list
212    n ...... base reg for addressing
213 */
214
215 #define M_MEM_MULTI(cond,L,S,regs,n,P,U,W) \
216     do { \
217         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (1 << 27) | ((L) << 20) | ((S) << 22) | ((n) << 16) | ((regs) & 0xffff) | ((P) << 24) | ((U) << 23) | ((W) << 21)); \
218         cd->mcodeptr += 4; \
219     } while (0)
220
221
222 /* branch and branch with link: M_BRA
223    cond ... conditional execution
224    L ...... branch with link (L=1)
225    offset . 24bit offset
226 */
227
228 #define M_BRA(cond,L,offset) \
229     do { \
230         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x5 << 25) | ((L) << 24) | ((offset) & 0x00ffffff)); \
231         cd->mcodeptr += 4; \
232     } while (0)
233
234
235 /* multiplies: M_MULT
236    cond ... conditional execution
237    d ...... destination register
238    n, m ... source registers
239    S ...... update conditional codes
240    A ...... accumulate flag (enables third source)
241    s ...... third source register
242 */
243
244 #define M_MULT(cond,d,n,m,S,A,s) \
245     do { \
246         *((u4 *) cd->mcodeptr) = (((cond) << 28) | ((d) << 16) | ((n) << 8) | (m) | (0x09 << 4) | ((S) << 20) | ((A) << 21) | ((s) << 12)); \
247         cd->mcodeptr += 4; \
248     } while (0)
249
250
251 /* no operation (mov r0,r0): M_NOP */
252
253 #define M_NOP \
254     do { \
255         *((u4 *) cd->mcodeptr) = (0xe1a00000); \
256         cd->mcodeptr += 4; \
257     } while (0)
258
259
260 /* software breakpoint (only v5 and above): M_BREAKPOINT */
261
262 #define M_BREAKPOINT(imm) \
263     do { \
264         *((u4 *) cd->mcodeptr) = (0x0e12 << 20) | (0x07 << 4) | (((imm) & 0xfff0) << (8-4)) | ((imm) & 0x0f); \
265         cd->mcodeptr += 4; \
266     } while (0)
267
268
269 /* undefined instruction used for hardware exceptions */
270
271 #define M_UNDEFINED(cond,imm,n) \
272         do { \
273                 *((u4 *) cd->mcodeptr) = ((cond) << 28) | (0x7f << 20) | (((imm) & 0x0fff) << 8) | (0x0f << 4) | (n); \
274                 cd->mcodeptr += 4; \
275         } while (0)
276
277
278 #if !defined(ENABLE_SOFTFLOAT)
279
280 /* M_CPDO **********************************************************************
281
282    Floating-Point Coprocessor Data Operations
283
284    cond ... conditional execution
285    op ..... opcode
286    D ...... dyadic (D=0) or monadic (D=1) instruction
287    Fd ..... destination float-register
288    Fn ..... source float-register
289    Fm ..... source float-register or immediate
290
291 *******************************************************************************/
292
293 #define M_CPDOS(cond,op,D,Fd,Fn,Fm) \
294     do { \
295         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | ((op) << 20) | ((D) << 15) | ((Fd) << 12) | ((Fn) << 16) | ((Fm) & 0x0f)); \
296         cd->mcodeptr += 4; \
297     } while (0)
298
299
300 #define M_CPDOD(cond,op,D,Fd,Fn,Fm) \
301     do { \
302         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | ((op) << 20) | ((D) << 15) | ((Fd) << 12) | ((Fn) << 16) | ((Fm) & 0x0f) | (1 << 7)); \
303         cd->mcodeptr += 4; \
304     } while (0)
305
306
307 #define M_CPDP(cond,p,q,r,s,cp_num,D,N,M,Fd,Fn,Fm) \
308         do { \
309                 *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | ((p) << 23) | ((q) << 21) | ((r) << 20) | ((s) << 6) | ((cp_num) << 8) | ((D) << 22) | ((N) << 7) | ((M) << 5) | ((Fd) << 12) | ((Fn) << 16) | ((Fm) & 0x0f)); \
310                 cd->mcodeptr += 4; \
311         } while (0)
312
313
314 /* M_CPDT **********************************************************************
315
316    Floating-Point Coprocessor Data Transfer
317
318    cond ... conditional execution
319    L ...... load (L=1) or store (L=0)
320    Fd ..... destination float-register
321    n ...... base reg for addressing
322
323 *******************************************************************************/
324
325 #define M_CPDT(cond,L,T1,T0,Fd,n,off,P,U,W) \
326     do { \
327         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0c << 24) | (1 << 8) | ((L) << 20) | ((T1) << 22) | ((T0) << 15) | ((Fd) << 12) | ((n) << 16) | ((off) & 0xff) | ((P) << 24) | ((U) << 23) | ((W) << 21)); \
328         cd->mcodeptr += 4; \
329     } while (0)
330
331 #define M_CPLS(cond,L,P,U,W,cp_num,D,Fd,n,off) \
332         do { \
333                 *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0c << 24) | ((P) << 24) | ((U) << 23) | ((W) << 21) | ((L) << 20) | ((cp_num) << 8) | ((D) << 22) | ((Fd) << 12) | ((n) << 16) | ((off) & 0xff)); \
334                 cd->mcodeptr += 4; \
335         } while (0)
336
337
338 /* M_CPRT **********************************************************************
339
340    Floating-Point Coprocessor Register Transfer
341
342    XXX
343
344 *******************************************************************************/
345
346 #define M_CPRT(cond,op,L,cp_num,N,Fn,n) \
347         do { \
348                 *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 4) | ((op) << 21) | ((L) << 20) | ((cp_num) << 8) | ((N) << 7) | ((Fn) << 16) | ((n) << 12)); \
349                 cd->mcodeptr += 4; \
350         } while (0)
351
352 #define M_CPRTS(cond,L,d,Fn,Fm) \
353     do { \
354         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | (1 << 4) | ((L) << 20) | ((d) << 12) | ((Fn) << 16) | (Fm)); \
355         cd->mcodeptr += 4; \
356     } while (0)
357
358
359 #define M_CPRTD(cond,L,d,Fn,Fm) \
360     do { \
361         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | (1 << 4) | ((L) << 20) | ((d) << 12) | ((Fn) << 16) | (Fm) | (1 << 7)); \
362         cd->mcodeptr += 4; \
363     } while (0)
364
365
366 #define M_CPRTI(cond,L,d,Fn,Fm) \
367     do { \
368         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | (1 << 4) | ((L) << 20) | ((d) << 12) | ((Fn) << 16) | (Fm) | (3 << 5)); \
369         cd->mcodeptr += 4; \
370     } while (0)
371
372
373 /* XXX TWISTI: replace X by something useful */
374
375 #define M_CPRTX(cond,L,d,Fn,Fm) \
376     do { \
377         *((u4 *) cd->mcodeptr) = (((cond) << 28) | (0x0e << 24) | (1 << 8) | (1 << 4) | ((L) << 20) | ((d) << 12) | ((Fn) << 16) | (Fm) | (1 << 23)); \
378         cd->mcodeptr += 4; \
379     } while (0)
380
381 #endif /* !defined(ENABLE_SOFTFLOAT) */
382
383
384 /* used to store values! */
385 #define DCD(val) \
386     do { \
387         *((u4 *) cd->mcodeptr) = val; \
388         cd->mcodeptr += 4; \
389     } while (0)
390
391
392 /* used to directly access shifter; insert this as shifter operand! */
393 #define REG_LSL(reg, shift) ( (((shift) & 0x1f) << 7) | ((reg) & 0x0f) )
394 #define REG_LSR(reg, shift) ( (((shift) & 0x1f) << 7) | ((reg) & 0x0f) | (1 << 5) )
395 #define REG_ASR(reg, shift) ( (((shift) & 0x1f) << 7) | ((reg) & 0x0f) | (1 << 6) )
396 #define REG_LSL_REG(reg, s) ( (((s) & 0x0f) << 8) | ((reg) & 0x0f) | (1 << 4) )
397 #define REG_LSR_REG(reg, s) ( (((s) & 0x0f) << 8) | ((reg) & 0x0f) | (1 << 4) | (1 << 5) )
398 #define REG_ASR_REG(reg, s) ( (((s) & 0x0f) << 8) | ((reg) & 0x0f) | (1 << 4) | (1 << 6) )
399
400 /* used to directly rotate immediate values; insert this as immediate! */
401 /* ATTENTION: this rotates the immediate right by (2 * rot) bits */
402 #define IMM_ROTR(imm, rot) ( ((imm) & 0xff) | (((rot) & 0x0f) << 8) )
403 #define IMM_ROTL(imm, rot) IMM_ROTR(imm, 16-(rot))
404
405
406 /******************************************************************************/
407 /* macros for all basic arm instructions **************************************/
408 /******************************************************************************/
409
410 #define M_ADD(d,a,b)       M_DAT(UNCOND,0x04,d,a,0,0,b)         /* d = a +  b */
411 #define M_ADC(d,a,b)       M_DAT(UNCOND,0x05,d,a,0,0,b)         /* d = a +  b (with Carry) */
412 #define M_SUB(d,a,b)       M_DAT(UNCOND,0x02,d,a,0,0,b)         /* d = a -  b */
413 #define M_SBC(d,a,b)       M_DAT(UNCOND,0x06,d,a,0,0,b)         /* d = a -  b (with Carry) */
414 #define M_AND(a,b,d)       M_DAT(UNCOND,0x00,d,a,0,0,b)         /* d = a &  b */
415 #define M_ORR(a,b,d)       M_DAT(UNCOND,0x0c,d,a,0,0,b)         /* d = a |  b */
416 #define M_EOR(a,b,d)       M_DAT(UNCOND,0x01,d,a,0,0,b)         /* d = a ^  b */
417 #define M_TST(a,b)         M_DAT(UNCOND,0x08,0,a,1,0,b)         /* TST a &  b */
418 #define M_TEQ(a,b)         M_DAT(UNCOND,0x09,0,a,1,0,b)         /* TST a ^  b */
419 #define M_CMP(a,b)         M_DAT(UNCOND,0x0a,0,a,1,0,b)         /* TST a -  b */
420 #define M_MOV(d,b)         M_DAT(UNCOND,0x0d,d,0,0,0,b)         /* d =      b */
421 #define M_ADD_S(d,a,b)     M_DAT(UNCOND,0x04,d,a,1,0,b)         /* d = a +  b (update Flags) */
422 #define M_SUB_S(d,a,b)     M_DAT(UNCOND,0x02,d,a,1,0,b)         /* d = a -  b (update Flags) */
423 #define M_ORR_S(a,b,d)     M_DAT(UNCOND,0x0c,d,a,1,0,b)         /* d = a |  b (update flags) */
424 #define M_MOV_S(d,b)       M_DAT(UNCOND,0x0d,d,0,1,0,b)         /* d =      b (update Flags) */
425
426 #define M_ADD_IMM(d,a,i)   M_DAT(UNCOND,0x04,d,a,0,1,i)         /* d = a +  i */
427 #define M_ADC_IMM(d,a,i)   M_DAT(UNCOND,0x05,d,a,0,1,i)         /* d = a +  i (with Carry) */
428 #define M_SUB_IMM(d,a,i)   M_DAT(UNCOND,0x02,d,a,0,1,i)         /* d = a -  i */
429 #define M_SBC_IMM(d,a,i)   M_DAT(UNCOND,0x06,d,a,0,1,i)         /* d = a -  i (with Carry) */
430 #define M_RSB_IMM(d,a,i)   M_DAT(UNCOND,0x03,d,a,0,1,i)         /* d = -a + i */
431 #define M_RSC_IMM(d,a,i)   M_DAT(UNCOND,0x07,d,a,0,1,i)         /* d = -a + i (with Carry) */
432 #define M_AND_IMM(a,i,d)   M_DAT(UNCOND,0x00,d,a,0,1,i)         /* d = a &  i */
433 #define M_TST_IMM(a,i)     M_DAT(UNCOND,0x08,0,a,1,1,i)         /* TST a &  i */
434 #define M_TEQ_IMM(a,i)     M_DAT(UNCOND,0x09,0,a,1,1,i)         /* TST a ^  i */
435 #define M_CMP_IMM(a,i)     M_DAT(UNCOND,0x0a,0,a,1,1,i)         /* TST a -  i */
436 #define M_CMN_IMM(a,i)     M_DAT(UNCOND,0x0b,0,a,1,1,i)         /* TST a +  i */
437 #define M_MOV_IMM(d,i)     M_DAT(UNCOND,0x0d,d,0,0,1,i)         /* d =      i */
438 #define M_ADD_IMMS(d,a,i)  M_DAT(UNCOND,0x04,d,a,1,1,i)         /* d = a +  i (update Flags) */
439 #define M_SUB_IMMS(d,a,i)  M_DAT(UNCOND,0x02,d,a,1,1,i)         /* d = a -  i (update Flags) */
440 #define M_RSB_IMMS(d,a,i)  M_DAT(UNCOND,0x03,d,a,1,1,i)         /* d = -a + i (update Flags) */
441
442 #define M_ADDSUB_IMM(d,a,i) if((i)>=0) M_ADD_IMM(d,a,i); else M_SUB_IMM(d,a,-(i))
443 #define M_MOVEQ(a,d)       M_DAT(COND_EQ,0x0d,d,0,0,0,a)
444 #define M_EORLE(d,a,b)     M_DAT(COND_LE,0x01,d,a,0,0,b)
445
446 #define M_MOVVS_IMM(i,d)   M_DAT(COND_VS,0x0d,d,0,0,1,i)
447 #define M_MOVEQ_IMM(i,d)   M_DAT(COND_EQ,0x0d,d,0,0,1,i)
448 #define M_MOVNE_IMM(i,d)   M_DAT(COND_NE,0x0d,d,0,0,1,i)
449 #define M_MOVLT_IMM(i,d)   M_DAT(COND_LT,0x0d,d,0,0,1,i)
450 #define M_MOVGT_IMM(i,d)   M_DAT(COND_GT,0x0d,d,0,0,1,i)
451 #define M_MOVLS_IMM(i,d)   M_DAT(COND_LS,0x0d,d,0,0,1,i)
452
453 #define M_ADDHI_IMM(d,a,i) M_DAT(COND_HI,0x04,d,a,0,1,i)
454 #define M_ADDLT_IMM(d,a,i) M_DAT(COND_LT,0x04,d,a,0,1,i)
455 #define M_ADDGT_IMM(d,a,i) M_DAT(COND_GT,0x04,d,a,0,1,i)
456 #define M_SUBLO_IMM(d,a,i) M_DAT(COND_CC,0x02,d,a,0,1,i)
457 #define M_SUBLT_IMM(d,a,i) M_DAT(COND_LT,0x02,d,a,0,1,i)
458 #define M_SUBGT_IMM(d,a,i) M_DAT(COND_GT,0x02,d,a,0,1,i)
459 #define M_RSBMI_IMM(d,a,i) M_DAT(COND_MI,0x03,d,a,0,1,i)
460 #define M_ADCMI_IMM(d,a,i) M_DAT(COND_MI,0x05,d,a,0,1,i)
461
462 #define M_CMPEQ(a,b)       M_DAT(COND_EQ,0x0a,0,a,1,0,b)        /* TST a -  b */
463 #define M_CMPLE(a,b)       M_DAT(COND_LE,0x0a,0,a,1,0,b)        /* TST a -  b */
464
465 #define M_CMPEQ_IMM(a,i)   M_DAT(COND_EQ,0x0a,0,a,1,1,i)
466
467 #define M_MUL(d,a,b)       M_MULT(UNCOND,d,a,b,0,0,0x0)         /* d = a *  b */
468
469 #define M_B(off)           M_BRA(UNCOND,0,off)    /* unconditional branch */
470 #define M_BL(off)          M_BRA(UNCOND,1,off)    /* branch and link      */
471 #define M_BEQ(off)         M_BRA(COND_EQ,0,off)   /* conditional branches */
472 #define M_BNE(off)         M_BRA(COND_NE,0,off)
473 #define M_BGE(off)         M_BRA(COND_GE,0,off)
474 #define M_BGT(off)         M_BRA(COND_GT,0,off)
475 #define M_BLT(off)         M_BRA(COND_LT,0,off)
476 #define M_BLE(off)         M_BRA(COND_LE,0,off)
477 #define M_BHI(off)         M_BRA(COND_HI,0,off)   /* unsigned conditional */
478 #define M_BHS(off)         M_BRA(COND_CS,0,off)
479 #define M_BLO(off)         M_BRA(COND_CC,0,off)
480 #define M_BLS(off)         M_BRA(COND_LS,0,off)
481
482
483 /******************************************************************************/
484 /* macros for load and store instructions *************************************/
485 /******************************************************************************/
486
487 #define M_LDMFD(regs,base) M_MEM_MULTI(UNCOND,1,0,regs,base,0,1,1)
488 #define M_STMFD(regs,base) M_MEM_MULTI(UNCOND,0,0,regs,base,1,0,1)
489
490 #define M_LDR_INTERN(d,base,off) \
491     do { \
492         CHECK_OFFSET(off, 0x0fff); \
493         M_MEM(UNCOND,1,0,d,base,(((off) < 0) ? -(off) : off),0,1,(((off) < 0) ? 0 : 1),0); \
494     } while (0)
495
496 #define M_STR_INTERN(d,base,off) \
497     do { \
498         CHECK_OFFSET(off, 0x0fff); \
499         M_MEM(UNCOND,0,0,d,base,(((off) < 0) ? -(off) : off),0,1,(((off) < 0) ? 0 : 1),0); \
500     } while (0)
501
502 #define M_LDR_UPDATE(d,base,off) \
503     do { \
504         CHECK_OFFSET(off, 0x0fff); \
505         M_MEM(UNCOND,1,0,d,base,(((off) < 0) ? -(off) : off),0,0,(((off) < 0) ? 0 : 1),0); \
506     } while (0)
507
508 #define M_STR_UPDATE(d,base,off) \
509     do { \
510         CHECK_OFFSET(off,0x0fff); \
511         M_MEM(UNCOND,0,0,d,base,(((off) < 0) ? -(off) : off),0,1,(((off) < 0) ? 0 : 1),1); \
512     } while (0)
513
514
515 #define M_LDRH(d,base,off) \
516     do { \
517         CHECK_OFFSET(off, 0x00ff); \
518         assert(off >= 0); \
519         M_MEM2(UNCOND,1,1,0,d,base,off,1,1,1,0); \
520     } while (0)
521
522 #define M_LDRSH(d,base,off) \
523     do { \
524         CHECK_OFFSET(off, 0x00ff); \
525         assert(off >= 0); \
526         M_MEM2(UNCOND,1,1,1,d,base,off,1,1,1,0); \
527     } while (0)
528
529 #define M_LDRSB(d,base,off) \
530     do { \
531         CHECK_OFFSET(off, 0x00ff); \
532         assert(off >= 0); \
533         M_MEM2(UNCOND,1,0,1,d,base,off,1,1,1,0); \
534     } while (0)
535
536 #define M_STRH(d,base,off) \
537     do { \
538         CHECK_OFFSET(off, 0x00ff); \
539         assert(off >= 0); \
540         M_MEM2(UNCOND,0,1,0,d,base,off,1,1,1,0); \
541     } while (0)
542
543 #define M_STRB(d,base,off) \
544     do { \
545         CHECK_OFFSET(off, 0x0fff); \
546         assert(off >= 0); \
547         M_MEM(UNCOND,0,1,d,base,off,0,1,1,0); \
548     } while (0)
549
550
551 #define M_TRAP(a,i)        M_UNDEFINED(UNCOND,i,a);
552 #define M_TRAPEQ(a,i)      M_UNDEFINED(COND_EQ,i,a);
553 #define M_TRAPLE(a,i)      M_UNDEFINED(COND_LE,i,a);
554 #define M_TRAPHI(a,i)      M_UNDEFINED(COND_HI,i,a);
555 #define M_TRAPHS(a,i)      M_UNDEFINED(COND_CS,i,a);
556
557
558 /* if we do not have double-word load/store command, we can fake them */
559 /* ATTENTION: the original LDRD/STRD of ARMv5e would always use (Rd/Rd+1),
560    so these faked versions are more "powerful" */
561
562 #if defined(__ARMEL__)
563
564 #define M_LDRD_INTERN(d,base,off) \
565     do { \
566         M_LDR_INTERN(GET_LOW_REG(d), base, off); \
567         M_LDR_INTERN(GET_HIGH_REG(d), base, (off) + 4); \
568     } while (0)
569
570 #define M_STRD_INTERN(d,base,off) \
571     do { \
572         M_STR_INTERN(GET_LOW_REG(d), base, off); \
573         M_STR_INTERN(GET_HIGH_REG(d), base, (off) + 4); \
574     } while (0)
575
576 #define M_LDRD_ALTERN(d,base,off) \
577     do { \
578         M_LDR_INTERN(GET_HIGH_REG(d), base, (off) + 4); \
579         M_LDR_INTERN(GET_LOW_REG(d), base, off); \
580     } while (0)
581
582 #define M_LDRD_UPDATE(d,base,off) \
583     do { \
584         assert((off) == +8); \
585         M_LDR_UPDATE(GET_LOW_REG(d), base, 4); \
586         M_LDR_UPDATE(GET_HIGH_REG(d), base, 4); \
587     } while (0)
588
589 #define M_STRD_UPDATE(d,base,off) \
590     do { \
591         assert((off) == -8); \
592         M_STR_UPDATE(GET_HIGH_REG(d), base, -4); \
593         M_STR_UPDATE(GET_LOW_REG(d), base, -4); \
594     } while (0)
595
596 #define GET_FIRST_REG(d)  GET_LOW_REG(d)
597 #define GET_SECOND_REG(d) GET_HIGH_REG(d)
598
599 #else /* defined(__ARMEB__) */
600
601 #define M_LDRD_INTERN(d,base,off) \
602     do { \
603         M_LDR_INTERN(GET_HIGH_REG(d), base, off); \
604         M_LDR_INTERN(GET_LOW_REG(d), base, (off) + 4); \
605     } while (0)
606
607 #define M_STRD_INTERN(d,base,off) \
608     do { \
609         M_STR_INTERN(GET_HIGH_REG(d), base, off); \
610         M_STR_INTERN(GET_LOW_REG(d), base, (off) + 4); \
611     } while (0)
612
613 #define M_LDRD_ALTERN(d,base,off) \
614     do { \
615         M_LDR_INTERN(GET_LOW_REG(d), base, (off) + 4); \
616         M_LDR_INTERN(GET_HIGH_REG(d), base, off); \
617     } while (0)
618
619 #define M_LDRD_UPDATE(d,base,off) \
620     do { \
621         assert((off) == +8); \
622         M_LDR_UPDATE(GET_HIGH_REG(d), base, 4); \
623         M_LDR_UPDATE(GET_LOW_REG(d), base, 4); \
624     } while (0)
625
626 #define M_STRD_UPDATE(d,base,off) \
627     do { \
628         assert((off) == -8); \
629         M_STR_UPDATE(GET_LOW_REG(d), base, -4); \
630         M_STR_UPDATE(GET_HIGH_REG(d) ,base, -4); \
631     } while (0)
632
633 #define GET_FIRST_REG(d)  GET_HIGH_REG(d)
634 #define GET_SECOND_REG(d) GET_LOW_REG(d)
635
636 #endif /* defined(__ARMEB__) */
637
638
639 /******************************************************************************/
640 /* macros for all floating point instructions *********************************/
641 /******************************************************************************/
642
643 #if !defined(ENABLE_SOFTFLOAT)
644
645 #if defined(__VFP_FP__)
646 #define M_FADD(a,b,d)      M_CPDP(UNCOND,0,1,1,0,10,0,0,0,d,a,b)/* d = a +  b */
647 #define M_FSUB(a,b,d)      M_CPDP(UNCOND,0,1,1,1,10,0,0,0,d,a,b)/* d = a -  b */
648 #define M_FMUL(a,b,d)      M_CPDP(UNCOND,0,1,0,0,10,0,0,0,d,a,b)/* d = a *  b */
649 #define M_FDIV(a,b,d)      M_CPDP(UNCOND,1,0,0,0,10,0,0,0,d,a,b)/* d = a /  b */
650 #define M_DADD(a,b,d)      M_CPDP(UNCOND,0,1,1,0,11,0,0,0,d,a,b)/* d = a +  b */
651 #define M_DSUB(a,b,d)      M_CPDP(UNCOND,0,1,1,1,11,0,0,0,d,a,b)/* d = a -  b */
652 #define M_DMUL(a,b,d)      M_CPDP(UNCOND,0,1,0,0,11,0,0,0,d,a,b)/* d = a *  b */
653 #define M_DDIV(a,b,d)      M_CPDP(UNCOND,1,0,0,0,11,0,0,0,d,a,b)/* d = a /  b */
654
655 #define M_FMOV(a,d)        M_CPDP(UNCOND,1,1,1,1,10,0,0,0,d,0x0,a)
656 #define M_DMOV(a,d)        M_CPDP(UNCOND,1,1,1,1,11,0,0,0,d,0x0,a)
657 #define M_FNEG(a,d)        M_CPDP(UNCOND,1,1,1,1,10,0,0,0,d,0x1,a)
658 #define M_DNEG(a,d)        M_CPDP(UNCOND,1,1,1,1,11,0,0,0,d,0x1,a)
659
660 #define M_FCMP(a,b)        M_CPDP(UNCOND,1,1,1,1,10,0,0,0,a,0x4,b)
661 #define M_DCMP(a,b)        M_CPDP(UNCOND,1,1,1,1,11,0,0,0,a,0x4,b)
662
663 #define M_CVTDF(a,d)       M_CPDP(UNCOND,1,1,1,1,11,0,1,0,d,0x7,a)
664 #define M_CVTFD(a,d)       M_CPDP(UNCOND,1,1,1,1,10,0,1,0,d,0x7,a)
665 #define M_CVTIF(a,d)       M_CPDP(UNCOND,1,1,1,1,10,0,1,0,d,0x8,a)
666 #define M_CVTID(a,d)       M_CPDP(UNCOND,1,1,1,1,11,0,1,0,d,0x8,a)
667 #define M_CVTFI(a,d)       M_CPDP(UNCOND,1,1,1,1,10,0,1,0,d,0xc,a)
668 #define M_CVTDI(a,d)       M_CPDP(UNCOND,1,1,1,1,11,0,1,0,d,0xc,a)
669
670 #define M_FMSTAT           M_CPRT(UNCOND,0x07,1,10,0,0x1,0xf)
671
672 #define M_FMSR(a,Fb)       M_CPRT(UNCOND,0x00,0,10,0,Fb,a)
673 #define M_FMRS(Fa,b)       M_CPRT(UNCOND,0x00,1,10,0,Fa,b)
674 #define M_FMDLR(a,Fb)      M_CPRT(UNCOND,0x00,0,11,0,Fb,a)
675 #define M_FMRDL(Fa,b)      M_CPRT(UNCOND,0x00,1,11,0,Fa,b)
676 #define M_FMDHR(a,Fb)      M_CPRT(UNCOND,0x01,0,11,0,Fb,a)
677 #define M_FMRDH(Fa,b)      M_CPRT(UNCOND,0x01,1,11,0,Fa,b)
678 #else
679 #define M_FADD(a,b,d)      M_CPDOS(UNCOND,0x00,0,d,a,b)         /* d = a +  b */
680 #define M_FSUB(a,b,d)      M_CPDOS(UNCOND,0x02,0,d,a,b)         /* d = a -  b */
681 #define M_FMUL(a,b,d)      M_CPDOS(UNCOND,0x01,0,d,a,b)         /* d = a *  b */
682 #define M_FDIV(a,b,d)      M_CPDOS(UNCOND,0x04,0,d,a,b)         /* d = a /  b */
683 #define M_RMFS(d,a,b)      M_CPDOS(UNCOND,0x08,0,d,a,b)         /* d = a %  b */
684 #define M_DADD(a,b,d)      M_CPDOD(UNCOND,0x00,0,d,a,b)         /* d = a +  b */
685 #define M_DSUB(a,b,d)      M_CPDOD(UNCOND,0x02,0,d,a,b)         /* d = a -  b */
686 #define M_DMUL(a,b,d)      M_CPDOD(UNCOND,0x01,0,d,a,b)         /* d = a *  b */
687 #define M_DDIV(a,b,d)      M_CPDOD(UNCOND,0x04,0,d,a,b)         /* d = a /  b */
688 #define M_RMFD(d,a,b)      M_CPDOD(UNCOND,0x08,0,d,a,b)         /* d = a %  b */
689
690 #define M_FMOV(a,d)        M_CPDOS(UNCOND,0x00,1,d,0,a)         /* d =      a */
691 #define M_DMOV(a,d)        M_CPDOD(UNCOND,0x00,1,d,0,a)         /* d =      a */
692 #define M_FNEG(a,d)        M_CPDOS(UNCOND,0x01,1,d,0,a)         /* d =    - a */
693 #define M_DNEG(a,d)        M_CPDOD(UNCOND,0x01,1,d,0,a)         /* d =    - a */
694
695 #define M_FCMP(a,b)        M_CPRTX(UNCOND,1,0x0f,a,b)           /* COMPARE a;  b */
696 #define M_DCMP(a,b)        M_CPRTX(UNCOND,1,0x0f,a,b)           /* COMPARE a;  b */
697
698 #define M_CVTDF(a,b)       M_FMOV(a,b)
699 #define M_CVTFD(a,b)       M_DMOV(a,b)
700 #define M_CVTIF(a,d)       M_CPRTS(UNCOND,0,a,d,0)              /* d = (float) a */
701 #define M_CVTID(a,d)       M_CPRTD(UNCOND,0,a,d,0)              /* d = (float) a */
702 #define M_CVTFI(a,d)       M_CPRTI(UNCOND,1,d,0,a)              /* d = (int)   a */
703 #define M_CVTDI(a,d)       M_CPRTI(UNCOND,1,d,0,a)              /* d = (int)   a */
704 #endif
705
706
707 /* M_CAST_x2x:
708    loads the value of the integer-register a (argument or result) into
709    float-register Fb. (and vice versa)
710 */
711
712 #if defined(__VFP_FP__)
713
714 #define M_CAST_I2F(a,Fb) M_FMSR(a,Fb)
715
716 #define M_CAST_F2I(Fa,b) M_FMRS(Fa,b)
717
718 #define M_CAST_L2D(a,Fb) \
719         do { \
720                 M_FMDLR(GET_LOW_REG(a), Fb); \
721                 M_FMDHR(GET_HIGH_REG(a), Fb); \
722         } while (0)
723
724 #define M_CAST_D2L(Fa,b) \
725         do { \
726                 M_FMRDL(Fa, GET_LOW_REG(b)); \
727                 M_FMRDH(Fa, GET_HIGH_REG(b)); \
728         } while (0)
729
730 #else
731
732 #define M_CAST_I2F(a,Fb) \
733         do { \
734                 CHECK_FLT_REG(Fb); \
735                 CHECK_INT_REG(a); \
736                 M_STR_UPDATE(a, REG_SP, -4); \
737                 M_FLD_UPDATE(Fb, REG_SP, 4); \
738         } while (0)
739
740 #define M_CAST_L2D(a,Fb) \
741         do { \
742                 CHECK_FLT_REG(Fb); \
743                 CHECK_INT_REG(GET_LOW_REG(a)); \
744                 CHECK_INT_REG(GET_HIGH_REG(a)); \
745                 M_STRD_UPDATE(a, REG_SP, -8); \
746                 M_DLD_UPDATE(Fb, REG_SP, 8); \
747         } while (0)
748
749 #define M_CAST_F2I(Fa,b) \
750         do { \
751                 CHECK_FLT_REG(Fa); \
752                 CHECK_INT_REG(b); \
753                 M_FST_UPDATE(Fa, REG_SP, -4); \
754                 M_LDR_UPDATE(b, REG_SP, 4); \
755         } while (0)
756
757 #define M_CAST_D2L(Fa,b) \
758         do { \
759                 CHECK_INT_REG(GET_LOW_REG(b)); \
760                 CHECK_INT_REG(GET_HIGH_REG(b)); \
761                 M_DST_UPDATE(Fa, REG_SP, -8); \
762                 M_LDRD_UPDATE(b, REG_SP, 8); \
763         } while (0)
764
765 #endif
766
767 /* M_xLD_xx & M_xST_xx:
768    XXX document me!
769 */
770
771 #if defined(__VFP_FP__)
772
773 #define M_FLD_INTERN(d,base,off) \
774     do { \
775         CHECK_OFFSET(off, 0x03ff); \
776         M_CPLS(UNCOND,1,1,(((off) < 0) ? 0 : 1),0,10,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2)); \
777     } while (0)
778
779 #define M_DLD_INTERN(d,base,off) \
780     do { \
781         CHECK_OFFSET(off, 0x03ff); \
782                 M_CPLS(UNCOND,1,1,(((off) < 0) ? 0 : 1),0,11,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2)); \
783     } while (0)
784
785 #define M_FST_INTERN(d,base,off) \
786     do { \
787         CHECK_OFFSET(off, 0x03ff); \
788                 M_CPLS(UNCOND,0,1,(((off) < 0) ? 0 : 1),0,10,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2)); \
789     } while (0)
790
791 #define M_DST_INTERN(d,base,off) \
792     do { \
793         CHECK_OFFSET(off, 0x03ff); \
794                 M_CPLS(UNCOND,0,1,(((off) < 0) ? 0 : 1),0,11,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2)); \
795     } while (0)
796
797 #else
798
799 #define M_FLD_INTERN(d,base,off) \
800     do { \
801         CHECK_OFFSET(off, 0x03ff); \
802         M_CPDT(UNCOND,1,0,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),0); \
803     } while (0)
804
805 #define M_DLD_INTERN(d,base,off) \
806     do { \
807         CHECK_OFFSET(off, 0x03ff); \
808         M_CPDT(UNCOND,1,0,1,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),0); \
809     } while (0)
810
811 #define M_FST_INTERN(d,base,off) \
812     do { \
813         CHECK_OFFSET(off, 0x03ff); \
814         M_CPDT(UNCOND,0,0,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),0); \
815     } while (0)
816
817 #define M_DST_INTERN(d,base,off) \
818     do { \
819         CHECK_OFFSET(off, 0x03ff); \
820         M_CPDT(UNCOND,0,0,1,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),0); \
821     } while (0)
822
823 #define M_FLD_UPDATE(d,base,off) \
824     do { \
825         CHECK_OFFSET(off, 0x03ff); \
826         M_CPDT(UNCOND,1,0,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),0,(((off) < 0) ? 0 : 1),1); \
827     } while (0)
828
829 #define M_DLD_UPDATE(d,base,off) \
830     do { \
831         CHECK_OFFSET(off, 0x03ff); \
832         M_CPDT(UNCOND,1,0,1,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),0,(((off) < 0) ? 0 : 1),1); \
833     } while (0)
834
835 #define M_FST_UPDATE(d,base,off) \
836     do { \
837         CHECK_OFFSET(off, 0x03ff); \
838         M_CPDT(UNCOND,0,0,0,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),1); \
839     } while (0)
840
841 #define M_DST_UPDATE(d,base,off) \
842     do { \
843         CHECK_OFFSET(off, 0x03ff); \
844         M_CPDT(UNCOND,0,0,1,d,base,(((off) < 0) ? -(off) >> 2 : (off) >> 2),1,(((off) < 0) ? 0 : 1),1); \
845     } while (0)
846
847 #endif
848
849 #endif /* !defined(ENABLE_SOFTFLOAT) */
850
851
852 /******************************************************************************/
853 /* wrapper macros for load and store instructions *****************************/
854 /******************************************************************************/
855
856 /* M_LDR/M_STR:
857    these are replacements for the original LDR/STR instructions, which can
858    handle longer offsets (up to 20bits). the original functions are now
859    called M_xxx_INTERN.
860 */
861 /* ATTENTION: We use ITMP3 here, take into account that it gets destroyed.
862    This means that only ITMP1 and ITMP2 can be used in reg_of_var()!!!
863 */
864 /* ATTENTION2: It is possible to use ITMP3 as base reg. Remember that when
865    changing these macros!!!
866 */
867
868 #define M_LDR(d, base, offset) \
869 do { \
870         CHECK_OFFSET(offset, 0x0fffff); \
871         if (IS_OFFSET(offset, 0x000fff)) { \
872                 M_LDR_INTERN(d, base, offset); \
873         } else { \
874                 /* we cannot handle REG_PC here */ \
875                 assert((d) != REG_PC); \
876                 if ((offset) > 0) { \
877                         M_ADD_IMM(d, base, IMM_ROTL((offset) >> 12, 6)); \
878                         M_LDR_INTERN(d, d, (offset) & 0x000fff); \
879                 } else { \
880                         M_SUB_IMM(d, base, IMM_ROTL((-(offset)) >> 12, 6)); \
881                         M_LDR_INTERN(d, d, -(-(offset) & 0x000fff)); \
882                 } \
883         } \
884 } while (0)
885
886 #define M_LDR_NEGATIVE(d, base, offset) { \
887         /*assert((offset) <= 0);*/ \
888         if (IS_OFFSET(offset, 0x000fff)) { \
889                 M_LDR_INTERN(d, base, offset); \
890         } else { \
891                 /* we cannot handle REG_PC here */ \
892                 assert((d) != REG_PC); \
893                 M_SUB_IMM(d, base, IMM_ROTL((-(offset)) >> 12, 6)); \
894                 M_LDR_INTERN(d, d, -(-(offset) & 0x000fff)); \
895         } \
896 }
897
898 #define M_LDRD(d, base, offset) \
899 do { \
900         CHECK_OFFSET(offset, 0x0fffff - 4); \
901         if (IS_OFFSET(offset, 0x000fff - 4)) { \
902                 if (GET_FIRST_REG(d) != (base)) { \
903                         M_LDRD_INTERN(d, base, offset); \
904                 } else { \
905                         M_LDRD_ALTERN(d, base, offset); \
906                 } \
907         } else if (IS_OFFSET(offset, 0x000fff)) { \
908                 dolog("M_LDRD: this offset seems to be complicated (%d)", offset); \
909                 assert(0); \
910         } else { \
911                 if ((offset) > 0) { \
912                         M_ADD_IMM(GET_SECOND_REG(d), base, IMM_ROTL((offset) >> 12, 6)); \
913                         M_LDRD_INTERN(d, GET_SECOND_REG(d), (offset) & 0x000fff); \
914                 } else { \
915                         M_SUB_IMM(GET_SECOND_REG(d), base, IMM_ROTL((-(offset)) >> 12, 6)); \
916                         M_LDRD_INTERN(d, GET_SECOND_REG(d), -(-(offset) & 0x000fff)); \
917                 } \
918         } \
919 } while (0)
920
921 #if !defined(ENABLE_SOFTFLOAT)
922
923 #define M_LDFS(d, base, offset) \
924 do { \
925         CHECK_OFFSET(offset, 0x03ffff); \
926         if (IS_OFFSET(offset, 0x03ff)) { \
927                 M_FLD_INTERN(d, base, offset); \
928         } else { \
929                 if ((offset) > 0) { \
930                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 10, 5)); \
931                         M_FLD_INTERN(d, REG_ITMP3, (offset) & 0x03ff); \
932                 } else { \
933                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 10, 5)); \
934                         M_FLD_INTERN(d, REG_ITMP3, -(-(offset) & 0x03ff)); \
935                 } \
936         } \
937 } while (0)
938
939 #define M_LDFD(d, base, offset) \
940 do { \
941         CHECK_OFFSET(offset, 0x03ffff); \
942         if (IS_OFFSET(offset, 0x03ff)) { \
943                 M_DLD_INTERN(d, base, offset); \
944         } else { \
945                 if ((offset) > 0) { \
946                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 10, 5)); \
947                         M_DLD_INTERN(d, REG_ITMP3, (offset) & 0x03ff); \
948                 } else { \
949                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 10, 5)); \
950                         M_DLD_INTERN(d, REG_ITMP3, -(-(offset) & 0x03ff)); \
951                 } \
952         } \
953 } while (0)
954
955 #endif /* !defined(ENABLE_SOFTFLOAT) */
956
957 #define M_STR(d, base, offset) \
958 do { \
959         assert((d) != REG_ITMP3); \
960         CHECK_OFFSET(offset, 0x0fffff); \
961         if (IS_OFFSET(offset, 0x000fff)) { \
962                 M_STR_INTERN(d, base, offset); \
963         } else { \
964                 if ((offset) > 0) { \
965                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 12, 6)); \
966                         M_STR_INTERN(d, REG_ITMP3, (offset) & 0x000fff); \
967                 } else { \
968                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 12, 6)); \
969                         M_STR_INTERN(d, REG_ITMP3, -(-(offset) & 0x000fff)); \
970                 } \
971         } \
972 } while (0)
973
974 #define M_STRD(d, base, offset) \
975 do { \
976         assert(GET_LOW_REG(d) != REG_ITMP3); \
977         assert(GET_HIGH_REG(d) != REG_ITMP3); \
978         CHECK_OFFSET(offset, 0x0fffff - 4); \
979         if (IS_OFFSET(offset, 0x000fff - 4)) { \
980                 M_STRD_INTERN(d,base,offset); \
981         } else if (IS_OFFSET(offset, 0x000fff)) { \
982                 dolog("M_STRD: this offset seems to be complicated (%d)", offset); \
983                 assert(0); \
984         } else { \
985                 if ((offset) > 0) { \
986                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 12, 6)); \
987                         M_STRD_INTERN(d, REG_ITMP3, (offset) & 0x000fff); \
988                 } else { \
989                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 12, 6)); \
990                         M_STRD_INTERN(d, REG_ITMP3, -(-(offset) & 0x000fff)); \
991                 } \
992         } \
993 } while (0)
994
995 #if !defined(ENABLE_SOFTFLOAT)
996
997 #define M_STFS(d, base, offset) \
998 do { \
999         CHECK_OFFSET(offset, 0x03ffff); \
1000         if (IS_OFFSET(offset, 0x03ff)) { \
1001                 M_FST_INTERN(d, base, offset); \
1002         } else { \
1003                 if ((offset) > 0) { \
1004                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 10, 5)); \
1005                         M_FST_INTERN(d, REG_ITMP3, (offset) & 0x03ff); \
1006                 } else { \
1007                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 10, 5)); \
1008                         M_FST_INTERN(d, REG_ITMP3, -(-(offset) & 0x03ff)); \
1009                 } \
1010         } \
1011 } while (0)
1012
1013 #define M_STFD(d, base, offset) \
1014 do { \
1015         CHECK_OFFSET(offset, 0x03ffff); \
1016         if (IS_OFFSET(offset, 0x03ff)) { \
1017                 M_DST_INTERN(d, base, offset); \
1018         } else { \
1019                 if ((offset) > 0) { \
1020                         M_ADD_IMM(REG_ITMP3, base, IMM_ROTL((offset) >> 10, 5)); \
1021                         M_DST_INTERN(d, REG_ITMP3, (offset) & 0x03ff); \
1022                 } else { \
1023                         M_SUB_IMM(REG_ITMP3, base, IMM_ROTL((-(offset)) >> 10, 5)); \
1024                         M_DST_INTERN(d, REG_ITMP3, -(-(offset) & 0x03ff)); \
1025                 } \
1026         } \
1027 } while (0)
1028
1029 #endif /* !defined(ENABLE_SOFTFLOAT) */
1030
1031
1032 /******************************************************************************/
1033 /* additional helper macros ***************************************************/
1034 /******************************************************************************/
1035
1036 /* M_???_IMM_EXT_MUL4:
1037    extended immediate operations, to handle immediates lager than 8bit.
1038    ATTENTION: the immediate is rotatet left by 2 (multiplied by 4)!!!
1039 */
1040
1041 #define M_ADD_IMM_EXT_MUL4(d,n,imm) \
1042     do { \
1043         assert(d != REG_PC); \
1044         assert((imm) >= 0 && (imm) <= 0x00ffffff); \
1045         M_ADD_IMM(d, n, IMM_ROTL(imm, 1)); \
1046         if ((imm) > 0x000000ff) M_ADD_IMM(d, d, IMM_ROTL((imm) >>  8, 5)); \
1047         if ((imm) > 0x0000ffff) M_ADD_IMM(d, d, IMM_ROTL((imm) >> 16, 9)); \
1048     } while (0)
1049
1050 #define M_SUB_IMM_EXT_MUL4(d,n,imm) \
1051     do { \
1052         assert(d != REG_PC); \
1053         assert((imm) >= 0 && (imm) <= 0x00ffffff); \
1054         M_SUB_IMM(d, n, IMM_ROTL(imm, 1)); \
1055         if ((imm) > 0x000000ff) M_SUB_IMM(d, d, IMM_ROTL((imm) >>  8, 5)); \
1056         if ((imm) > 0x0000ffff) M_SUB_IMM(d, d, IMM_ROTL((imm) >> 16, 9)); \
1057     } while (0)
1058
1059
1060 /* ICONST/LCONST:
1061    loads the integer/long value const into register d.
1062 */
1063
1064 #define ICONST(d,c)                     emit_iconst(cd, (d), (c))
1065
1066 #define LCONST(d,c) \
1067         if (IS_IMM((c) >> 32)) { \
1068                 M_MOV_IMM(GET_HIGH_REG(d), (s4) ((s8) (c) >> 32)); \
1069                 ICONST(GET_LOW_REG(d), (s4) ((s8) (c) & 0xffffffff)); \
1070         } else if (IS_IMM((c) & 0xffffffff)) { \
1071                 M_MOV_IMM(GET_LOW_REG(d), (s4) ((s8) (c) & 0xffffffff)); \
1072                 ICONST(GET_HIGH_REG(d), (s4) ((s8) (c) >> 32)); \
1073         } else { \
1074                 disp = dseg_add_s8(cd, (c)); \
1075                 M_LDRD(d, REG_PV, disp); \
1076         }
1077
1078
1079 #if !defined(ENABLE_SOFTFLOAT)
1080
1081 #define FCONST(d,c) \
1082     do { \
1083         disp = dseg_add_float(cd, (c)); \
1084         M_LDFS(d, REG_PV, disp); \
1085     } while (0)
1086
1087 #define DCONST(d,c) \
1088     do { \
1089         disp = dseg_add_double(cd, (c)); \
1090         M_LDFD(d, REG_PV, disp); \
1091     } while (0)
1092
1093 #endif /* !defined(ENABLE_SOFTFLOAT) */
1094
1095
1096 /* M_RECOMPUTE_PV:
1097    used to recompute our PV (we use the IP for this) out of the current PC
1098    ATTENTION: if you change this, you have to look at other functions as well!
1099    Following things depend on it: md_codegen_get_pv_from_pc();
1100 */
1101 #define M_RECOMPUTE_PV(disp) \
1102         disp += 8; /* we use PC relative addr.  */ \
1103         assert((disp & 0x03) == 0); \
1104         assert(disp >= 0 && disp <= 0x03ffffff); \
1105         if (disp > 0x0003ffff) { \
1106                 M_SUB_IMM(REG_PV, REG_PC, IMM_ROTL(disp >> 18, 9)); \
1107                 M_SUB_IMM(REG_PV, REG_PV, IMM_ROTL(disp >> 10, 5)); \
1108                 M_SUB_IMM(REG_PV, REG_PV, IMM_ROTL(disp >> 2, 1)); \
1109         } else if (disp > 0x000003ff) { \
1110                 M_SUB_IMM(REG_PV, REG_PC, IMM_ROTL(disp >> 10, 5)); \
1111                 M_SUB_IMM(REG_PV, REG_PV, IMM_ROTL(disp >> 2, 1)); \
1112         } else { \
1113                 M_SUB_IMM(REG_PV, REG_PC, IMM_ROTL(disp >> 2, 1)); \
1114         }
1115
1116 /* M_INTMOVE:
1117    generates an integer-move from register a to b.
1118    if a and b are the same int-register, no code will be generated.
1119 */
1120
1121 #define M_INTMOVE(a,b) \
1122     do { \
1123         if ((a) != (b)) \
1124             M_MOV(b, a); \
1125     } while (0)
1126
1127 #define M_LNGMOVE(a,b) \
1128     do { \
1129         if (GET_HIGH_REG(a) == GET_LOW_REG(b)) { \
1130             assert((GET_LOW_REG(a) != GET_HIGH_REG(b))); \
1131             M_INTMOVE(GET_HIGH_REG(a), GET_HIGH_REG(b)); \
1132             M_INTMOVE(GET_LOW_REG(a), GET_LOW_REG(b)); \
1133         } else { \
1134             M_INTMOVE(GET_LOW_REG(a), GET_LOW_REG(b)); \
1135             M_INTMOVE(GET_HIGH_REG(a), GET_HIGH_REG(b)); \
1136         } \
1137     } while (0)
1138
1139
1140 /* M_COMPARE:
1141    generates the compare part of an if-sequece
1142    uses M_CMP or M_CMP_IMM to do the compare
1143    ATTENTION: uses REG_ITMP3 as intermediate register
1144 */
1145 #define M_COMPARE(reg, val) \
1146         if (IS_IMM(val)) { \
1147                 M_CMP_IMM(reg, (val)); \
1148         } else if(IS_IMM(-(val))) { \
1149                 M_CMN_IMM(reg, -(val)); \
1150         } else { \
1151                 ICONST(REG_ITMP3, (val)); \
1152                 M_CMP(reg, REG_ITMP3); \
1153         }
1154
1155 /* M_LONGBRANCH:
1156    performs a long branch to an absolute address with return address in LR
1157    takes up 3 bytes of code space; address is hard-coded into code
1158 */
1159 #define M_LONGBRANCH(adr) \
1160         M_ADD_IMM(REG_LR, REG_PC, 4); \
1161         M_LDR_INTERN(REG_PC, REG_PC, -4); \
1162         DCD((s4) adr);
1163
1164 /* M_DSEG_LOAD/BRANCH:
1165    TODO: document me
1166    ATTENTION: if you change this, you have to look at the asm_call_jit_compiler!
1167    ATTENTION: we use M_LDR, so the same restrictions apply to us!
1168 */
1169 #define M_DSEG_LOAD(reg, offset) \
1170         M_LDR_NEGATIVE(reg, REG_PV, offset)
1171
1172 #define M_DSEG_BRANCH(offset) \
1173         if (IS_OFFSET(offset, 0x0fff)) { \
1174                 M_MOV(REG_LR, REG_PC); \
1175                 M_LDR_INTERN(REG_PC, REG_PV, offset); \
1176         } else { \
1177                 /*assert((offset) <= 0);*/ \
1178                 CHECK_OFFSET(offset,0x0fffff); \
1179                 M_SUB_IMM(REG_ITMP3, REG_PV, ((-(offset) >>  12) & 0xff) | (((10) & 0x0f) << 8)); /*TODO: more to go*/ \
1180                 M_MOV(REG_LR, REG_PC); \
1181                 M_LDR_INTERN(REG_PC, REG_ITMP3, -(-(offset) & 0x0fff)); /*TODO: this looks ugly*/ \
1182         }
1183
1184
1185 #define M_ILD(a,b,c)                    M_LDR(a,b,c)
1186 #define M_LLD(a,b,c)                    M_LDRD(a,b,c)
1187
1188 #define M_ILD_INTERN(a,b,c)             M_LDR_INTERN(a,b,c)
1189 #define M_LLD_INTERN(a,b,c)             M_LDRD_INTERN(a,b,c)
1190
1191 #define M_ALD(a,b,c)                    M_ILD(a,b,c)
1192 #define M_ALD_INTERN(a,b,c)             M_ILD_INTERN(a,b,c)
1193
1194
1195 #define M_IST(a,b,c)                    M_STR(a,b,c)
1196 #define M_LST(a,b,c)                    M_STRD(a,b,c)
1197
1198 #define M_IST_INTERN(a,b,c)             M_STR_INTERN(a,b,c)
1199 #define M_LST_INTERN(a,b,c)             M_STRD_INTERN(a,b,c)
1200
1201 #define M_AST(a,b,c)                    M_IST(a,b,c)
1202 #define M_AST_INTERN(a,b,c)             M_IST_INTERN(a,b,c)
1203
1204
1205 #if !defined(ENABLE_SOFTFLOAT)
1206
1207 #define M_FLD(a,b,c)                    M_LDFS(a,b,c)
1208 #define M_DLD(a,b,c)                    M_LDFD(a,b,c)
1209
1210 #define M_FST(a,b,c)                    M_STFS(a,b,c)
1211 #define M_DST(a,b,c)                    M_STFD(a,b,c)
1212
1213 #endif /* !defined(ENABLE_SOFTFLOAT) */
1214
1215
1216 #endif /* _CODEGEN_H */
1217
1218
1219 /*
1220  * These are local overrides for various environment variables in Emacs.
1221  * Please do not remove this and leave it at the end of the file, where
1222  * Emacs will automagically detect them.
1223  * ---------------------------------------------------------------------
1224  * Local variables:
1225  * mode: c
1226  * indent-tabs-mode: t
1227  * c-basic-offset: 4
1228  * tab-width: 4
1229  * End:
1230  * vim:noexpandtab:sw=4:ts=4:
1231  */