AGESA F15: AMD family15 AGESA code
[coreboot.git] / src / vendorcode / amd / agesa / f15 / Proc / CPU / Family / 0x15 / OR / F15OrEquivalenceTable.c
1 /* $NoKeywords:$ */
2 /**
3  * @file
4  *
5  * AMD Family_15 Bulldozer Equivalence Table related data
6  *
7  * @xrefitem bom "File Content Label" "Release Content"
8  * @e project:      AGESA
9  * @e sub-project:  CPU/Family/0x15/OR
10  * @e \$Revision: 55600 $   @e \$Date: 2011-06-23 12:39:18 -0600 (Thu, 23 Jun 2011) $
11  *
12  */
13 /*
14  ******************************************************************************
15  *
16  * Copyright (C) 2012 Advanced Micro Devices, Inc.
17  * All rights reserved.
18  *
19  * Redistribution and use in source and binary forms, with or without
20  * modification, are permitted provided that the following conditions are met:
21  *     * Redistributions of source code must retain the above copyright
22  *       notice, this list of conditions and the following disclaimer.
23  *     * Redistributions in binary form must reproduce the above copyright
24  *       notice, this list of conditions and the following disclaimer in the
25  *       documentation and/or other materials provided with the distribution.
26  *     * Neither the name of Advanced Micro Devices, Inc. nor the names of
27  *       its contributors may be used to endorse or promote products derived
28  *       from this software without specific prior written permission.
29  *
30  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
31  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
32  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
33  * DISCLAIMED. IN NO EVENT SHALL ADVANCED MICRO DEVICES, INC. BE LIABLE FOR ANY
34  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
35  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
36  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
37  * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
38  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
39  * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
40  *
41  ******************************************************************************
42  */
43
44 /*----------------------------------------------------------------------------------------
45  *                             M O D U L E S    U S E D
46  *----------------------------------------------------------------------------------------
47  */
48 #include "AGESA.h"
49 #include "cpuFamilyTranslation.h"
50 #include "Filecode.h"
51 #include "amdlib.h"
52 #include "cpuRegisters.h"
53 CODE_GROUP (G2_PEI)
54 RDATA_GROUP (G2_PEI)
55
56 #define FILECODE PROC_CPU_FAMILY_0X15_OR_F15OREQUIVALENCETABLE_FILECODE
57
58
59 /*----------------------------------------------------------------------------------------
60  *                   D E F I N I T I O N S    A N D    M A C R O S
61  *----------------------------------------------------------------------------------------
62  */
63
64 /*----------------------------------------------------------------------------------------
65  *                  T Y P E D E F S     A N D     S T R U C T U R E S
66  *----------------------------------------------------------------------------------------
67  */
68
69 /*----------------------------------------------------------------------------------------
70  *           P R O T O T Y P E S     O F     L O C A L     F U N C T I O N S
71  *----------------------------------------------------------------------------------------
72  */
73 VOID
74 GetF15OrMicrocodeEquivalenceTable (
75   IN       CPU_SPECIFIC_SERVICES *FamilySpecificServices,
76      OUT   CONST VOID **OrEquivalenceTablePtr,
77      OUT   UINT8 *NumberOfElements,
78   IN       AMD_CONFIG_PARAMS *StdHeader
79   );
80
81 /*----------------------------------------------------------------------------------------
82  *                          E X P O R T E D    F U N C T I O N S
83  *----------------------------------------------------------------------------------------
84  */
85 STATIC CONST UINT16 ROMDATA CpuF15OrMicrocodeEquivalenceTable[] =
86 {
87   0x6012, 0x6012,
88   0x6011, 0x6011,
89   0x6010, 0x6010,
90   0x6001, 0x6001,
91   0x6000, 0x6000
92 };
93
94 // Unencrypted equivalent
95 STATIC CONST UINT16 ROMDATA CpuF15OrUnEncryptedMicrocodeEquivalenceTable[] =
96 {
97   0x6012, 0x6812,
98   0x6011, 0x6811,
99   0x6010, 0x6810,
100   0x6001, 0x6801,
101   0x6000, 0x6800
102 };
103
104 /*---------------------------------------------------------------------------------------*/
105 /**
106  *  Returns the appropriate microcode patch equivalent ID table.
107  *
108  *  @CpuServiceMethod{::F_CPU_GET_FAMILY_SPECIFIC_ARRAY}.
109  *
110  *  @param[in]   FamilySpecificServices   The current Family Specific Services.
111  *  @param[out]  OrEquivalenceTablePtr    Points to the first entry in the table.
112  *  @param[out]  NumberOfElements         Number of valid entries in the table.
113  *  @param[in]   StdHeader                Header for library and services.
114  *
115  */
116 VOID
117 GetF15OrMicrocodeEquivalenceTable (
118   IN       CPU_SPECIFIC_SERVICES *FamilySpecificServices,
119      OUT   CONST VOID **OrEquivalenceTablePtr,
120      OUT   UINT8 *NumberOfElements,
121   IN       AMD_CONFIG_PARAMS *StdHeader
122   )
123 {
124   UINT64 MsrDeCfg;
125
126   LibAmdMsrRead (MSR_DE_CFG, &MsrDeCfg, StdHeader);
127   if ((MsrDeCfg & 0x80000) == 0) {
128     *NumberOfElements = ((sizeof (CpuF15OrUnEncryptedMicrocodeEquivalenceTable) / sizeof (UINT16)) / 2);
129     *OrEquivalenceTablePtr = CpuF15OrUnEncryptedMicrocodeEquivalenceTable;
130   } else {
131     *NumberOfElements = ((sizeof (CpuF15OrMicrocodeEquivalenceTable) / sizeof (UINT16)) / 2);
132     *OrEquivalenceTablePtr = CpuF15OrMicrocodeEquivalenceTable;
133   }
134 }
135