Add simple cooperative threading scheme to allow parallel hw init.
[seabios.git] / src / usb-uhci.c
1 // Code for handling UHCI USB controllers.
2 //
3 // Copyright (C) 2009  Kevin O'Connor <kevin@koconnor.net>
4 //
5 // This file may be distributed under the terms of the GNU LGPLv3 license.
6
7 #include "util.h" // dprintf
8 #include "pci.h" // pci_bdf_to_bus
9 #include "config.h" // CONFIG_*
10 #include "ioport.h" // outw
11 #include "usb-uhci.h" // USBLEGSUP
12 #include "pci_regs.h" // PCI_BASE_ADDRESS_4
13 #include "usb.h" // struct usb_s
14 #include "farptr.h" // GET_FLATPTR
15
16 static void
17 reset_uhci(struct usb_s *cntl)
18 {
19     // XXX - don't reset if not needed.
20
21     // Reset PIRQ and SMI
22     pci_config_writew(cntl->bdf, USBLEGSUP, USBLEGSUP_RWC);
23
24     // Reset the HC
25     outw(USBCMD_HCRESET, cntl->uhci.iobase + USBCMD);
26     udelay(5);
27
28     // Disable interrupts and commands (just to be safe).
29     outw(0, cntl->uhci.iobase + USBINTR);
30     outw(0, cntl->uhci.iobase + USBCMD);
31 }
32
33 static void
34 configure_uhci(struct usb_s *cntl)
35 {
36     // Allocate ram for schedule storage
37     struct uhci_td *term_td = malloc_high(sizeof(*term_td));
38     struct uhci_framelist *fl = memalign_high(sizeof(*fl), sizeof(*fl));
39     struct uhci_qh *data_qh = malloc_low(sizeof(*data_qh));
40     struct uhci_qh *term_qh = malloc_high(sizeof(*term_qh));
41     if (!term_td || !fl || !data_qh || !term_qh) {
42         dprintf(1, "No ram for uhci init\n");
43         return;
44     }
45
46     // Work around for PIIX errata
47     memset(term_td, 0, sizeof(*term_td));
48     term_td->link = UHCI_PTR_TERM;
49     term_td->token = (uhci_explen(0) | (0x7f << TD_TOKEN_DEVADDR_SHIFT)
50                       | USB_PID_IN);
51     memset(term_qh, 0, sizeof(*term_qh));
52     term_qh->element = (u32)term_td;
53     term_qh->link = UHCI_PTR_TERM;
54
55     // Setup primary queue head.
56     memset(data_qh, 0, sizeof(*data_qh));
57     data_qh->element = UHCI_PTR_TERM;
58     data_qh->link = (u32)term_qh | UHCI_PTR_QH;
59     cntl->uhci.qh = data_qh;
60
61     // Set schedule to point to primary queue head
62     int i;
63     for (i=0; i<ARRAY_SIZE(fl->links); i++) {
64         fl->links[i] = (u32)data_qh | UHCI_PTR_QH;
65     }
66
67     // Set the frame length to the default: 1 ms exactly
68     outb(USBSOF_DEFAULT, cntl->uhci.iobase + USBSOF);
69
70     // Store the frame list base address
71     outl((u32)fl->links, cntl->uhci.iobase + USBFLBASEADD);
72
73     // Set the current frame number
74     outw(0, cntl->uhci.iobase + USBFRNUM);
75 }
76
77 static void
78 start_uhci(struct usb_s *cntl)
79 {
80     // Mark as configured and running with a 64-byte max packet.
81     outw(USBCMD_RS | USBCMD_CF | USBCMD_MAXP, cntl->uhci.iobase + USBCMD);
82 }
83
84 // Find any devices connected to the root hub.
85 static int
86 check_ports(struct usb_s *cntl)
87 {
88     u16 port1 = inw(cntl->uhci.iobase + USBPORTSC1);
89     u16 port2 = inw(cntl->uhci.iobase + USBPORTSC2);
90
91     if (!((port1 & USBPORTSC_CCS) || (port2 & USBPORTSC_CCS)))
92         // No devices
93         return 0;
94
95     // reset ports
96     if (port1 & USBPORTSC_CCS)
97         outw(USBPORTSC_PR, cntl->uhci.iobase + USBPORTSC1);
98     if (port2 & USBPORTSC_CCS)
99         outw(USBPORTSC_PR, cntl->uhci.iobase + USBPORTSC2);
100     msleep(50);
101     outw(0, cntl->uhci.iobase + USBPORTSC1);
102     outw(0, cntl->uhci.iobase + USBPORTSC2);
103     msleep(10);
104
105     // Configure ports
106     int totalcount = 0;
107     port1 = inw(cntl->uhci.iobase + USBPORTSC1);
108     if (port1 & USBPORTSC_CCS) {
109         outw(USBPORTSC_PE, cntl->uhci.iobase + USBPORTSC1);
110         int count = configure_usb_device(cntl, !!(port1 & USBPORTSC_LSDA));
111         if (! count)
112             outw(0, cntl->uhci.iobase + USBPORTSC1);
113         totalcount += count;
114     }
115     port2 = inw(cntl->uhci.iobase + USBPORTSC2);
116     if (port2 & USBPORTSC_CCS) {
117         outw(USBPORTSC_PE, cntl->uhci.iobase + USBPORTSC2);
118         int count = configure_usb_device(cntl, !!(port2 & USBPORTSC_LSDA));
119         if (! count)
120             outw(0, cntl->uhci.iobase + USBPORTSC2);
121         totalcount += count;
122     }
123     return totalcount;
124 }
125
126 void
127 uhci_init(void *data)
128 {
129     if (! CONFIG_USB_UHCI)
130         return;
131     struct usb_s *cntl = data;
132
133     cntl->type = USB_TYPE_UHCI;
134     cntl->uhci.iobase = (pci_config_readl(cntl->bdf, PCI_BASE_ADDRESS_4)
135                          & PCI_BASE_ADDRESS_IO_MASK);
136
137     dprintf(3, "UHCI init on dev %02x:%02x.%x (io=%x)\n"
138             , pci_bdf_to_bus(cntl->bdf), pci_bdf_to_dev(cntl->bdf)
139             , pci_bdf_to_fn(cntl->bdf), cntl->uhci.iobase);
140
141     pci_config_maskw(cntl->bdf, PCI_COMMAND, 0, PCI_COMMAND_MASTER);
142
143     reset_uhci(cntl);
144     configure_uhci(cntl);
145     start_uhci(cntl);
146
147     int count = check_ports(cntl);
148     if (! count) {
149         // XXX - no devices; free data structures.
150     }
151 }
152
153 static int
154 wait_qh(struct uhci_qh *qh)
155 {
156     // XXX - 500ms just a guess
157     u64 end = calc_future_tsc(500);
158     for (;;) {
159         if (qh->element & UHCI_PTR_TERM)
160             return 0;
161         if (check_time(end)) {
162             dprintf(1, "Timeout on wait_qh %p\n", qh);
163             return -1;
164         }
165         cpu_relax();
166     }
167 }
168
169 int
170 uhci_control(u32 endp, int dir, const void *cmd, int cmdsize
171              , void *data, int datasize)
172 {
173     if (! CONFIG_USB_UHCI)
174         return -1;
175
176     dprintf(5, "uhci_control %x\n", endp);
177     struct usb_s *cntl = endp2cntl(endp);
178     int maxpacket = endp2maxsize(endp);
179     int lowspeed = endp2speed(endp);
180     int devaddr = endp2devaddr(endp) | (endp2ep(endp) << 7);
181
182     // Setup transfer descriptors
183     int count = 2 + DIV_ROUND_UP(datasize, maxpacket);
184     struct uhci_td *tds = malloc_tmphigh(sizeof(*tds) * count);
185
186     tds[0].link = (u32)&tds[1] | UHCI_PTR_DEPTH;
187     tds[0].status = (uhci_maxerr(3) | (lowspeed ? TD_CTRL_LS : 0)
188                      | TD_CTRL_ACTIVE);
189     tds[0].token = (uhci_explen(cmdsize) | (devaddr << TD_TOKEN_DEVADDR_SHIFT)
190                     | USB_PID_SETUP);
191     tds[0].buffer = (void*)cmd;
192     int toggle = TD_TOKEN_TOGGLE;
193     int i;
194     for (i=1; i<count-1; i++) {
195         tds[i].link = (u32)&tds[i+1] | UHCI_PTR_DEPTH;
196         tds[i].status = (uhci_maxerr(3) | (lowspeed ? TD_CTRL_LS : 0)
197                          | TD_CTRL_ACTIVE);
198         int len = (i == count-2 ? (datasize - (i-1)*maxpacket) : maxpacket);
199         tds[i].token = (uhci_explen(len) | toggle
200                         | (devaddr << TD_TOKEN_DEVADDR_SHIFT)
201                         | (dir ? USB_PID_IN : USB_PID_OUT));
202         tds[i].buffer = data + (i-1) * maxpacket;
203         toggle ^= TD_TOKEN_TOGGLE;
204     }
205     tds[i].link = UHCI_PTR_TERM;
206     tds[i].status = (uhci_maxerr(0) | (lowspeed ? TD_CTRL_LS : 0)
207                      | TD_CTRL_ACTIVE);
208     tds[i].token = (uhci_explen(0) | TD_TOKEN_TOGGLE
209                     | (devaddr << TD_TOKEN_DEVADDR_SHIFT)
210                     | (dir ? USB_PID_OUT : USB_PID_IN));
211     tds[i].buffer = 0;
212
213     // Transfer data
214     struct uhci_qh *data_qh = cntl->uhci.qh;
215     data_qh->element = (u32)&tds[0];
216     int ret = wait_qh(data_qh);
217     if (ret)
218         // XXX - leak tds
219         return ret;
220     // XXX - free(tds);
221     return 0;
222 }
223
224 struct usb_pipe *
225 uhci_alloc_intr_pipe(u32 endp, int period)
226 {
227     if (! CONFIG_USB_UHCI)
228         return NULL;
229
230     dprintf(7, "uhci_alloc_intr_pipe %x %d\n", endp, period);
231     struct usb_s *cntl = endp2cntl(endp);
232     int maxpacket = endp2maxsize(endp);
233     int lowspeed = endp2speed(endp);
234     int devaddr = endp2devaddr(endp) | (endp2ep(endp) << 7);
235     // XXX - just grab 20 for now.
236     int count = 20;
237     struct uhci_qh *qh = malloc_low(sizeof(*qh));
238     struct uhci_td *tds = malloc_low(sizeof(*tds) * count);
239     if (!qh || !tds)
240         return NULL;
241     if (maxpacket > sizeof(tds[0].data))
242         // XXX - free qh/tds
243         return NULL;
244
245     qh->element = (u32)tds;
246     int toggle = 0;
247     int i;
248     for (i=0; i<count; i++) {
249         tds[i].link = (i==count-1 ? (u32)&tds[0] : (u32)&tds[i+1]);
250         tds[i].status = (uhci_maxerr(3) | (lowspeed ? TD_CTRL_LS : 0)
251                          | TD_CTRL_ACTIVE);
252         tds[i].token = (uhci_explen(maxpacket) | toggle
253                         | (devaddr << TD_TOKEN_DEVADDR_SHIFT)
254                         | USB_PID_IN);
255         tds[i].buffer = &tds[i].data;
256         toggle ^= TD_TOKEN_TOGGLE;
257     }
258
259     qh->next_td = &tds[0];
260     qh->pipe.endp = endp;
261
262     // XXX - need schedule - just add to primary list for now.
263     struct uhci_qh *data_qh = cntl->uhci.qh;
264     qh->link = data_qh->link;
265     data_qh->link = (u32)qh | UHCI_PTR_QH;
266
267     return &qh->pipe;
268 }
269
270 int
271 uhci_poll_intr(struct usb_pipe *pipe, void *data)
272 {
273     ASSERT16();
274     if (! CONFIG_USB_UHCI)
275         return -1;
276
277     struct uhci_qh *qh = container_of(pipe, struct uhci_qh, pipe);
278     struct uhci_td *td = GET_FLATPTR(qh->next_td);
279     u32 status = GET_FLATPTR(td->status);
280     u32 token = GET_FLATPTR(td->token);
281     if (status & TD_CTRL_ACTIVE)
282         // No intrs found.
283         return -1;
284     // XXX - check for errors.
285
286     // Copy data.
287     memcpy_far(GET_SEG(SS), data
288                , FLATPTR_TO_SEG(td->data), (void*)FLATPTR_TO_OFFSET(td->data)
289                , uhci_expected_length(token));
290
291     // Reenable this td.
292     u32 next = GET_FLATPTR(td->link);
293     SET_FLATPTR(td->status, (uhci_maxerr(0) | (status & TD_CTRL_LS)
294                              | TD_CTRL_ACTIVE));
295     SET_FLATPTR(qh->next_td, (void*)(next & ~UHCI_PTR_BITS));
296
297     return 0;
298 }