When gcc 4.5.0 is used, compiling mcp55_early_setup_car.c fails. This change eliminat...
[coreboot.git] / src / southbridge / nvidia / mcp55 / mcp55_early_setup_car.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2006 AMD
5  * Written by Yinghai Lu <yinghai.lu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22
23 #ifdef UNUSED_CODE
24 int set_ht_link_buffer_counts_chain(uint8_t ht_c_num, unsigned vendorid, unsigned val);
25
26 static int set_ht_link_mcp55(uint8_t ht_c_num)
27 {
28         unsigned vendorid = 0x10de;
29         unsigned val = 0x01610109;
30         /* Nvidia mcp55 hardcode, hw can not set it automatically */
31         return set_ht_link_buffer_counts_chain(ht_c_num, vendorid, val);
32 }
33
34 static void setup_ss_table(unsigned index, unsigned where, unsigned control, const unsigned int *register_values, int max)
35 {
36         int i;
37
38         unsigned val;
39
40         val = inl(control);
41         val &= 0xfffffffe;
42         outl(val, control);
43
44         outl(0, index); //index
45         for(i = 0; i < max; i++) {
46                 unsigned long reg;
47                 reg = register_values[i];
48                 outl(reg, where);
49         }
50
51         val = inl(control);
52         val |= 1;
53         outl(val, control);
54
55 }
56 #endif
57
58 /* SIZE 0x100 */
59 #define ANACTRL_IO_BASE 0x2800
60 #define ANACTRL_REG_POS 0x68
61
62 /* SIZE 0x100 */
63 #define SYSCTRL_IO_BASE 0x2400
64 #define SYSCTRL_REG_POS 0x64
65
66 /* SIZE 0x100 */
67 #define ACPICTRL_IO_BASE        0x2000
68 #define ACPICTRL_REG_POS        0x60
69
70 /*
71         16 1 1 1 1 8 :0
72         16 0 4 0 0 8 :1
73         16 0 4 2 2 4 :2
74          4 4 4 4 4 8 :3
75          8 8 4 0 0 8 :4
76          8 0 4 4 4 8 :5
77 */
78
79 #ifndef MCP55_PCI_E_X_0
80         #define MCP55_PCI_E_X_0 4
81 #endif
82 #ifndef MCP55_PCI_E_X_1
83         #define MCP55_PCI_E_X_1 4
84 #endif
85 #ifndef MCP55_PCI_E_X_2
86         #define MCP55_PCI_E_X_2 4
87 #endif
88 #ifndef MCP55_PCI_E_X_3
89         #define MCP55_PCI_E_X_3 4
90 #endif
91
92 #define MCP55_CHIP_REV  3
93
94 static void mcp55_early_set_port(unsigned mcp55_num, unsigned *busn, unsigned *devn, unsigned *io_base)
95 {
96
97         static const unsigned int ctrl_devport_conf[] = {
98                 PCI_ADDR(0, 1, 1, ANACTRL_REG_POS), ~(0x0000ff00), ANACTRL_IO_BASE,
99                 PCI_ADDR(0, 1, 1, SYSCTRL_REG_POS), ~(0x0000ff00), SYSCTRL_IO_BASE,
100                 PCI_ADDR(0, 1, 1, ACPICTRL_REG_POS), ~(0x0000ff00), ACPICTRL_IO_BASE,
101         };
102
103         int j;
104         for(j = 0; j < mcp55_num; j++ ) {
105                 setup_resource_map_offset(ctrl_devport_conf,
106                         ARRAY_SIZE(ctrl_devport_conf),
107                         PCI_DEV(busn[j], devn[j], 0) , io_base[j]);
108         }
109 }
110
111 static void mcp55_early_clear_port(unsigned mcp55_num, unsigned *busn, unsigned *devn, unsigned *io_base)
112 {
113
114         static const unsigned int ctrl_devport_conf_clear[] = {
115                 PCI_ADDR(0, 1, 1, ANACTRL_REG_POS), ~(0x0000ff00), 0,
116                 PCI_ADDR(0, 1, 1, SYSCTRL_REG_POS), ~(0x0000ff00), 0,
117                 PCI_ADDR(0, 1, 1, ACPICTRL_REG_POS), ~(0x0000ff00), 0,
118         };
119
120         int j;
121         for(j = 0; j < mcp55_num; j++ ) {
122                 setup_resource_map_offset(ctrl_devport_conf_clear,
123                         ARRAY_SIZE(ctrl_devport_conf_clear),
124                         PCI_DEV(busn[j], devn[j], 0) , io_base[j]);
125         }
126
127
128 }
129
130 static void mcp55_early_pcie_setup(unsigned busnx, unsigned devnx, unsigned anactrl_io_base, unsigned pci_e_x)
131 {
132         uint32_t tgio_ctrl;
133         uint32_t pll_ctrl;
134         uint32_t dword;
135         int i;
136         device_t dev;
137         dev = PCI_DEV(busnx, devnx+1, 1);
138         dword = pci_read_config32(dev, 0xe4);
139         dword |= 0x3f0; // disable it at first
140         pci_write_config32(dev, 0xe4, dword);
141
142         for(i=0; i<3; i++) {
143                 tgio_ctrl = inl(anactrl_io_base + 0xcc);
144                 tgio_ctrl &= ~(3<<9);
145                 tgio_ctrl |= (i<<9);
146                 outl(tgio_ctrl, anactrl_io_base + 0xcc);
147                 pll_ctrl = inl(anactrl_io_base + 0x30);
148                 pll_ctrl |= (1<<31);
149                 outl(pll_ctrl, anactrl_io_base + 0x30);
150                 do {
151                         pll_ctrl = inl(anactrl_io_base + 0x30);
152                 } while (!(pll_ctrl & 1));
153         }
154         tgio_ctrl = inl(anactrl_io_base + 0xcc);
155         tgio_ctrl &= ~((7<<4)|(1<<8));
156         tgio_ctrl |= (pci_e_x<<4)|(1<<8);
157         outl(tgio_ctrl, anactrl_io_base + 0xcc);
158
159         // wait 100us
160         udelay(100);
161
162         dword = pci_read_config32(dev, 0xe4);
163         dword &= ~(0x3f0); // enable
164         pci_write_config32(dev, 0xe4, dword);
165
166         // need to wait 100ms
167         mdelay(100);
168 }
169
170 static void mcp55_early_setup(unsigned mcp55_num, unsigned *busn, unsigned *devn, unsigned *io_base, unsigned *pci_e_x)
171 {
172
173     static const unsigned int ctrl_conf_1[] = {
174         RES_PORT_IO_32, ACPICTRL_IO_BASE + 0x10, 0x0007ffff, 0xff78000,
175         RES_PORT_IO_32, ACPICTRL_IO_BASE + 0xa4, 0xffedffff, 0x0012000,
176         RES_PORT_IO_32, ACPICTRL_IO_BASE + 0xac, 0xfffffdff, 0x0000200,
177         RES_PORT_IO_32, ACPICTRL_IO_BASE + 0xb4, 0xfffffffd, 0x0000002,
178
179         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x24, 0xc0f0f08f, 0x26020230,
180         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x34, 0x00000000, 0x22222222,
181         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x08, 0x7FFFFFFF, 0x00000000,
182         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x2C, 0x7FFFFFFF, 0x80000000,
183         RES_PORT_IO_32, ANACTRL_IO_BASE + 0xCC, 0xFFFFF9FF, 0x00000000,
184         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x30, 0x8FFFFFFF, 0x40000000,
185         RES_PORT_IO_32, ANACTRL_IO_BASE + 0xCC, 0xFFFFF9FF, 0x00000200,
186         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x30, 0x8FFFFFFF, 0x40000000,
187         RES_PORT_IO_32, ANACTRL_IO_BASE + 0xCC, 0xFFFFF9FF, 0x00000400,
188         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x30, 0x8FFFFFFF, 0x40000000,
189         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x74, 0xFFFF0FF5, 0x0000F000,
190         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x78, 0xFF00FF00, 0x00100010,
191         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x7C, 0xFF0FF0FF, 0x00500500,
192         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x80, 0xFFFFFFE7, 0x00000000,
193         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x60, 0xFFCFFFFF, 0x00300000,
194         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x90, 0xFFFF00FF, 0x0000FF00,
195         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x9C, 0xFF00FFFF, 0x00070000,
196
197         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x40), 0x00000000, 0xCB8410DE,
198         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x48), 0xFFFFDCED, 0x00002002,
199         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x78), 0xFFFFFF8E, 0x00000011,
200         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x80), 0xFFFF0000, 0x00009923,
201         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x88), 0xFFFFFFFE, 0x00000000,
202         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x8C), 0xFFFF0000, 0x0000007F,
203         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0xDC), 0xFFFEFFFF, 0x00010000,
204
205         RES_PCI_IO, PCI_ADDR(0, 1, 0, 0x40), 0x00000000, 0xCB8410DE,
206         RES_PCI_IO, PCI_ADDR(0, 1, 0, 0x74), 0xFFFFFF7B, 0x00000084,
207         RES_PCI_IO, PCI_ADDR(0, 1, 0, 0xF8), 0xFFFFFFCF, 0x00000010,
208
209         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xC4), 0xFFFFFFFE, 0x00000001,
210         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xF0), 0x7FFFFFFD, 0x00000002,
211         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xF8), 0xFFFFFFCF, 0x00000010,
212
213         RES_PCI_IO, PCI_ADDR(0, 8, 0, 0x40), 0x00000000, 0xCB8410DE,
214         RES_PCI_IO, PCI_ADDR(0, 8, 0, 0x68), 0xFFFFFF00, 0x000000FF,
215         RES_PCI_IO, PCI_ADDR(0, 8, 0, 0xF8), 0xFFFFFFBF, 0x00000040,//Enable bridge mode
216
217         RES_PCI_IO, PCI_ADDR(0, 9, 0, 0x40), 0x00000000, 0xCB8410DE,
218         RES_PCI_IO, PCI_ADDR(0, 9, 0, 0x68), 0xFFFFFF00, 0x000000FF,
219         RES_PCI_IO, PCI_ADDR(0, 9, 0, 0xF8), 0xFFFFFFBF, 0x00000040,//Enable bridge mode
220     };
221
222     static const unsigned int ctrl_conf_1_1[] = {
223         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0x40), 0x00000000, 0xCB8410DE,
224         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0x50), 0xFFFFFFFC, 0x00000003,
225         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0x64), 0xFFFFFFFE, 0x00000001,
226         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0x70), 0xFFF0FFFF, 0x00040000,
227         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0xAC), 0xFFFFF0FF, 0x00000100,
228         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0x7C), 0xFFFFFFEF, 0x00000000,
229         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0xC8), 0xFF00FF00, 0x000A000A,
230         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0xD0), 0xF0FFFFFF, 0x03000000,
231         RES_PCI_IO, PCI_ADDR(0, 5, 0, 0xE0), 0xF0FFFFFF, 0x03000000,
232     };
233
234
235     static const unsigned int ctrl_conf_mcp55_only[] = {
236         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0x40), 0x00000000, 0xCB8410DE,
237         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xE0), 0xFFFFFEFF, 0x00000000,
238         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xE4), 0xFFFFFFFB, 0x00000000,
239         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xE8), 0xFFA9C8FF, 0x00003000,
240
241         RES_PCI_IO, PCI_ADDR(0, 4, 0, 0x40), 0x00000000, 0xCB8410DE,
242         RES_PCI_IO, PCI_ADDR(0, 4, 0, 0xF8), 0xFFFFFFCF, 0x00000010,
243
244         RES_PCI_IO, PCI_ADDR(0, 2, 0, 0x40), 0x00000000, 0xCB8410DE,
245
246         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x40), 0x00000000, 0xCB8410DE,
247         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x64), 0xF87FFFFF, 0x05000000,
248         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x78), 0xFFC07FFF, 0x00360000,
249         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x68), 0xFE00D03F, 0x013F2C00,
250         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x70), 0xFFF7FFFF, 0x00080000,
251         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0x7C), 0xFFFFF00F, 0x00000570,
252         RES_PCI_IO, PCI_ADDR(0, 2, 1, 0xF8), 0xFFFFFFCF, 0x00000010,
253
254         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x04), 0xFFFFFEFB, 0x00000104,
255         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x3C), 0xF5FFFFFF, 0x0A000000,
256         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x40), 0x00C8FFFF, 0x07330000,
257         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x48), 0xFFFFFFF8, 0x00000005,
258         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x4C), 0xFE02FFFF, 0x004C0000,
259         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0x74), 0xFFFFFFC0, 0x00000000,
260         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0xC0), 0x00000000, 0xCB8410DE,
261         RES_PCI_IO, PCI_ADDR(0, 6, 0, 0xC4), 0xFFFFFFF8, 0x00000007,
262         RES_PCI_IO, PCI_ADDR(0, 1, 0, 0x78), 0xC0FFFFFF, 0x19000000,
263
264 #if CONFIG_MCP55_USE_AZA
265         RES_PCI_IO, PCI_ADDR(0, 6, 1, 0x40), 0x00000000, 0xCB8410DE,
266
267 //      RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xE4), ~(1<<14), 1<<14,
268 #endif
269 // play a while with GPIO in MCP55
270 #ifdef MCP55_MB_SETUP
271         MCP55_MB_SETUP
272 #endif
273
274 #if CONFIG_MCP55_USE_AZA
275         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 21, ~(3<<2), (2<<2),
276         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 22, ~(3<<2), (2<<2),
277         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 46, ~(3<<2), (2<<2),
278 #endif
279
280
281     };
282
283     static const unsigned int ctrl_conf_master_only[] = {
284
285         RES_PORT_IO_32, ACPICTRL_IO_BASE + 0x80, 0xEFFFFFF, 0x01000000,
286
287         //Master MCP55 ????YHLU
288         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 0, ~(3<<2), (0<<2),
289
290     };
291
292     static const unsigned int ctrl_conf_2[] = {
293         /* I didn't put pcie related stuff here */
294
295         RES_PCI_IO, PCI_ADDR(0, 0, 0, 0x74), 0xFFFFF00F, 0x000009D0,
296         RES_PCI_IO, PCI_ADDR(0, 1, 0, 0x74), 0xFFFF7FFF, 0x00008000,
297
298         RES_PORT_IO_32, SYSCTRL_IO_BASE + 0x48, 0xFFFEFFFF, 0x00010000,
299
300         RES_PORT_IO_32, ANACTRL_IO_BASE + 0x60, 0xFFFFFF00, 0x00000012,
301
302
303 #if CONFIG_MCP55_USE_NIC
304         RES_PCI_IO, PCI_ADDR(0, 1, 1, 0xe4), ~((1<<22)|(1<<20)), (1<<22)|(1<<20),
305
306         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 4, ~(0xff),  ((0<<4)|(1<<2)|(0<<0)),
307         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+ 4, ~(0xff),  ((0<<4)|(1<<2)|(1<<0)),
308 #endif
309
310     };
311
312
313         int j, i;
314
315         for(j=0; j<mcp55_num; j++) {
316                 mcp55_early_pcie_setup(busn[j], devn[j], io_base[j] + ANACTRL_IO_BASE, pci_e_x[j]);
317
318                 setup_resource_map_x_offset(ctrl_conf_1, ARRAY_SIZE(ctrl_conf_1),
319                                 PCI_DEV(busn[j], devn[j], 0), io_base[j]);
320                 for(i=0; i<3; i++) { // three SATA
321                         setup_resource_map_x_offset(ctrl_conf_1_1, ARRAY_SIZE(ctrl_conf_1_1),
322                                 PCI_DEV(busn[j], devn[j], i), io_base[j]);
323                 }
324                 if(busn[j] == 0) {
325                         setup_resource_map_x_offset(ctrl_conf_mcp55_only, ARRAY_SIZE(ctrl_conf_mcp55_only),
326                                 PCI_DEV(busn[j], devn[j], 0), io_base[j]);
327                 }
328
329                 if( (busn[j] == 0) && (mcp55_num>1) ) {
330                         setup_resource_map_x_offset(ctrl_conf_master_only, ARRAY_SIZE(ctrl_conf_master_only),
331                                 PCI_DEV(busn[j], devn[j], 0), io_base[j]);
332                 }
333
334                 setup_resource_map_x_offset(ctrl_conf_2, ARRAY_SIZE(ctrl_conf_2),
335                                 PCI_DEV(busn[j], devn[j], 0), io_base[j]);
336
337         }
338
339 #if 0
340         for(j=0; j< mcp55_num; j++) {
341                 // PCI-E (XSPLL) SS table 0x40, x044, 0x48
342                 // SATA  (SPPLL) SS table 0xb0, 0xb4, 0xb8
343                 // CPU   (PPLL)  SS table 0xc0, 0xc4, 0xc8
344                 setup_ss_table(io_base[j] + ANACTRL_IO_BASE+0x40, io_base[j] + ANACTRL_IO_BASE+0x44,
345                         io_base[j] + ANACTRL_IO_BASE+0x48, pcie_ss_tbl, 64);
346                 setup_ss_table(io_base[j] + ANACTRL_IO_BASE+0xb0, io_base[j] + ANACTRL_IO_BASE+0xb4,
347                         io_base[j] + ANACTRL_IO_BASE+0xb8, sata_ss_tbl, 64);
348                 setup_ss_table(io_base[j] + ANACTRL_IO_BASE+0xc0, io_base[j] + ANACTRL_IO_BASE+0xc4,
349                         io_base[j] + ANACTRL_IO_BASE+0xc8, cpu_ss_tbl, 64);
350         }
351 #endif
352
353 }
354
355 #ifndef HT_CHAIN_NUM_MAX
356
357 #define HT_CHAIN_NUM_MAX        4
358 #define HT_CHAIN_BUSN_D 0x40
359 #define HT_CHAIN_IOBASE_D       0x4000
360
361 #endif
362
363 static int mcp55_early_setup_x(void)
364 {
365         /*find out how many mcp55 we have */
366         unsigned busn[HT_CHAIN_NUM_MAX] = {0};
367         unsigned devn[HT_CHAIN_NUM_MAX] = {0};
368         unsigned io_base[HT_CHAIN_NUM_MAX] = {0};
369         /*
370                 FIXME: May have problem if there is different MCP55 HTX card with different PCI_E lane allocation
371                 Need to use same trick about pci1234 to verify node/link connection
372         */
373         unsigned pci_e_x[HT_CHAIN_NUM_MAX] = {MCP55_PCI_E_X_0, MCP55_PCI_E_X_1, MCP55_PCI_E_X_2, MCP55_PCI_E_X_3 };
374         int mcp55_num = 0;
375         unsigned busnx;
376         unsigned devnx;
377         int ht_c_index;
378
379         /* FIXME: multi pci segment handling */
380
381         /* Any system that only have IO55 without MCP55? */
382         for(ht_c_index = 0; ht_c_index<HT_CHAIN_NUM_MAX; ht_c_index++) {
383                 busnx = ht_c_index * HT_CHAIN_BUSN_D;
384                 for(devnx=0;devnx<0x20;devnx++) {
385                         uint32_t id;
386                         device_t dev;
387                         dev = PCI_DEV(busnx, devnx, 0);
388                         id = pci_read_config32(dev, PCI_VENDOR_ID);
389                         if(id == 0x036910de) {
390                                 busn[mcp55_num] = busnx;
391                                 devn[mcp55_num] = devnx;
392                                 io_base[mcp55_num] = ht_c_index * HT_CHAIN_IOBASE_D; // we may have ht chain other than MCP55
393                                 mcp55_num++;
394                                 if(mcp55_num == CONFIG_MCP55_NUM) goto out;
395                                 break; // only one MCP55 on one chain
396                         }
397                 }
398         }
399
400 out:
401         print_debug("mcp55_num:"); print_debug_hex8(mcp55_num); print_debug("\n");
402
403         mcp55_early_set_port(mcp55_num, busn, devn, io_base);
404         mcp55_early_setup(mcp55_num, busn, devn, io_base, pci_e_x);
405
406         mcp55_early_clear_port(mcp55_num, busn, devn, io_base);
407
408 //      set_ht_link_mcp55(HT_CHAIN_NUM_MAX);
409
410         return 0;
411
412 }
413
414
415