Fixup EPIA-M config file so it's actually parsable by buildtarget.
[coreboot.git] / src / mainboard / via / epia-m / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HAVE_OPTION_TABLE
7 uses USE_OPTION_TABLE
8 uses CONFIG_ROM_STREAM
9 uses IRQ_SLOT_COUNT
10 uses MAINBOARD
11 uses MAINBOARD_VENDOR
12 uses MAINBOARD_PART_NUMBER
13 uses LINUXBIOS_EXTRA_VERSION
14 uses ARCH
15 uses FALLBACK_SIZE
16 uses STACK_SIZE
17 uses HEAP_SIZE
18 uses ROM_SIZE
19 uses ROM_SECTION_SIZE
20 uses ROM_IMAGE_SIZE
21 uses ROM_SECTION_SIZE
22 uses ROM_SECTION_OFFSET
23 uses CONFIG_ROM_STREAM_START
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses _RAMBASE
27 uses XIP_ROM_SIZE
28 uses XIP_ROM_BASE
29 uses HAVE_MP_TABLE
30 uses HAVE_ACPI_TABLES
31 uses CROSS_COMPILE
32 uses CC
33 uses HOSTCC
34 uses OBJCOPY
35 uses DEFAULT_CONSOLE_LOGLEVEL
36 uses MAXIMUM_CONSOLE_LOGLEVEL
37 uses CONFIG_CONSOLE_SERIAL8250
38
39 ## ROM_SIZE is the size of boot ROM that this board will use.
40 default ROM_SIZE  = 256*1024
41
42 ###
43 ### Build options
44 ###
45
46 ##
47 ## Build code for the fallback boot
48 ##
49 default HAVE_FALLBACK_BOOT=1
50
51 ##
52 ## no MP table
53 ##
54 default HAVE_MP_TABLE=0
55
56 ##
57 ## Build code to reset the motherboard from linuxBIOS
58 ##
59 default HAVE_HARD_RESET=1
60
61 ##
62 ## Build code to export a programmable irq routing table
63 ##
64 default HAVE_PIRQ_TABLE=1
65 default IRQ_SLOT_COUNT=5
66
67 ##
68 ## Build code to export a CMOS option table
69 ##
70 default HAVE_OPTION_TABLE=1
71
72 ###
73 ### LinuxBIOS layout values
74 ###
75
76 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
77 default ROM_IMAGE_SIZE = 65536
78 default FALLBACK_SIZE = 131072
79
80 ##
81 ## Use a small 8K stack
82 ##
83 default STACK_SIZE=0x2000
84
85 ##
86 ## Use a small 16K heap
87 ##
88 default HEAP_SIZE=0x4000
89
90 ##
91 ## Only use the option table in a normal image
92 ##
93 #default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
94 default USE_OPTION_TABLE = 0
95
96 default _RAMBASE = 0x00004000
97
98 default CONFIG_ROM_STREAM     = 1
99
100 ##
101 ## The default compiler
102 ##
103 default CROSS_COMPILE=""
104 default CC="$(CROSS_COMPILE)gcc -m32"
105 default HOSTCC="gcc"
106
107 end
108