efb95254886d66684f63b64d88dcfa02678aae35
[coreboot.git] / src / mainboard / tyan / s2912 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #if CONFIG_K8_REV_F_SUPPORT == 1
23 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
24 #endif
25
26 #include <stdint.h>
27 #include <string.h>
28 #include <device/pci_def.h>
29 #include <device/pci_ids.h>
30 #include <arch/io.h>
31 #include <device/pnp_def.h>
32 #include <arch/romcc_io.h>
33 #include <cpu/x86/lapic.h>
34 #include <pc80/mc146818rtc.h>
35
36 #include <console/console.h>
37 #include <lib.h>
38 #include <usbdebug.h>
39
40 #include <cpu/amd/model_fxx_rev.h>
41
42 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
43 #include "northbridge/amd/amdk8/raminit.h"
44 #include "cpu/amd/model_fxx/apic_timer.c"
45 #include "lib/delay.c"
46
47 #include "cpu/x86/lapic/boot_cpu.c"
48 #include "northbridge/amd/amdk8/reset_test.c"
49 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
50 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
51
52 #include "cpu/x86/bist.h"
53
54 #include "northbridge/amd/amdk8/debug.c"
55
56 #include "cpu/x86/mtrr/earlymtrr.c"
57
58 #include "northbridge/amd/amdk8/setup_resource_map.c"
59
60 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
61
62 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
63
64 static void memreset(int controllers, const struct mem_controller *ctrl)
65 {
66 }
67
68 static inline void activate_spd_rom(const struct mem_controller *ctrl)
69 {
70         /* nothing to do */
71 }
72
73 static inline int spd_read_byte(unsigned device, unsigned address)
74 {
75         return smbus_read_byte(device, address);
76 }
77
78 #include "northbridge/amd/amdk8/amdk8_f.h"
79 #include "northbridge/amd/amdk8/incoherent_ht.c"
80 #include "northbridge/amd/amdk8/coherent_ht.c"
81 #include "northbridge/amd/amdk8/raminit_f.c"
82 #include "lib/generic_sdram.c"
83
84 #include "resourcemap.c"
85
86 #include "cpu/amd/dualcore/dualcore.c"
87
88 #define MCP55_PCI_E_X_0 1
89
90 #define MCP55_MB_SETUP \
91         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
92         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
93         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
94         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
95         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
96         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
97
98 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
99 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
100
101 #include "cpu/amd/car/post_cache_as_ram.c"
102
103 #include "cpu/amd/model_fxx/init_cpus.c"
104
105 #include "cpu/amd/model_fxx/fidvid.c"
106
107 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
108 #include "northbridge/amd/amdk8/early_ht.c"
109
110 static void sio_setup(void)
111 {
112         uint32_t dword;
113         uint8_t byte;
114
115         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
116         byte |= 0x20;
117         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
118
119         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
120         /*serial 0 */
121         dword |= (1<<0);
122         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
123
124         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
125         dword |= (1<<16);
126         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
127 }
128
129 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
130 {
131         static const uint16_t spd_addr [] = {
132                         // Node 0
133                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
134                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
135                         // Node 1
136                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
137                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
138         };
139
140         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
141                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
142
143         int needs_reset = 0;
144         unsigned bsp_apicid = 0;
145
146         if (!cpu_init_detectedx && boot_cpu()) {
147                 /* Nothing special needs to be done to find bus 0 */
148                 /* Allow the HT devices to be found */
149
150                 enumerate_ht_chain();
151
152                 sio_setup();
153
154                 /* Setup the mcp55 */
155                 mcp55_enable_rom();
156         }
157
158         if (bist == 0) {
159                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
160         }
161
162         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
163
164         setup_mb_resource_map();
165
166         uart_init();
167
168         /* Halt if there was a built in self test failure */
169         report_bist_failure(bist);
170
171 #if CONFIG_USBDEBUG
172         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
173         early_usbdebug_init();
174 #endif
175         console_init();
176         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
177
178         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
179
180 #if CONFIG_MEM_TRAIN_SEQ == 1
181         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
182 #endif
183         setup_coherent_ht_domain(); // routing table and start other core0
184
185         wait_all_core0_started();
186 #if CONFIG_LOGICAL_CPUS==1
187         // It is said that we should start core1 after all core0 launched
188         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
189          * So here need to make sure last core0 is started, esp for two way system,
190          * (there may be apic id conflicts in that case)
191          */
192         start_other_cores();
193         wait_all_other_cores_started(bsp_apicid);
194 #endif
195
196         /* it will set up chains and store link pair for optimization later */
197         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
198
199 #if CONFIG_SET_FIDVID
200
201         {
202                 msr_t msr;
203                 msr=rdmsr(0xc0010042);
204                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
205
206         }
207
208         enable_fid_change();
209
210         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
211
212         init_fidvid_bsp(bsp_apicid);
213
214         // show final fid and vid
215         {
216                 msr_t msr;
217                 msr=rdmsr(0xc0010042);
218                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
219
220         }
221 #endif
222
223         init_timer(); // Need to use TMICT to synconize FID/VID
224
225         needs_reset |= optimize_link_coherent_ht();
226         needs_reset |= optimize_link_incoherent_ht(sysinfo);
227         needs_reset |= mcp55_early_setup_x();
228
229         // fidvid change will issue one LDTSTOP and the HT change will be effective too
230         if (needs_reset) {
231                 print_info("ht reset -\n");
232                 soft_reset();
233         }
234
235         allow_all_aps_stop(bsp_apicid);
236
237         //It's the time to set ctrl in sysinfo now;
238         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
239
240         enable_smbus();
241
242         /* all ap stopped? */
243
244         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
245
246         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
247 }