8af6861e676b9dcb29f12bc7e94245348ad7709a
[coreboot.git] / src / mainboard / tyan / s2912 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define K8_ALLOCATE_IO_RANGE 1
23
24 #define QRANK_DIMM_SUPPORT 1
25
26 #if CONFIG_LOGICAL_CPUS==1
27 #define SET_NB_CFG_54 1
28 #endif
29
30 //used by init_cpus and fidvid
31 #define SET_FIDVID 0
32 //if we want to wait for core1 done before DQS training, set it to 0
33 #define SET_FIDVID_CORE0_ONLY 1
34
35 #if CONFIG_K8_REV_F_SUPPORT == 1
36 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
37 #endif
38
39 #include <stdint.h>
40 #include <string.h>
41 #include <device/pci_def.h>
42 #include <device/pci_ids.h>
43 #include <arch/io.h>
44 #include <device/pnp_def.h>
45 #include <arch/romcc_io.h>
46 #include <cpu/x86/lapic.h>
47 #include <pc80/mc146818rtc.h>
48
49 #include <console/console.h>
50 #include <lib.h>
51 #include <usbdebug.h>
52
53 #include <cpu/amd/model_fxx_rev.h>
54
55 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
56 #include "northbridge/amd/amdk8/raminit.h"
57 #include "cpu/amd/model_fxx/apic_timer.c"
58 #include "lib/delay.c"
59
60 #include "cpu/x86/lapic/boot_cpu.c"
61 #include "northbridge/amd/amdk8/reset_test.c"
62 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
63 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
64
65 #include "cpu/x86/bist.h"
66
67 #include "northbridge/amd/amdk8/debug.c"
68
69 #include "cpu/x86/mtrr/earlymtrr.c"
70
71 #include "northbridge/amd/amdk8/setup_resource_map.c"
72
73 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
74
75 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
76
77 static void memreset(int controllers, const struct mem_controller *ctrl)
78 {
79 }
80
81 static inline void activate_spd_rom(const struct mem_controller *ctrl)
82 {
83         /* nothing to do */
84 }
85
86 static inline int spd_read_byte(unsigned device, unsigned address)
87 {
88         return smbus_read_byte(device, address);
89 }
90
91 #include "northbridge/amd/amdk8/amdk8_f.h"
92 #include "northbridge/amd/amdk8/incoherent_ht.c"
93 #include "northbridge/amd/amdk8/coherent_ht.c"
94 #include "northbridge/amd/amdk8/raminit_f.c"
95 #include "lib/generic_sdram.c"
96
97 #include "resourcemap.c"
98
99 #include "cpu/amd/dualcore/dualcore.c"
100
101 #define MCP55_PCI_E_X_0 1
102
103 #define MCP55_MB_SETUP \
104         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
105         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
106         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
107         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
108         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
109         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
110
111 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
112 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
113
114 #include "cpu/amd/car/post_cache_as_ram.c"
115
116 #include "cpu/amd/model_fxx/init_cpus.c"
117
118 #include "cpu/amd/model_fxx/fidvid.c"
119
120 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
121 #include "northbridge/amd/amdk8/early_ht.c"
122
123 static void sio_setup(void)
124 {
125         uint32_t dword;
126         uint8_t byte;
127
128         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
129         byte |= 0x20;
130         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
131
132         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
133         /*serial 0 */
134         dword |= (1<<0);
135         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
136
137         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
138         dword |= (1<<16);
139         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
140 }
141
142 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
143 {
144         static const uint16_t spd_addr [] = {
145                         // Node 0
146                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
147                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
148                         // Node 1
149                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
150                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
151         };
152
153         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
154                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
155
156         int needs_reset = 0;
157         unsigned bsp_apicid = 0;
158
159         if (!cpu_init_detectedx && boot_cpu()) {
160                 /* Nothing special needs to be done to find bus 0 */
161                 /* Allow the HT devices to be found */
162
163                 enumerate_ht_chain();
164
165                 sio_setup();
166
167                 /* Setup the mcp55 */
168                 mcp55_enable_rom();
169         }
170
171         if (bist == 0) {
172                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
173         }
174
175         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
176
177         setup_mb_resource_map();
178
179         uart_init();
180
181         /* Halt if there was a built in self test failure */
182         report_bist_failure(bist);
183
184 #if CONFIG_USBDEBUG
185         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
186         early_usbdebug_init();
187 #endif
188         console_init();
189         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
190
191         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
192
193 #if CONFIG_MEM_TRAIN_SEQ == 1
194         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
195 #endif
196         setup_coherent_ht_domain(); // routing table and start other core0
197
198         wait_all_core0_started();
199 #if CONFIG_LOGICAL_CPUS==1
200         // It is said that we should start core1 after all core0 launched
201         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
202          * So here need to make sure last core0 is started, esp for two way system,
203          * (there may be apic id conflicts in that case)
204          */
205         start_other_cores();
206         wait_all_other_cores_started(bsp_apicid);
207 #endif
208
209         /* it will set up chains and store link pair for optimization later */
210         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
211
212 #if SET_FIDVID == 1
213
214         {
215                 msr_t msr;
216                 msr=rdmsr(0xc0010042);
217                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
218
219         }
220
221         enable_fid_change();
222
223         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
224
225         init_fidvid_bsp(bsp_apicid);
226
227         // show final fid and vid
228         {
229                 msr_t msr;
230                 msr=rdmsr(0xc0010042);
231                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
232
233         }
234 #endif
235
236         init_timer(); // Need to use TMICT to synconize FID/VID
237
238         needs_reset |= optimize_link_coherent_ht();
239         needs_reset |= optimize_link_incoherent_ht(sysinfo);
240         needs_reset |= mcp55_early_setup_x();
241
242         // fidvid change will issue one LDTSTOP and the HT change will be effective too
243         if (needs_reset) {
244                 print_info("ht reset -\n");
245                 soft_reset();
246         }
247
248         allow_all_aps_stop(bsp_apicid);
249
250         //It's the time to set ctrl in sysinfo now;
251         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
252
253         enable_smbus();
254
255         /* all ap stopped? */
256
257         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
258
259         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
260 }