Refactor copy_and_run so that it uses a single code base instead of
[coreboot.git] / src / mainboard / tyan / s2912 / cache_as_ram_auto.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define ASSEMBLY 1
23 #define __ROMCC__
24
25 #define RAMINIT_SYSINFO 1
26
27 #define K8_ALLOCATE_IO_RANGE 1
28 //#define K8_SCAN_PCI_BUS 1
29
30
31 #define QRANK_DIMM_SUPPORT 1
32
33 #if CONFIG_LOGICAL_CPUS==1
34 #define SET_NB_CFG_54 1
35 #endif
36
37 //used by init_cpus and fidvid
38 #define K8_SET_FIDVID 0
39 //if we want to wait for core1 done before DQS training, set it to 0
40 #define K8_SET_FIDVID_CORE0_ONLY 1
41
42 #if K8_REV_F_SUPPORT == 1
43 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
44 #endif
45
46 #define DBGP_DEFAULT 7
47
48 #include <stdint.h>
49 #include <string.h>
50 #include <device/pci_def.h>
51 #include <device/pci_ids.h>
52 #include <arch/io.h>
53 #include <device/pnp_def.h>
54 #include <arch/romcc_io.h>
55 #include <cpu/x86/lapic.h>
56 #include "option_table.h"
57 #include "pc80/mc146818rtc_early.c"
58
59 #if USE_FAILOVER_IMAGE==0
60 #include "pc80/serial.c"
61 #include "arch/i386/lib/console.c"
62 #if CONFIG_USBDEBUG_DIRECT
63 #include "southbridge/nvidia/mcp55/mcp55_enable_usbdebug_direct.c"
64 #include "pc80/usbdebug_direct_serial.c"
65 #endif
66 #include "ram/ramtest.c"
67
68 #include <cpu/amd/model_fxx_rev.h>
69
70 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
71 #include "northbridge/amd/amdk8/raminit.h"
72 #include "cpu/amd/model_fxx/apic_timer.c"
73 #include "lib/delay.c"
74
75 #endif
76
77 #include "cpu/x86/lapic/boot_cpu.c"
78 #include "northbridge/amd/amdk8/reset_test.c"
79 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
80 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
81
82 #if USE_FAILOVER_IMAGE==0
83
84 #include "cpu/x86/bist.h"
85
86 #include "northbridge/amd/amdk8/debug.c"
87
88 #include "cpu/amd/mtrr/amd_earlymtrr.c"
89
90 #include "northbridge/amd/amdk8/setup_resource_map.c"
91
92 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
93
94 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
95
96 static void memreset_setup(void)
97 {
98 }
99
100 static void memreset(int controllers, const struct mem_controller *ctrl)
101 {
102 }
103
104 static inline void activate_spd_rom(const struct mem_controller *ctrl)
105 {
106         /* nothing to do */
107 }
108
109 static inline int spd_read_byte(unsigned device, unsigned address)
110 {
111         return smbus_read_byte(device, address);
112 }
113
114 #include "northbridge/amd/amdk8/amdk8_f.h"
115 #include "northbridge/amd/amdk8/coherent_ht.c"
116
117 #include "northbridge/amd/amdk8/incoherent_ht.c"
118
119 #include "northbridge/amd/amdk8/raminit_f.c"
120
121 #include "sdram/generic_sdram.c"
122
123 #include "resourcemap.c"
124
125 #include "cpu/amd/dualcore/dualcore.c"
126
127 #define MCP55_NUM 1
128 #define MCP55_USE_NIC 1
129
130 #define MCP55_PCI_E_X_0 1
131
132 #define MCP55_MB_SETUP \
133         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
134         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
135         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
136         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
137         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
138         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
139
140 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
141 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
142
143 #include "cpu/amd/car/copy_and_run.c"
144
145 #include "cpu/amd/car/post_cache_as_ram.c"
146
147 #include "cpu/amd/model_fxx/init_cpus.c"
148
149 #include "cpu/amd/model_fxx/fidvid.c"
150
151 #endif
152
153 #if ((HAVE_FAILOVER_BOOT==1) && (USE_FAILOVER_IMAGE == 1)) || ((HAVE_FAILOVER_BOOT==0) && (USE_FALLBACK_IMAGE == 1))
154
155 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
156 #include "northbridge/amd/amdk8/early_ht.c"
157
158
159 static void sio_setup(void)
160 {
161
162         unsigned value;
163         uint32_t dword;
164         uint8_t byte;
165
166         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
167         byte |= 0x20;
168         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
169
170         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
171         /*serial 0 */
172         dword |= (1<<0);
173         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
174
175         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
176         dword |= (1<<16);
177         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
178
179 }
180
181 void failover_process(unsigned long bist, unsigned long cpu_init_detectedx)
182 {
183         unsigned last_boot_normal_x = last_boot_normal();
184
185         /* Is this a cpu only reset? or Is this a secondary cpu? */
186         if ((cpu_init_detectedx) || (!boot_cpu())) {
187                 if (last_boot_normal_x) {
188                         goto normal_image;
189                 } else {
190                         goto fallback_image;
191                 }
192         }
193
194         /* Nothing special needs to be done to find bus 0 */
195         /* Allow the HT devices to be found */
196
197         enumerate_ht_chain();
198
199         sio_setup();
200
201         /* Setup the mcp55 */
202         mcp55_enable_rom();
203
204         /* Is this a deliberate reset by the bios */
205         if (bios_reset_detected() && last_boot_normal_x) {
206                 goto normal_image;
207         }
208         /* This is the primary cpu how should I boot? */
209         else if (do_normal_boot()) {
210                 goto normal_image;
211         }
212         else {
213                 goto fallback_image;
214         }
215  normal_image:
216         __asm__ volatile ("jmp __normal_image"
217                 : /* outputs */
218                 : "a" (bist), "b" (cpu_init_detectedx) /* inputs */
219                 );
220
221  fallback_image:
222 #if HAVE_FAILOVER_BOOT==1
223         __asm__ volatile ("jmp __fallback_image"
224                 : /* outputs */
225                 : "a" (bist), "b" (cpu_init_detectedx) /* inputs */
226                 )
227 #endif
228         ;
229 }
230 #endif
231 void real_main(unsigned long bist, unsigned long cpu_init_detectedx);
232
233 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
234 {
235 #if HAVE_FAILOVER_BOOT==1
236     #if USE_FAILOVER_IMAGE==1
237         failover_process(bist, cpu_init_detectedx);
238     #else
239         real_main(bist, cpu_init_detectedx);
240     #endif
241 #else
242     #if USE_FALLBACK_IMAGE == 1
243         failover_process(bist, cpu_init_detectedx);
244     #endif
245         real_main(bist, cpu_init_detectedx);
246 #endif
247 }
248
249 #if USE_FAILOVER_IMAGE==0
250
251 void real_main(unsigned long bist, unsigned long cpu_init_detectedx)
252 {
253         static const uint16_t spd_addr [] = {
254                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
255                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
256 #if CONFIG_MAX_PHYSICAL_CPUS > 1
257                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
258                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
259 #endif
260         };
261
262         struct sys_info *sysinfo = (DCACHE_RAM_BASE + DCACHE_RAM_SIZE - DCACHE_RAM_GLOBAL_VAR_SIZE);
263
264         int needs_reset = 0;
265         unsigned bsp_apicid = 0;
266
267         if (bist == 0) {
268                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
269         }
270
271         w83627hf_enable_serial(SERIAL_DEV, TTYS0_BASE);
272
273         setup_mb_resource_map();
274
275         uart_init();
276
277         /* Halt if there was a built in self test failure */
278         report_bist_failure(bist);
279
280
281 #if CONFIG_USBDEBUG_DIRECT
282         mcp55_enable_usbdebug_direct(DBGP_DEFAULT);
283         early_usbdebug_direct_init();
284 #endif
285         console_init();
286         print_debug("*sysinfo range: ["); print_debug_hex32(sysinfo); print_debug(",");  print_debug_hex32((unsigned long)sysinfo+sizeof(struct sys_info)); print_debug(")\r\n");
287
288         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\r\n");
289
290 #if MEM_TRAIN_SEQ == 1
291         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
292 #endif
293         setup_coherent_ht_domain(); // routing table and start other core0
294
295         wait_all_core0_started();
296 #if CONFIG_LOGICAL_CPUS==1
297         // It is said that we should start core1 after all core0 launched
298         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
299          * So here need to make sure last core0 is started, esp for two way system,
300          * (there may be apic id conflicts in that case)
301          */
302         start_other_cores();
303         wait_all_other_cores_started(bsp_apicid);
304 #endif
305
306         /* it will set up chains and store link pair for optimization later */
307         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
308
309 #if K8_SET_FIDVID == 1
310
311         {
312                 msr_t msr;
313                 msr=rdmsr(0xc0010042);
314                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
315
316         }
317
318         enable_fid_change();
319
320         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
321
322         init_fidvid_bsp(bsp_apicid);
323
324         // show final fid and vid
325         {
326                 msr_t msr;
327                 msr=rdmsr(0xc0010042);
328                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
329
330         }
331 #endif
332
333         needs_reset |= optimize_link_coherent_ht();
334         needs_reset |= optimize_link_incoherent_ht(sysinfo);
335         needs_reset |= mcp55_early_setup_x();
336
337         // fidvid change will issue one LDTSTOP and the HT change will be effective too
338         if (needs_reset) {
339                 print_info("ht reset -\r\n");
340                 soft_reset();
341         }
342
343         allow_all_aps_stop(bsp_apicid);
344
345         //It's the time to set ctrl in sysinfo now;
346         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
347
348         enable_smbus();
349
350         memreset_setup();
351
352         //do we need apci timer, tsc...., only debug need it for better output
353         /* all ap stopped? */
354 //      init_timer(); // Need to use TMICT to synconize FID/VID
355
356         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
357
358         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
359
360 }
361
362
363 #endif