b4d0bd25d7cfebf644988207e0a5bd7eeb1fba4a
[coreboot.git] / src / mainboard / tyan / s2885 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_IOAPIC
13 uses CONFIG_SMP
14 uses FALLBACK_SIZE
15 uses ROM_SIZE
16 uses ROM_SECTION_SIZE
17 uses ROM_IMAGE_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_SECTION_OFFSET
20 uses CONFIG_ROM_STREAM
21 uses CONFIG_ROM_STREAM_START
22 uses PAYLOAD_SIZE
23 uses _ROMBASE
24 uses XIP_ROM_SIZE
25 uses XIP_ROM_BASE
26 uses STACK_SIZE
27 uses HEAP_SIZE
28 uses USE_OPTION_TABLE
29 uses LB_CKS_RANGE_START
30 uses LB_CKS_RANGE_END
31 uses LB_CKS_LOC
32 uses MAINBOARD_PART_NUMBER
33 uses MAINBOARD_VENDOR
34 uses MAINBOARD
35 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
36 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
37 uses LINUXBIOS_EXTRA_VERSION
38 uses _RAMBASE
39 uses TTYS0_BAUD
40 uses TTYS0_BASE
41 uses TTYS0_LCS
42 uses DEFAULT_CONSOLE_LOGLEVEL
43 uses MAXIMUM_CONSOLE_LOGLEVEL
44 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
45 uses CONFIG_CONSOLE_SERIAL8250
46 uses HAVE_INIT_TIMER
47 uses CONFIG_GDB_STUB
48 uses CONFIG_GDB_STUB
49 uses CROSS_COMPILE
50 uses CC
51 uses HOSTCC
52 uses OBJCOPY
53 uses CONFIG_CHIP_NAME
54 uses CONFIG_CONSOLE_VGA
55 uses CONFIG_PCI_ROM_RUN
56
57 ###
58 ### Build options
59 ###
60
61 ##
62 ## ROM_SIZE is the size of boot ROM that this board will use.
63 ##
64 default ROM_SIZE=524288
65
66 ##
67 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
68 ##
69 default FALLBACK_SIZE=262144
70
71 ##
72 ## Build code for the fallback boot
73 ##
74 default HAVE_FALLBACK_BOOT=1
75
76 ##
77 ## Build code to reset the motherboard from linuxBIOS
78 ##
79 default HAVE_HARD_RESET=1
80
81 ##
82 ## Funky hard reset implementation
83 ## 
84 default HARD_RESET_BUS=3
85 default HARD_RESET_DEVICE=4
86 default HARD_RESET_FUNCTION=0
87
88 ##
89 ## Build code to export a programmable irq routing table
90 ##
91 default HAVE_PIRQ_TABLE=1
92 default IRQ_SLOT_COUNT=11
93
94 ##
95 ## Build code to export an x86 MP table
96 ## Useful for specifying IRQ routing values
97 ##
98 default HAVE_MP_TABLE=1
99
100 ##
101 ## Build code to export a CMOS option table
102 ##
103 default HAVE_OPTION_TABLE=1
104
105 ##
106 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
107 ##
108 default LB_CKS_RANGE_START=49
109 default LB_CKS_RANGE_END=122
110 default LB_CKS_LOC=123
111
112 ##
113 ## Build code for SMP support
114 ## Only worry about 2 micro processors
115 ##
116 default CONFIG_SMP=1
117 default CONFIG_MAX_CPUS=2
118
119 ##
120 ## Build code to setup a generic IOAPIC
121 ##
122 default CONFIG_IOAPIC=1
123
124 #VGA
125 default CONFIG_CONSOLE_VGA=1
126 default CONFIG_PCI_ROM_RUN=1
127
128 ##
129 ## Clean up the motherboard id strings
130 ##
131 default MAINBOARD_PART_NUMBER="Tyan"
132 default MAINBOARD_VENDOR="s2885"
133 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
134 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2885
135
136 ###
137 ### LinuxBIOS layout values
138 ###
139
140 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
141 default ROM_IMAGE_SIZE = 65536
142
143 ##
144 ## Use a small 8K stack
145 ##
146 default STACK_SIZE=0x2000
147
148 ##
149 ## Use a small 16K heap
150 ##
151 default HEAP_SIZE=0x4000
152
153 ##
154 ## Only use the option table in a normal image
155 ##
156 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
157
158 ##
159 ## LinuxBIOS C code runs at this location in RAM
160 ##
161 default _RAMBASE=0x00004000
162
163 ##
164 ## Load the payload from the ROM
165 ##
166 default CONFIG_ROM_STREAM = 1
167
168 ###
169 ### Defaults of options that you may want to override in the target config file
170 ### 
171
172 ##
173 ## The default compiler
174 ##
175 default CC="$(CROSS_COMPILE)gcc -m32"
176 default HOSTCC="gcc"
177
178 ##
179 ## Disable the gdb stub by default
180 ## 
181 default CONFIG_GDB_STUB=0
182
183 ##
184 ## The Serial Console
185 ##
186
187 # To Enable the Serial Console
188 default CONFIG_CONSOLE_SERIAL8250=1
189
190 ## Select the serial console baud rate
191 default TTYS0_BAUD=115200
192 #default TTYS0_BAUD=57600
193 #default TTYS0_BAUD=38400
194 #default TTYS0_BAUD=19200
195 #default TTYS0_BAUD=9600
196 #default TTYS0_BAUD=4800
197 #default TTYS0_BAUD=2400
198 #default TTYS0_BAUD=1200
199
200 # Select the serial console base port
201 default TTYS0_BASE=0x3f8
202
203 # Select the serial protocol
204 # This defaults to 8 data bits, 1 stop bit, and no parity
205 default TTYS0_LCS=0x3
206
207 ##
208 ### Select the linuxBIOS loglevel
209 ##
210 ## EMERG      1   system is unusable               
211 ## ALERT      2   action must be taken immediately 
212 ## CRIT       3   critical conditions              
213 ## ERR        4   error conditions                 
214 ## WARNING    5   warning conditions               
215 ## NOTICE     6   normal but significant condition 
216 ## INFO       7   informational                    
217 ## DEBUG      8   debug-level messages             
218 ## SPEW       9   Way too many details             
219
220 ## Request this level of debugging output
221 default  DEFAULT_CONSOLE_LOGLEVEL=8
222 ## At a maximum only compile in this level of debugging
223 default  MAXIMUM_CONSOLE_LOGLEVEL=8
224
225 ##
226 ## Select power on after power fail setting
227 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
228
229 ### End Options.lb
230 end