Revision: linuxbios@linuxbios.org--devel/freebios--devel--2.0--patch-34
[coreboot.git] / src / mainboard / tyan / s2885 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_LOGICAL_CPUS
14 uses CONFIG_IOAPIC
15 uses CONFIG_SMP
16 uses FALLBACK_SIZE
17 uses ROM_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_IMAGE_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_SECTION_OFFSET
22 uses CONFIG_ROM_STREAM
23 uses CONFIG_ROM_STREAM_START
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses XIP_ROM_SIZE
27 uses XIP_ROM_BASE
28 uses STACK_SIZE
29 uses HEAP_SIZE
30 uses USE_OPTION_TABLE
31 uses LB_CKS_RANGE_START
32 uses LB_CKS_RANGE_END
33 uses LB_CKS_LOC
34 uses MAINBOARD_PART_NUMBER
35 uses MAINBOARD_VENDOR
36 uses MAINBOARD
37 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
38 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
39 uses LINUXBIOS_EXTRA_VERSION
40 uses _RAMBASE
41 uses TTYS0_BAUD
42 uses TTYS0_BASE
43 uses TTYS0_LCS
44 uses DEFAULT_CONSOLE_LOGLEVEL
45 uses MAXIMUM_CONSOLE_LOGLEVEL
46 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
47 uses CONFIG_CONSOLE_SERIAL8250
48 uses HAVE_INIT_TIMER
49 uses CONFIG_GDB_STUB
50 uses CONFIG_GDB_STUB
51 uses CROSS_COMPILE
52 uses CC
53 uses HOSTCC
54 uses OBJCOPY
55 uses CONFIG_CHIP_NAME
56 uses CONFIG_CONSOLE_VGA
57 uses CONFIG_PCI_ROM_RUN
58 uses K8_E0_MEM_HOLE_SIZEK
59
60 ###
61 ### Build options
62 ###
63
64 ##
65 ## ROM_SIZE is the size of boot ROM that this board will use.
66 ##
67 default ROM_SIZE=524288
68
69 ##
70 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
71 ##
72 default FALLBACK_SIZE=131072
73
74 ##
75 ## Build code for the fallback boot
76 ##
77 default HAVE_FALLBACK_BOOT=1
78
79 ##
80 ## Build code to reset the motherboard from linuxBIOS
81 ##
82 default HAVE_HARD_RESET=1
83
84 ##
85 ## Funky hard reset implementation
86 ## 
87 default HARD_RESET_BUS=3
88 default HARD_RESET_DEVICE=4
89 default HARD_RESET_FUNCTION=0
90
91 ##
92 ## Build code to export a programmable irq routing table
93 ##
94 default HAVE_PIRQ_TABLE=1
95 default IRQ_SLOT_COUNT=11
96
97 ##
98 ## Build code to export an x86 MP table
99 ## Useful for specifying IRQ routing values
100 ##
101 default HAVE_MP_TABLE=1
102
103 ##
104 ## Build code to export a CMOS option table
105 ##
106 default HAVE_OPTION_TABLE=1
107
108 ##
109 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
110 ##
111 default LB_CKS_RANGE_START=49
112 default LB_CKS_RANGE_END=122
113 default LB_CKS_LOC=123
114
115 ##
116 ## Build code for SMP support
117 ## Only worry about 2 micro processors
118 ##
119 default CONFIG_SMP=1
120 default CONFIG_MAX_CPUS=4
121 default CONFIG_MAX_PHYSICAL_CPUS=2
122 default CONFIG_LOGICAL_CPUS=1
123
124 #CHIP_NAME ?
125 default CONFIG_CHIP_NAME=1
126
127 #1G memory hole
128 default K8_E0_MEM_HOLE_SIZEK=0x100000
129
130 #VGA Console
131 default CONFIG_CONSOLE_VGA=1
132 default CONFIG_PCI_ROM_RUN=1
133
134 ##
135 ## Build code to setup a generic IOAPIC
136 ##
137 default CONFIG_IOAPIC=1
138
139 ##
140 ## Clean up the motherboard id strings
141 ##
142 default MAINBOARD_PART_NUMBER="Tyan"
143 default MAINBOARD_VENDOR="s2885"
144 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
145 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2885
146
147 ###
148 ### LinuxBIOS layout values
149 ###
150
151 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
152 default ROM_IMAGE_SIZE = 65536
153
154 ##
155 ## Use a small 8K stack
156 ##
157 default STACK_SIZE=0x2000
158
159 ##
160 ## Use a small 16K heap
161 ##
162 default HEAP_SIZE=0x4000
163
164 ##
165 ## Only use the option table in a normal image
166 ##
167 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
168
169 ##
170 ## LinuxBIOS C code runs at this location in RAM
171 ##
172 default _RAMBASE=0x00004000
173
174 ##
175 ## Load the payload from the ROM
176 ##
177 default CONFIG_ROM_STREAM = 1
178
179 ###
180 ### Defaults of options that you may want to override in the target config file
181 ### 
182
183 ##
184 ## The default compiler
185 ##
186 default CC="$(CROSS_COMPILE)gcc -m32"
187 default HOSTCC="gcc"
188
189 ##
190 ## Disable the gdb stub by default
191 ## 
192 default CONFIG_GDB_STUB=0
193
194 ##
195 ## The Serial Console
196 ##
197
198 # To Enable the Serial Console
199 default CONFIG_CONSOLE_SERIAL8250=1
200
201 ## Select the serial console baud rate
202 default TTYS0_BAUD=115200
203 #default TTYS0_BAUD=57600
204 #default TTYS0_BAUD=38400
205 #default TTYS0_BAUD=19200
206 #default TTYS0_BAUD=9600
207 #default TTYS0_BAUD=4800
208 #default TTYS0_BAUD=2400
209 #default TTYS0_BAUD=1200
210
211 # Select the serial console base port
212 default TTYS0_BASE=0x3f8
213
214 # Select the serial protocol
215 # This defaults to 8 data bits, 1 stop bit, and no parity
216 default TTYS0_LCS=0x3
217
218 ##
219 ### Select the linuxBIOS loglevel
220 ##
221 ## EMERG      1   system is unusable               
222 ## ALERT      2   action must be taken immediately 
223 ## CRIT       3   critical conditions              
224 ## ERR        4   error conditions                 
225 ## WARNING    5   warning conditions               
226 ## NOTICE     6   normal but significant condition 
227 ## INFO       7   informational                    
228 ## DEBUG      8   debug-level messages             
229 ## SPEW       9   Way too many details             
230
231 ## Request this level of debugging output
232 default  DEFAULT_CONSOLE_LOGLEVEL=8
233 ## At a maximum only compile in this level of debugging
234 default  MAXIMUM_CONSOLE_LOGLEVEL=8
235
236 ##
237 ## Select power on after power fail setting
238 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
239
240 ### End Options.lb
241 end