Revision: linuxbios@linuxbios.org--devel/freebios--devel--2.0--patch-34
[coreboot.git] / src / mainboard / tyan / s2875 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_LOGICAL_CPUS
14 uses CONFIG_IOAPIC
15 uses CONFIG_SMP
16 uses FALLBACK_SIZE
17 uses ROM_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_IMAGE_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_SECTION_OFFSET
22 uses CONFIG_ROM_STREAM
23 uses CONFIG_ROM_STREAM_START
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses XIP_ROM_SIZE
27 uses XIP_ROM_BASE
28 uses STACK_SIZE
29 uses HEAP_SIZE
30 uses USE_OPTION_TABLE
31 uses LB_CKS_RANGE_START
32 uses LB_CKS_RANGE_END
33 uses LB_CKS_LOC
34 uses MAINBOARD_PART_NUMBER
35 uses MAINBOARD_VENDOR
36 uses MAINBOARD
37 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
38 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
39 uses LINUXBIOS_EXTRA_VERSION
40 uses _RAMBASE
41 uses TTYS0_BAUD
42 uses TTYS0_BASE
43 uses TTYS0_LCS
44 uses DEFAULT_CONSOLE_LOGLEVEL
45 uses MAXIMUM_CONSOLE_LOGLEVEL
46 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
47 uses CONFIG_CONSOLE_SERIAL8250
48 uses HAVE_INIT_TIMER
49 uses CONFIG_GDB_STUB
50 uses CROSS_COMPILE
51 uses CC
52 uses HOSTCC
53 uses OBJCOPY
54 uses CONFIG_CHIP_NAME
55 uses CONFIG_CONSOLE_VGA
56 uses CONFIG_PCI_ROM_RUN
57 uses K8_E0_MEM_HOLE_SIZEK
58
59 ###
60 ### Build options
61 ###
62
63 ##
64 ## ROM_SIZE is the size of boot ROM that this board will use.
65 ##
66 default ROM_SIZE=524288
67
68 ##
69 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
70 ##
71 default FALLBACK_SIZE=131072
72
73 ##
74 ## Build code for the fallback boot
75 ##
76 default HAVE_FALLBACK_BOOT=1
77
78 ##
79 ## Build code to reset the motherboard from linuxBIOS
80 ##
81 default HAVE_HARD_RESET=1
82
83 ##
84 ## Funky hard reset implementation
85 ## 
86 default HARD_RESET_BUS=1
87 default HARD_RESET_DEVICE=5
88 default HARD_RESET_FUNCTION=0
89
90 ##
91 ## Build code to export a programmable irq routing table
92 ##
93 default HAVE_PIRQ_TABLE=1
94 default IRQ_SLOT_COUNT=13
95
96 ##
97 ## Build code to export an x86 MP table
98 ## Useful for specifying IRQ routing values
99 ##
100 default HAVE_MP_TABLE=1
101
102 ##
103 ## Build code to export a CMOS option table
104 ##
105 default HAVE_OPTION_TABLE=1
106
107 ##
108 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
109 ##
110 default LB_CKS_RANGE_START=49
111 default LB_CKS_RANGE_END=122
112 default LB_CKS_LOC=123
113
114 ##
115 ## Build code for SMP support
116 ## Only worry about 2 micro processors
117 ##
118 default CONFIG_SMP=1
119 default CONFIG_MAX_CPUS=2
120 default CONFIG_MAX_PHYSICAL_CPUS=2
121 default CONFIG_LOGICAL_CPUS=0
122
123 #1G memory hole
124 default K8_E0_MEM_HOLE_SIZEK=0x100000
125
126 #VGA Console
127 default CONFIG_CONSOLE_VGA=1
128 default CONFIG_PCI_ROM_RUN=1
129
130 ##
131 ## Build code to setup a generic IOAPIC
132 ##
133 default CONFIG_IOAPIC=1
134
135 ##
136 ## Clean up the motherboard id strings
137 ##
138 default MAINBOARD_PART_NUMBER="Tyan"
139 default MAINBOARD_VENDOR="s2875"
140 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
141 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2875
142
143 ###
144 ### LinuxBIOS layout values
145 ###
146
147 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
148 default ROM_IMAGE_SIZE = 65536
149
150 ##
151 ## Use a small 8K stack
152 ##
153 default STACK_SIZE=0x2000
154
155 ##
156 ## Use a small 16K heap
157 ##
158 default HEAP_SIZE=0x4000
159
160 ##
161 ## Only use the option table in a normal image
162 ##
163 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
164
165 ##
166 ## LinuxBIOS C code runs at this location in RAM
167 ##
168 default _RAMBASE=0x00004000
169
170 ##
171 ## Load the payload from the ROM
172 ##
173 default CONFIG_ROM_STREAM = 1
174
175 ###
176 ### Defaults of options that you may want to override in the target config file
177 ### 
178
179 ##
180 ## The default compiler
181 ##
182 default CC="$(CROSS_COMPILE)gcc -m32"
183 default HOSTCC="gcc"
184
185 ##
186 ## Disable the gdb stub by default
187 ## 
188 default CONFIG_GDB_STUB=0
189
190 ##
191 ## The Serial Console
192 ##
193
194 # To Enable the Serial Console
195 default CONFIG_CONSOLE_SERIAL8250=1
196
197 ## Select the serial console baud rate
198 default TTYS0_BAUD=115200
199 #default TTYS0_BAUD=57600
200 #default TTYS0_BAUD=38400
201 #default TTYS0_BAUD=19200
202 #default TTYS0_BAUD=9600
203 #default TTYS0_BAUD=4800
204 #default TTYS0_BAUD=2400
205 #default TTYS0_BAUD=1200
206
207 # Select the serial console base port
208 default TTYS0_BASE=0x3f8
209
210 # Select the serial protocol
211 # This defaults to 8 data bits, 1 stop bit, and no parity
212 default TTYS0_LCS=0x3
213
214 ##
215 ### Select the linuxBIOS loglevel
216 ##
217 ## EMERG      1   system is unusable               
218 ## ALERT      2   action must be taken immediately 
219 ## CRIT       3   critical conditions              
220 ## ERR        4   error conditions                 
221 ## WARNING    5   warning conditions               
222 ## NOTICE     6   normal but significant condition 
223 ## INFO       7   informational                    
224 ## DEBUG      8   debug-level messages             
225 ## SPEW       9   Way too many details             
226
227 ## Request this level of debugging output
228 default  DEFAULT_CONSOLE_LOGLEVEL=8
229 ## At a maximum only compile in this level of debugging
230 default  MAXIMUM_CONSOLE_LOGLEVEL=8
231
232 ##
233 ## Select power on after power fail setting
234 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
235
236 ### End Options.lb
237 end