Various 440BX and Tyan S1846 related minor changes and fixes (trivial):
[coreboot.git] / src / mainboard / tyan / s1846 / Options.lb
1 uses HAVE_PIRQ_TABLE
2 uses USE_FALLBACK_IMAGE
3 uses HAVE_FALLBACK_BOOT
4 uses HAVE_HARD_RESET
5 uses HAVE_OPTION_TABLE
6 uses USE_OPTION_TABLE
7 uses CONFIG_ROM_PAYLOAD
8 uses IRQ_SLOT_COUNT
9 uses MAINBOARD
10 uses MAINBOARD_VENDOR
11 uses MAINBOARD_PART_NUMBER
12 uses LINUXBIOS_EXTRA_VERSION
13 uses ARCH
14 uses FALLBACK_SIZE
15 uses STACK_SIZE
16 uses HEAP_SIZE
17 uses ROM_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_IMAGE_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_SECTION_OFFSET
22 uses CONFIG_ROM_PAYLOAD_START
23 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses _RAMBASE
27 uses XIP_ROM_SIZE
28 uses XIP_ROM_BASE
29 uses CROSS_COMPILE
30 uses CC
31 uses HOSTCC
32 uses OBJCOPY
33 uses DEFAULT_CONSOLE_LOGLEVEL
34 uses MAXIMUM_CONSOLE_LOGLEVEL
35 uses CONFIG_CONSOLE_SERIAL8250
36 uses TTYS0_BAUD
37 uses TTYS0_BASE
38 uses TTYS0_LCS
39 uses CONFIG_UDELAY_TSC
40
41 ## ROM_SIZE is the size of boot ROM that this board will use.
42 default ROM_SIZE = 256*1024
43
44 ###
45 ### Build options
46 ###
47
48 ##
49 ## Build code for the fallback boot
50 ##
51 default HAVE_FALLBACK_BOOT=1
52
53 ##
54 ## Build code to reset the motherboard from linuxBIOS
55 ##
56 default HAVE_HARD_RESET=0
57
58 ##
59 ## Build code to export a programmable irq routing table
60 ##
61 default HAVE_PIRQ_TABLE=0
62 default IRQ_SLOT_COUNT=4
63
64 ##
65 ## Build code to export a CMOS option table
66 ##
67 default HAVE_OPTION_TABLE=0
68
69 ###
70 ### LinuxBIOS layout values
71 ###
72
73 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
74 default ROM_IMAGE_SIZE = 64 * 1024
75 default FALLBACK_SIZE = 128 * 1024
76
77 ##
78 ## Use a small 8K stack
79 ##
80 default STACK_SIZE=0x2000
81
82 ##
83 ## Use a small 16K heap
84 ##
85 default HEAP_SIZE=0x4000
86
87 ##
88 ## Only use the option table in a normal image
89 ##
90 #default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
91 default USE_OPTION_TABLE = 0
92
93 default _RAMBASE = 0x00004000
94
95 default CONFIG_ROM_PAYLOAD = 1
96
97 ##
98 ## The default compiler
99 ##
100 default CROSS_COMPILE=""
101 default CC="$(CROSS_COMPILE)gcc -m32"
102 default HOSTCC="gcc"
103
104 ##
105 ## The Serial Console
106 ##
107
108 # To Enable the Serial Console
109 default CONFIG_CONSOLE_SERIAL8250=1
110
111 ## Select the serial console baud rate
112 default TTYS0_BAUD=115200
113 #default TTYS0_BAUD=57600
114 #default TTYS0_BAUD=38400
115 #default TTYS0_BAUD=19200
116 #default TTYS0_BAUD=9600
117 #default TTYS0_BAUD=4800
118 #default TTYS0_BAUD=2400
119 #default TTYS0_BAUD=1200
120
121 # Select the serial console base port
122 default TTYS0_BASE=0x3f8
123
124 # Select the serial protocol
125 # This defaults to 8 data bits, 1 stop bit, and no parity
126 default TTYS0_LCS=0x3
127
128 ##
129 ### Select the linuxBIOS loglevel
130 ##
131 ## EMERG      1   system is unusable               
132 ## ALERT      2   action must be taken immediately 
133 ## CRIT       3   critical conditions              
134 ## ERR        4   error conditions                 
135 ## WARNING    5   warning conditions               
136 ## NOTICE     6   normal but significant condition 
137 ## INFO       7   informational                    
138 ## DEBUG      8   debug-level messages             
139 ## SPEW       9   Way too many details             
140
141 ## Request this level of debugging output
142 default  DEFAULT_CONSOLE_LOGLEVEL=9
143 ## At a maximum only compile in this level of debugging
144 default  MAXIMUM_CONSOLE_LOGLEVEL=9
145
146 default CONFIG_UDELAY_TSC=1
147
148 end
149