copy_and_run.c is not needed twice, and it is used on non-car too.
[coreboot.git] / src / mainboard / supermicro / h8dmr_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define RAMINIT_SYSINFO 1
23
24 #define FAM10_SCAN_PCI_BUS 0
25 #define FAM10_ALLOCATE_IO_RANGE 1
26
27 #define QRANK_DIMM_SUPPORT 1
28
29 #if CONFIG_LOGICAL_CPUS==1
30 #define SET_NB_CFG_54 1
31 #endif
32
33 #define SET_FIDVID 1
34 #define SET_FIDVID_CORE_RANGE 0
35
36 #include <stdint.h>
37 #include <string.h>
38 #include <device/pci_def.h>
39 #include <device/pci_ids.h>
40 #include <arch/io.h>
41 #include <device/pnp_def.h>
42 #include <arch/romcc_io.h>
43 #include <cpu/x86/lapic.h>
44 #include "option_table.h"
45 #include "pc80/mc146818rtc_early.c"
46
47 // for enable the FAN
48 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
49 #include "pc80/serial.c"
50 #include "console/console.c"
51 #include "lib/ramtest.c"
52
53 #include <cpu/amd/model_10xxx_rev.h>
54
55 //#include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
56 #include "northbridge/amd/amdfam10/raminit.h"
57 #include "northbridge/amd/amdfam10/amdfam10.h"
58
59 #include "cpu/x86/lapic/boot_cpu.c"
60 #include "northbridge/amd/amdfam10/reset_test.c"
61 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
62 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
63
64 #include "cpu/x86/bist.h"
65
66 #include "northbridge/amd/amdfam10/debug.c"
67
68 #include "cpu/amd/mtrr/amd_earlymtrr.c"
69
70 #include "northbridge/amd/amdfam10/setup_resource_map.c"
71
72 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
73
74 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
75
76 static void memreset_setup(void)
77 {
78 }
79
80 static void memreset(int controllers, const struct mem_controller *ctrl)
81 {
82 }
83
84 static inline void activate_spd_rom(const struct mem_controller *ctrl)
85 {
86         /* nothing to do */
87 }
88
89 static inline int spd_read_byte(unsigned device, unsigned address)
90 {
91         return smbus_read_byte(device, address);
92 }
93
94 #include "northbridge/amd/amdfam10/amdfam10.h"
95 #include "northbridge/amd/amdht/ht_wrapper.c"
96
97 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
98 #include "northbridge/amd/amdfam10/raminit_amdmct.c"
99 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
100
101 #include "resourcemap.c" 
102
103 #include "cpu/amd/quadcore/quadcore.c"
104
105 #define MCP55_NUM 1
106 #define MCP55_USE_NIC 1
107 #define MCP55_USE_AZA 1
108
109 #define MCP55_PCI_E_X_0 4
110
111 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
112 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
113
114
115
116 #include "cpu/amd/car/post_cache_as_ram.c"
117
118 #include "cpu/amd/model_10xxx/init_cpus.c"
119
120 #include "cpu/amd/model_10xxx/fidvid.c"
121
122 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
123 #include "northbridge/amd/amdfam10/early_ht.c"
124
125 static void sio_setup(void)
126 {
127
128         unsigned value;
129         uint32_t dword;
130         uint8_t byte;
131         enable_smbus();
132 //      smbusx_write_byte(1, (0x58>>1), 0, 0x80); /* select bank0 */
133         smbusx_write_byte(1, (0x58>>1), 0xb1, 0xff); /* set FAN ctrl to DC mode */
134
135         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
136         byte |= 0x20; 
137         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
138         
139         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
140         dword |= (1<<0);
141         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
142         
143         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
144         dword |= (1<<16);
145         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
146
147 }
148
149 #include "spd_addr.h"
150 #include "cpu/amd/microcode/microcode.c"
151 #include "cpu/amd/model_10xxx/update_microcode.c"
152
153 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
154 {
155   struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
156
157         u32 bsp_apicid = 0;
158         u32 val;
159         u32 wants_reset;
160         msr_t msr;
161
162         if (!cpu_init_detectedx && boot_cpu()) {
163                 /* Nothing special needs to be done to find bus 0 */
164                 /* Allow the HT devices to be found */
165
166                 set_bsp_node_CHtExtNodeCfgEn();
167                 enumerate_ht_chain();
168
169                 sio_setup();
170
171                 /* Setup the mcp55 */
172                 mcp55_enable_rom();
173         }
174
175   post_code(0x30);
176  
177         if (bist == 0) {
178                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
179         }
180
181   post_code(0x32);
182
183         pnp_enter_ext_func_mode(SERIAL_DEV);
184         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
185         w83627hf_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
186         pnp_exit_ext_func_mode(SERIAL_DEV);
187
188         uart_init();
189         console_init();
190   printk(BIOS_DEBUG, "\n");
191
192         /* Halt if there was a built in self test failure */
193         report_bist_failure(bist);
194
195  val = cpuid_eax(1);
196  printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
197  printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
198  printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
199  printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
200
201  /* Setup sysinfo defaults */
202  set_sysinfo_in_ram(0);
203
204  update_microcode(val);
205  post_code(0x33);
206
207  cpuSetAMDMSR();
208  post_code(0x34);
209
210  amd_ht_init(sysinfo);
211  post_code(0x35);
212
213  /* Setup nodes PCI space and start core 0 AP init. */
214  finalize_node_setup(sysinfo);
215
216  /* Setup any mainboard PCI settings etc. */
217  setup_mb_resource_map();
218  post_code(0x36);
219
220  /* wait for all the APs core0 started by finalize_node_setup. */
221  /* FIXME: A bunch of cores are going to start output to serial at once.
222   * It would be nice to fixup prink spinlocks for ROM XIP mode.
223   * I think it could be done by putting the spinlock flag in the cache
224   * of the BSP located right after sysinfo.
225   */
226
227         wait_all_core0_started();
228 #if CONFIG_LOGICAL_CPUS==1
229  /* Core0 on each node is configured. Now setup any additional cores. */
230  printk(BIOS_DEBUG, "start_other_cores()\n");
231         start_other_cores();
232  post_code(0x37);
233         wait_all_other_cores_started(bsp_apicid);
234 #endif
235
236  post_code(0x38);
237
238 #if SET_FIDVID == 1
239  msr = rdmsr(0xc0010071);
240  printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
241
242  /* FIXME: The sb fid change may survive the warm reset and only
243   * need to be done once.*/
244
245         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
246  post_code(0x39);
247
248  if (!warm_reset_detect(0)) {      // BSP is node 0
249    init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
250  } else {
251    init_fidvid_stage2(bsp_apicid, 0);  // BSP is node 0
252         }
253
254  post_code(0x3A);
255
256  /* show final fid and vid */
257  msr=rdmsr(0xc0010071);
258  printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
259 #endif
260
261  wants_reset = mcp55_early_setup_x();
262
263  /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
264  if (!warm_reset_detect(0)) {
265    print_info("...WARM RESET...\n\n\n");
266                 soft_reset();
267    die("After soft_reset_x - shouldn't see this message!!!\n");
268         }
269
270  if (wants_reset)
271    printk(BIOS_DEBUG, "mcp55_early_setup_x wanted additional reset!\n");
272
273  post_code(0x3B);
274
275 /* It's the time to set ctrl in sysinfo now; */
276 printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
277 fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
278
279 post_code(0x3D);
280
281 //printk(BIOS_DEBUG, "enable_smbus()\n");
282 //        enable_smbus(); /* enable in sio_setup */
283
284 post_code(0x3E);
285
286         memreset_setup();
287
288 post_code(0x40);
289
290  printk(BIOS_DEBUG, "raminit_amdmct()\n");
291  raminit_amdmct(sysinfo);
292  post_code(0x41);
293
294 // printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
295  post_cache_as_ram();  // BSP switch stack to ram, copy then execute LB.
296  post_code(0x42);  // Should never see this post code.
297
298 }
299