5556cd3da48f79b0627ba6baba87bcb78cb5e987
[coreboot.git] / src / mainboard / supermicro / h8dmr_fam10 / Options.lb
1 ## 
2 ## This file is part of the coreboot project.
3 ## 
4 ## Copyright (C) 2007 AMD
5 ## Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6 ## 
7 ## This program is free software; you can redistribute it and/or modify
8 ## it under the terms of the GNU General Public License as published by
9 ## the Free Software Foundation; either version 2 of the License, or
10 ## (at your option) any later version.
11 ## 
12 ## This program is distributed in the hope that it will be useful,
13 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
14 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 ## GNU General Public License for more details.
16 ## 
17 ## You should have received a copy of the GNU General Public License
18 ## along with this program; if not, write to the Free Software
19 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20 ## 
21
22 uses CONFIG_HAVE_MP_TABLE
23 uses CONFIG_HAVE_PIRQ_TABLE
24 uses CONFIG_HAVE_ACPI_TABLES
25 uses CONFIG_HAVE_ACPI_RESUME
26 uses CONFIG_ACPI_SSDTX_NUM
27 uses CONFIG_USE_FALLBACK_IMAGE
28 uses CONFIG_USE_FAILOVER_IMAGE
29 uses CONFIG_HAVE_FALLBACK_BOOT
30 uses CONFIG_HAVE_FAILOVER_BOOT
31 uses CONFIG_HAVE_HARD_RESET
32 uses CONFIG_IRQ_SLOT_COUNT
33 uses CONFIG_HAVE_OPTION_TABLE
34 uses CONFIG_MAX_CPUS
35 uses CONFIG_MAX_PHYSICAL_CPUS
36 uses CONFIG_LOGICAL_CPUS
37 uses CONFIG_IOAPIC
38 uses CONFIG_SMP
39 uses CONFIG_FALLBACK_SIZE
40 uses CONFIG_FAILOVER_SIZE
41 uses CONFIG_ROM_SIZE
42 uses CONFIG_ROM_SECTION_SIZE
43 uses CONFIG_ROM_IMAGE_SIZE
44 uses CONFIG_ROM_SECTION_SIZE
45 uses CONFIG_ROM_SECTION_OFFSET
46 uses CONFIG_ROM_PAYLOAD
47 uses CONFIG_ROM_PAYLOAD_START
48 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
49 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
50 uses CONFIG_PAYLOAD_SIZE
51 uses CONFIG_ROMBASE
52 uses CONFIG_XIP_ROM_SIZE
53 uses CONFIG_XIP_ROM_BASE
54 uses CONFIG_STACK_SIZE
55 uses CONFIG_HEAP_SIZE
56 uses CONFIG_USE_OPTION_TABLE
57 uses CONFIG_LB_CKS_RANGE_START
58 uses CONFIG_LB_CKS_RANGE_END
59 uses CONFIG_LB_CKS_LOC
60 uses CONFIG_MAINBOARD_PART_NUMBER
61 uses CONFIG_MAINBOARD_VENDOR
62 uses CONFIG_MAINBOARD
63 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
64 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
65 uses COREBOOT_EXTRA_VERSION
66 uses CONFIG_RAMBASE
67 uses CONFIG_TTYS0_BAUD
68 uses CONFIG_TTYS0_BASE
69 uses CONFIG_TTYS0_LCS
70 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
71 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
72 uses CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL
73 uses CONFIG_CONSOLE_SERIAL8250
74 uses CONFIG_HAVE_INIT_TIMER
75 uses CONFIG_GDB_STUB
76 uses CONFIG_CROSS_COMPILE
77 uses CC
78 uses HOSTCC
79 uses CONFIG_OBJCOPY
80 uses CONFIG_CONSOLE_VGA
81 uses CONFIG_PCI_ROM_RUN
82 uses CONFIG_HW_MEM_HOLE_SIZEK
83 uses CONFIG_HW_MEM_HOLE_SIZE_AUTO_INC
84
85 uses CONFIG_HT_CHAIN_UNITID_BASE
86 uses CONFIG_HT_CHAIN_END_UNITID_BASE
87 uses CONFIG_SB_HT_CHAIN_ON_BUS0
88 uses CONFIG_SB_HT_CHAIN_UNITID_OFFSET_ONLY
89
90 uses CONFIG_USE_DCACHE_RAM
91 uses CONFIG_DCACHE_RAM_BASE
92 uses CONFIG_DCACHE_RAM_SIZE
93 uses CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE
94 uses CONFIG_USE_INIT
95
96 uses CONFIG_SERIAL_CPU_INIT
97
98 uses CONFIG_ENABLE_APIC_EXT_ID
99 uses CONFIG_APIC_ID_OFFSET
100 uses CONFIG_LIFT_BSP_APIC_ID
101
102 uses CONFIG_PCI_64BIT_PREF_MEM
103
104 uses CONFIG_LB_MEM_TOPK
105
106 uses CONFIG_UNCOMPRESSED
107
108 uses CONFIG_PCI_BUS_SEGN_BITS
109
110 uses CONFIG_AP_CODE_IN_CAR
111
112 uses CONFIG_MEM_TRAIN_SEQ
113
114 uses CONFIG_WAIT_BEFORE_CPUS_INIT
115
116 uses CONFIG_AMDMCT
117
118 uses CONFIG_USE_PRINTK_IN_CAR
119 uses CONFIG_CAR_FAM10
120 uses CONFIG_AMD_UCODE_PATCH_FILE
121
122 ###
123 ### Build options
124 ###
125
126 ##
127 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
128 ##
129 default CONFIG_ROM_SIZE=1024*1024
130
131 ##
132 ## CONFIG_FALLBACK_SIZE is the amount of the ROM the ROM part of the fallback image will use
133 default CONFIG_FALLBACK_SIZE=CONFIG_ROM_IMAGE_SIZE
134 default CONFIG_FAILOVER_SIZE=0x02000
135
136 #more 1M for pgtbl
137 default CONFIG_LB_MEM_TOPK=16384
138
139 ##
140 ## Build code for the fallback boot
141 ##
142 default CONFIG_HAVE_FALLBACK_BOOT=1
143 default CONFIG_HAVE_FAILOVER_BOOT=1
144
145 ##
146 ## Build code to reset the motherboard from coreboot
147 ##
148 default CONFIG_HAVE_HARD_RESET=1
149
150 ##
151 ## Build code to export a programmable irq routing table
152 ##
153 default CONFIG_HAVE_PIRQ_TABLE=1
154 default CONFIG_IRQ_SLOT_COUNT=11
155
156 ##
157 ## Build code to export an x86 MP table
158 ## Useful for specifying IRQ routing values
159 ##
160 default CONFIG_HAVE_MP_TABLE=1
161
162 ## ACPI tables will be included
163 default CONFIG_HAVE_ACPI_TABLES=0
164
165 ##
166 ## Build code to export a CMOS option table
167 ##
168 default CONFIG_HAVE_OPTION_TABLE=1
169
170 ##
171 ## Move the default coreboot cmos range off of AMD RTC registers
172 ##
173 default CONFIG_LB_CKS_RANGE_START=49
174 default CONFIG_LB_CKS_RANGE_END=122
175 default CONFIG_LB_CKS_LOC=123
176
177 ##
178 ## Build code for SMP support
179 ## Only worry about 2 micro processors
180 ##
181 default CONFIG_SMP=1
182 default CONFIG_MAX_PHYSICAL_CPUS=2
183 default CONFIG_MAX_CPUS=4 * CONFIG_MAX_PHYSICAL_CPUS
184 default CONFIG_LOGICAL_CPUS=1
185
186 default CONFIG_SERIAL_CPU_INIT=0
187
188 default CONFIG_ENABLE_APIC_EXT_ID=1
189 default CONFIG_APIC_ID_OFFSET=0x00
190 default CONFIG_LIFT_BSP_APIC_ID=1
191
192 #memory hole size, 0 mean disable, others will enable the hole, at that case if it is small than mmio_basek, it will use mmio_basek instead. 
193 #2G
194 #default CONFIG_HW_MEM_HOLE_SIZEK=0x200000
195 #1G
196 default CONFIG_HW_MEM_HOLE_SIZEK=0x100000
197 #512M
198 #default CONFIG_HW_MEM_HOLE_SIZEK=0x80000
199
200 #make auto increase hole size to avoid hole_startk equal to basek so as to make some kernel happy
201 #default CONFIG_HW_MEM_HOLE_SIZE_AUTO_INC=1
202
203 #VGA Console
204 default CONFIG_CONSOLE_VGA=1
205 default CONFIG_PCI_ROM_RUN=1
206
207 #HT Unit ID offset, default is 1, the typical one, 0 mean only one HT device
208 default CONFIG_HT_CHAIN_UNITID_BASE=1
209
210 #real SB Unit ID, default is 0x20, mean dont touch it at last
211 #default CONFIG_HT_CHAIN_END_UNITID_BASE=0x6
212
213 #make the SB HT chain on bus 0, default is not (0)
214 default CONFIG_SB_HT_CHAIN_ON_BUS0=2
215
216 #only offset for SB chain?, default is yes(1)
217 default CONFIG_SB_HT_CHAIN_UNITID_OFFSET_ONLY=0
218
219 #allow capable device use that above 4G
220 #default CONFIG_PCI_64BIT_PREF_MEM=1
221
222 ##
223 ## enable CACHE_AS_RAM specifics
224 ##
225 default CONFIG_USE_DCACHE_RAM=1
226 default CONFIG_DCACHE_RAM_BASE=0xc4000
227 default CONFIG_DCACHE_RAM_SIZE=0x0c000
228 default CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE=0x04000
229 default CONFIG_USE_INIT=0
230
231 default CONFIG_MEM_TRAIN_SEQ=2
232 default CONFIG_WAIT_BEFORE_CPUS_INIT=0
233 default CONFIG_AMDMCT = 1
234
235 ##
236 ## Build code to setup a generic IOAPIC
237 ##
238 default CONFIG_IOAPIC=1
239
240 ##
241 ## Clean up the motherboard id strings
242 ##
243 default CONFIG_MAINBOARD_PART_NUMBER="h8dmr (Fam10)"
244 default CONFIG_MAINBOARD_VENDOR="Supermicro"
245 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x15d9
246 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x1511
247
248 ##
249 ## Set microcode patch file name
250 ##
251 ##      Barcelona rev Ax:  "mc_patch_01000020.h"
252 ##      Barcelona rev B0, B1, BA: "mc_patch_01000084.h"
253 ##      Barcelona rev B2, B3: "mc_patch_01000083.h"
254 ##                      Shanghai rev RB-C2: "mc_patch_01000086.h"
255 ##                      Shanghai rev DA-C2: "mc_patch_0100009f.h"
256 ##
257 #default CONFIG_AMD_UCODE_PATCH_FILE="mc_patch_01000086.h"
258 default CONFIG_AMD_UCODE_PATCH_FILE="mc_patch_0100009f.h"
259
260 ###
261 ### coreboot layout values
262 ###
263
264 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
265 default CONFIG_ROM_IMAGE_SIZE = 0x1e000
266
267 ##
268 ## Use a 32K stack
269 ##
270 default CONFIG_STACK_SIZE=0x8000
271
272 ##
273 ## Use a 48K heap
274 ##
275 default CONFIG_HEAP_SIZE=0xc0000
276
277 ##
278 ## Only use the option table in a normal image
279 ##
280 default CONFIG_USE_OPTION_TABLE = (!CONFIG_USE_FALLBACK_IMAGE) && (!CONFIG_USE_FAILOVER_IMAGE )
281
282 ##
283 ## Coreboot C code runs at this location in RAM
284 ##
285 default CONFIG_RAMBASE=0x00200000
286
287 ##
288 ## Load the payload from the ROM
289 ##
290 default CONFIG_ROM_PAYLOAD = 1
291
292 #default CONFIG_COMPRESSED_PAYLOAD = 1
293
294 # CBFS will take care of payload compression
295 default CONFIG_UNCOMPRESSED = 1
296
297 ###
298 ### Defaults of options that you may want to override in the target config file
299 ### 
300
301 ##
302 ## The default compiler
303 ##
304 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
305 default HOSTCC="gcc"
306
307 ##
308 ## Disable the gdb stub by default
309 ## 
310 default CONFIG_GDB_STUB=0
311
312 ##
313 ## The Serial Console
314 ##
315 default CONFIG_USE_PRINTK_IN_CAR=1
316
317 # To Enable the Serial Console
318 default CONFIG_CONSOLE_SERIAL8250=1
319
320 ## Select the serial console baud rate
321 default CONFIG_TTYS0_BAUD=115200
322 #default CONFIG_TTYS0_BAUD=57600
323 #default CONFIG_TTYS0_BAUD=38400
324 #default CONFIG_TTYS0_BAUD=19200
325 #default CONFIG_TTYS0_BAUD=9600
326 #default CONFIG_TTYS0_BAUD=4800
327 #default CONFIG_TTYS0_BAUD=2400
328 #default CONFIG_TTYS0_BAUD=1200
329
330 # Select the serial console base port
331 default CONFIG_TTYS0_BASE=0x3f8
332
333 # Select the serial protocol
334 # This defaults to 8 data bits, 1 stop bit, and no parity
335 default CONFIG_TTYS0_LCS=0x3
336
337 ##
338 ### Select the coreboot loglevel
339 ##
340 ## EMERG      1   system is unusable               
341 ## ALERT      2   action must be taken immediately 
342 ## CRIT       3   critical conditions              
343 ## ERR        4   error conditions                 
344 ## WARNING    5   warning conditions               
345 ## NOTICE     6   normal but significant condition 
346 ## INFO       7   informational                    
347 ## DEBUG      8   debug-level messages             
348 ## SPEW       9   Way too many details             
349
350 ## Request this level of debugging output
351 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
352 ## At a maximum only compile in this level of debugging
353 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=9
354
355 ##
356 ## Select power on after power fail setting
357 default CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
358
359 default CONFIG_USE_FAILOVER_IMAGE=0
360 default CONFIG_USE_FALLBACK_IMAGE=0
361 default CONFIG_XIP_ROM_SIZE=CONFIG_FAILOVER_SIZE
362 ### End Options.lb
363 end