67ec6824fda4db2ecc07a3cefa20116f0e9bfc80
[coreboot.git] / src / mainboard / supermicro / h8dmr_fam10 / Kconfig
1 config BOARD_SUPERMICRO_H8DMR_FAM10
2         bool "H8DMR_FAM10 (Fam10)"
3         select ARCH_X86
4         select CPU_AMD_FAM10
5         select CPU_AMD_SOCKET_F_1207
6         select NORTHBRIDGE_AMD_AMDFAM10
7         select NORTHBRIDGE_AMD_AMDFAM10_ROOT_COMPLEX
8         select SOUTHBRIDGE_NVIDIA_MCP55
9         select SUPERIO_WINBOND_W83627HF
10         select HAVE_PIRQ_TABLE
11         select HAVE_MP_TABLE
12         select USE_PRINTK_IN_CAR
13         select USE_DCACHE_RAM
14         select HAVE_HARD_RESET
15         select IOAPIC
16         select AMDMCT
17
18 config MAINBOARD_DIR
19         string
20         default supermicro/h8dmr_fam10
21         depends on BOARD_SUPERMICRO_H8DMR_FAM10
22
23 config DCACHE_RAM_BASE
24         hex
25         default 0xc8000
26         depends on BOARD_SUPERMICRO_H8DMR_FAM10
27
28 config DCACHE_RAM_SIZE
29         hex
30         default 0x08000
31         depends on BOARD_SUPERMICRO_H8DMR_FAM10
32
33 config DCACHE_RAM_GLOBAL_VAR_SIZE
34         hex
35         default 0x01000
36         depends on BOARD_SUPERMICRO_H8DMR_FAM10
37
38 config APIC_ID_OFFSET
39         hex
40         default 0x10
41         depends on BOARD_SUPERMICRO_H8DMR_FAM10
42
43 config SB_HT_CHAIN_ON_BUS0
44         int
45         default 2
46         depends on BOARD_SUPERMICRO_H8DMR_FAM10
47
48 config SB_HT_CHAIN_UNITID_OFFSET_ONLY
49         bool
50         default n
51         depends on BOARD_SUPERMICRO_H8DMR_FAM10
52
53 config LB_CKS_RANGE_END
54         int
55         default 122
56         depends on BOARD_SUPERMICRO_H8DMR_FAM10
57
58 config LB_CKS_LOC
59         int
60         default 123
61         depends on BOARD_SUPERMICRO_H8DMR_FAM10
62
63 config MAINBOARD_PART_NUMBER
64         string
65         default "H8DMR_FAM10 FAM10"
66         depends on BOARD_SUPERMICRO_H8DMR_FAM10
67
68 config HW_MEM_HOLE_SIZEK
69         hex
70         default 0x100000
71         depends on BOARD_SUPERMICRO_H8DMR_FAM10
72
73 config MAX_CPUS
74         int
75         default 4
76         depends on BOARD_SUPERMICRO_H8DMR_FAM10
77
78 config MAX_PHYSICAL_CPUS
79         int
80         default 2
81         depends on BOARD_SUPERMICRO_H8DMR_FAM10
82
83 config HT_CHAIN_END_UNITID_BASE
84         hex
85         default 0x0
86         depends on BOARD_SUPERMICRO_H8DMR_FAM10
87
88 config HT_CHAIN_UNITID_BASE
89         hex
90         default 0x0
91         depends on BOARD_SUPERMICRO_H8DMR_FAM10
92
93 config USE_INIT
94         bool
95         default n
96         depends on BOARD_SUPERMICRO_H8DMR_FAM10
97
98 config SB_HT_CHAIN_ON_BUS0
99         int
100         default 2
101         depends on BOARD_SUPERMICRO_H8DMR_FAM10
102
103 config IRQ_SLOT_COUNT
104         int
105         default 11
106         depends on BOARD_SUPERMICRO_H8DMR_FAM10
107
108 config AMD_UCODE_PATCH_FILE
109         string
110         default "mc_patch_0100009f.h"
111         depends on BOARD_SUPERMICRO_H8DMR_FAM10