Move QRANK_DIMM_SUPPORT to Kconfig, removing it from romstage.c
[coreboot.git] / src / mainboard / supermicro / h8dmr / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define K8_ALLOCATE_IO_RANGE 1
23
24
25 #if CONFIG_LOGICAL_CPUS==1
26 #define SET_NB_CFG_54 1
27 #endif
28
29 //used by init_cpus and fidvid
30 #define SET_FIDVID 1
31 //if we want to wait for core1 done before DQS training, set it to 0
32 #define SET_FIDVID_CORE0_ONLY 1
33
34 #if CONFIG_K8_REV_F_SUPPORT == 1
35 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
36 #endif
37
38 #include <stdint.h>
39 #include <string.h>
40 #include <device/pci_def.h>
41 #include <device/pci_ids.h>
42 #include <arch/io.h>
43 #include <device/pnp_def.h>
44 #include <arch/romcc_io.h>
45 #include <cpu/x86/lapic.h>
46 #include <pc80/mc146818rtc.h>
47
48 #include <console/console.h>
49 #include <lib.h>
50
51 #include <cpu/amd/model_fxx_rev.h>
52
53 // for enable the FAN
54 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
55 #include "northbridge/amd/amdk8/raminit.h"
56 #include "cpu/amd/model_fxx/apic_timer.c"
57 #include "lib/delay.c"
58
59 #include "cpu/x86/lapic/boot_cpu.c"
60 #include "northbridge/amd/amdk8/reset_test.c"
61 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
62 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
63
64 #include "cpu/x86/bist.h"
65
66 #include "northbridge/amd/amdk8/debug.c"
67
68 #include "cpu/x86/mtrr/earlymtrr.c"
69
70 #include "northbridge/amd/amdk8/setup_resource_map.c"
71
72 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
73
74 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
75
76 static void memreset(int controllers, const struct mem_controller *ctrl)
77 {
78 }
79
80 static inline void activate_spd_rom(const struct mem_controller *ctrl)
81 {
82         /* nothing to do */
83 }
84
85 static inline int spd_read_byte(unsigned device, unsigned address)
86 {
87         return smbus_read_byte(device, address);
88 }
89
90 #include "northbridge/amd/amdk8/amdk8_f.h"
91 #include "northbridge/amd/amdk8/incoherent_ht.c"
92 #include "northbridge/amd/amdk8/coherent_ht.c"
93 #include "northbridge/amd/amdk8/raminit_f.c"
94 #include "lib/generic_sdram.c"
95
96 #include "resourcemap.c"
97
98 #include "cpu/amd/dualcore/dualcore.c"
99
100 #define MCP55_PCI_E_X_0 4
101
102 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
103 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
104
105 #include "cpu/amd/car/post_cache_as_ram.c"
106
107 #include "cpu/amd/model_fxx/init_cpus.c"
108
109 #include "cpu/amd/model_fxx/fidvid.c"
110
111 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
112 #include "northbridge/amd/amdk8/early_ht.c"
113
114 static void sio_setup(void)
115 {
116         uint32_t dword;
117         uint8_t byte;
118         enable_smbus();
119 //      smbusx_write_byte(1, (0x58>>1), 0, 0x80); /* select bank0 */
120         smbusx_write_byte(1, (0x58>>1), 0xb1, 0xff); /* set FAN ctrl to DC mode */
121
122         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
123         byte |= 0x20;
124         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
125
126         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
127         dword |= (1<<0);
128         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
129
130         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
131         dword |= (1<<16);
132         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
133 }
134
135 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
136 {
137         static const uint16_t spd_addr [] = {
138                         // Node 0
139                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
140                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
141                         // Node 1
142                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
143                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
144         };
145
146         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
147                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
148
149         int needs_reset = 0;
150         unsigned bsp_apicid = 0;
151
152         if (!cpu_init_detectedx && boot_cpu()) {
153                 /* Nothing special needs to be done to find bus 0 */
154                 /* Allow the HT devices to be found */
155
156                 enumerate_ht_chain();
157
158                 sio_setup();
159
160                 /* Setup the mcp55 */
161                 mcp55_enable_rom();
162         }
163
164         if (bist == 0) {
165                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
166         }
167
168         pnp_enter_ext_func_mode(SERIAL_DEV);
169         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
170         w83627hf_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
171         pnp_exit_ext_func_mode(SERIAL_DEV);
172
173         uart_init();
174         console_init();
175
176         /* Halt if there was a built in self test failure */
177         report_bist_failure(bist);
178
179         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
180
181         setup_mb_resource_map();
182
183         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
184
185 #if CONFIG_MEM_TRAIN_SEQ == 1
186         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
187 #endif
188         setup_coherent_ht_domain(); // routing table and start other core0
189
190         wait_all_core0_started();
191 #if CONFIG_LOGICAL_CPUS==1
192         // It is said that we should start core1 after all core0 launched
193         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
194          * So here need to make sure last core0 is started, esp for two way system,
195          * (there may be apic id conflicts in that case)
196          */
197         start_other_cores();
198         wait_all_other_cores_started(bsp_apicid);
199 #endif
200
201         /* it will set up chains and store link pair for optimization later */
202         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
203
204 #if SET_FIDVID == 1
205         {
206                 msr_t msr;
207                 msr=rdmsr(0xc0010042);
208                 printk(BIOS_DEBUG, "begin msr fid, vid %08x, %08x\n", msr.hi, msr.lo);
209         }
210
211         enable_fid_change();
212
213         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
214
215         init_fidvid_bsp(bsp_apicid);
216
217         // show final fid and vid
218         {
219                 msr_t msr;
220                 msr=rdmsr(0xc0010042);
221                 printk(BIOS_DEBUG, "end   msr fid, vid %08x, %08x\n", msr.hi, msr.lo);
222         }
223 #endif
224
225         init_timer(); // Need to use TMICT to synconize FID/VID
226
227         needs_reset |= optimize_link_coherent_ht();
228         needs_reset |= optimize_link_incoherent_ht(sysinfo);
229         needs_reset |= mcp55_early_setup_x();
230
231         // fidvid change will issue one LDTSTOP and the HT change will be effective too
232         if (needs_reset) {
233                 print_info("ht reset -\n");
234                 soft_reset();
235         }
236
237         allow_all_aps_stop(bsp_apicid);
238
239         //It's the time to set ctrl in sysinfo now;
240         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
241
242 //        enable_smbus(); /* enable in sio_setup */
243
244         /* all ap stopped? */
245
246         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
247
248         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
249 }