3a359af61d73f1c9162cd1711ae2eacfdd5021ea
[coreboot.git] / src / mainboard / supermicro / h8dmr / Kconfig
1 config BOARD_SUPERMICRO_H8DMR
2         bool "H8DMR"
3         select ARCH_X86
4         select CPU_AMD_K8
5         select CPU_AMD_SOCKET_F
6         select NORTHBRIDGE_AMD_AMDK8
7         select NORTHBRIDGE_AMD_AMDK8_ROOT_COMPLEX
8         select SOUTHBRIDGE_NVIDIA_MCP55
9         select SUPERIO_WINBOND_W83627HF
10         select HAVE_PIRQ_TABLE
11         select HAVE_MP_TABLE
12         select USE_PRINTK_IN_CAR
13         select USE_DCACHE_RAM
14         select HAVE_HARD_RESET
15         select IOAPIC
16
17 config MAINBOARD_DIR
18         string
19         default supermicro/h8dmr
20         depends on BOARD_SUPERMICRO_H8DMR
21
22 config DCACHE_RAM_BASE
23         hex
24         default 0xc8000
25         depends on BOARD_SUPERMICRO_H8DMR
26
27 config DCACHE_RAM_SIZE
28         hex
29         default 0x08000
30         depends on BOARD_SUPERMICRO_H8DMR
31
32 config DCACHE_RAM_GLOBAL_VAR_SIZE
33         hex
34         default 0x01000
35         depends on BOARD_SUPERMICRO_H8DMR
36
37 config APIC_ID_OFFSET
38         hex
39         default 0x10
40         depends on BOARD_SUPERMICRO_H8DMR
41
42 config SB_HT_CHAIN_ON_BUS0
43         int
44         default 2
45         depends on BOARD_SUPERMICRO_H8DMR
46
47 config SB_HT_CHAIN_UNITID_OFFSET_ONLY
48         bool
49         default n
50         depends on BOARD_SUPERMICRO_H8DMR
51
52 config LB_CKS_RANGE_END
53         int
54         default 122
55         depends on BOARD_SUPERMICRO_H8DMR
56
57 config LB_CKS_LOC
58         int
59         default 123
60         depends on BOARD_SUPERMICRO_H8DMR
61
62 config MAINBOARD_PART_NUMBER
63         string
64         default "H8DMR"
65         depends on BOARD_SUPERMICRO_H8DMR
66
67 config HW_MEM_HOLE_SIZEK
68         hex
69         default 0x100000
70         depends on BOARD_SUPERMICRO_H8DMR
71
72 config MAX_CPUS
73         int
74         default 4
75         depends on BOARD_SUPERMICRO_H8DMR
76
77 config MAX_PHYSICAL_CPUS
78         int
79         default 2
80         depends on BOARD_SUPERMICRO_H8DMR
81
82 config HT_CHAIN_END_UNITID_BASE
83         hex
84         default 0x0
85         depends on BOARD_SUPERMICRO_H8DMR
86
87 config HT_CHAIN_UNITID_BASE
88         hex
89         default 0x0
90         depends on BOARD_SUPERMICRO_H8DMR
91
92 config USE_INIT
93         bool
94         default n
95         depends on BOARD_SUPERMICRO_H8DMR
96
97 config SB_HT_CHAIN_ON_BUS0
98         int
99         default 2
100         depends on BOARD_SUPERMICRO_H8DMR
101
102 config IRQ_SLOT_COUNT
103         int
104         default 11
105         depends on BOARD_SUPERMICRO_H8DMR