Thanks to Myles' patch adding support for include statements,
[coreboot.git] / src / mainboard / rca / rm4100 / Config.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2008 Joseph Smith <joe@smittys.pointclark.net>
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; either version 2 of the License, or
9 ## (at your option) any later version.
10 ##
11 ## This program is distributed in the hope that it will be useful,
12 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
13 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 ## GNU General Public License for more details.
15 ##
16 ## You should have received a copy of the GNU General Public License
17 ## along with this program; if not, write to the Free Software
18 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19 ##
20
21 include /config/nofailovercalculation.lb
22
23 arch i386 end
24 driver mainboard.o
25 if HAVE_PIRQ_TABLE object irq_tables.o end
26 # object reset.o
27 if HAVE_ACPI_TABLES
28         object fadt.o
29         object dsdt.o
30         object acpi_tables.o
31 end
32 makerule ./failover.E
33         depends "$(MAINBOARD)/../../../arch/i386/lib/failover.c ../romcc"
34         action "../romcc -E -O --label-prefix=failover -I$(TOP)/src -I. $(CPPFLAGS) $(MAINBOARD)/../../../arch/i386/lib/failover.c -o $@"
35 end
36 makerule ./failover.inc
37         depends "$(MAINBOARD)/../../../arch/i386/lib/failover.c ../romcc"
38         action "../romcc    -O --label-prefix=failover -I$(TOP)/src -I. $(CPPFLAGS) $(MAINBOARD)/../../../arch/i386/lib/failover.c -o $@"
39 end
40 makerule ./auto.E
41         # depends "$(MAINBOARD)/auto.c option_table.h ../romcc"
42         depends "$(MAINBOARD)/auto.c ../romcc"
43         action  "../romcc -E -mcpu=p3 -O -I$(TOP)/src -I. $(CPPFLAGS) $(MAINBOARD)/auto.c -o $@"
44 end
45 makerule ./auto.inc 
46         # depends "$(MAINBOARD)/auto.c option_table.h ../romcc"
47         depends "$(MAINBOARD)/auto.c ../romcc"
48         action  "../romcc    -mcpu=p3 -O -I$(TOP)/src -I. $(CPPFLAGS) $(MAINBOARD)/auto.c -o $@"
49 end
50 mainboardinit cpu/x86/16bit/entry16.inc
51 mainboardinit cpu/x86/32bit/entry32.inc
52 ldscript /cpu/x86/16bit/entry16.lds
53 ldscript /cpu/x86/32bit/entry32.lds
54 if USE_FALLBACK_IMAGE
55         mainboardinit cpu/x86/16bit/reset16.inc
56         ldscript /cpu/x86/16bit/reset16.lds
57 else
58         mainboardinit cpu/x86/32bit/reset32.inc
59         ldscript /cpu/x86/32bit/reset32.lds
60 end
61 mainboardinit arch/i386/lib/cpu_reset.inc
62 mainboardinit arch/i386/lib/id.inc
63 ldscript /arch/i386/lib/id.lds
64 if USE_FALLBACK_IMAGE
65         ldscript /arch/i386/lib/failover.lds
66         mainboardinit ./failover.inc
67 end
68 mainboardinit cpu/x86/fpu/enable_fpu.inc
69 mainboardinit cpu/x86/mmx/enable_mmx.inc
70 mainboardinit ./auto.inc
71 mainboardinit cpu/x86/mmx/disable_mmx.inc
72 dir /pc80
73 config chip.h
74
75 chip northbridge/intel/i82830           # Northbridge
76   device pci_domain 0 on                # PCI domain
77     device pci 0.0 on end               # Host bridge
78     chip drivers/pci/onboard            # Onboard VGA
79       device pci 2.0 on end             # VGA (Intel 82830 CGC)
80       register "rom_address" = "0xfff00000"
81     end
82     chip southbridge/intel/i82801xx     # Southbridge
83       device pci 1d.0 on end            # USB UHCI Controller #1
84       device pci 1d.1 on end            # USB UHCI Controller #2
85       device pci 1d.2 on end            # USB UHCI Controller #3
86       device pci 1d.7 on end            # USB2 EHCI Controller
87       device pci 1e.0 on                # PCI bridge
88         device pci 08.0 on end          # Intel 82801DB PRO/100 VE Ethernet
89       end
90       device pci 1f.0 on                # ISA/LPC bridge
91         chip superio/smsc/smscsuperio   # Super I/O
92           device pnp 2e.0 off           # Floppy
93             io 0x60 = 0x3f0
94             irq 0x70 = 6
95             drq 0x74 = 2
96           end
97           device pnp 2e.3 on            # Parallel port
98             io 0x60 = 0x378
99             irq 0x70 = 7
100             drq 0x74 = 4
101           end
102           device pnp 2e.4 on            # Com1
103             io 0x60 = 0x3f8
104             irq 0x70 = 4
105           end
106           device pnp 2e.5 on            # Com2 / IR
107             io 0x60 = 0x2f8
108             irq 0x70 = 3
109           end
110           device pnp 2e.7 on            # PS/2 keyboard/mouse
111             io 0x60 = 0x60
112             io 0x62 = 0x64
113             irq 0x70 = 1                # Keyboard interrupt
114             irq 0x72 = 12               # Mouse interrupt
115           end
116           device pnp 2e.9 off end       # Game port
117           device pnp 2e.a on            # PME
118             io 0x60 = 0x800
119           end
120           device pnp 2e.b off end       # MPU-401
121         end
122       end
123       device pci 1f.1 on end            # IDE
124       device pci 1f.3 on end            # SMBus
125       device pci 1f.5 on end            # AC'97 audio
126       device pci 1f.6 on end            # AC'97 modem
127     end
128   end
129   device apic_cluster 0 on              # APIC cluster
130     chip cpu/intel/socket_PGA370        # Mobile Celeron Micro-FCBGA Socket 479
131       device apic 0 on end              # APIC
132     end
133   end
134 end
135