Move QRANK_DIMM_SUPPORT to Kconfig, removing it from romstage.c
[coreboot.git] / src / mainboard / nvidia / l1_2pvv / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define K8_ALLOCATE_IO_RANGE 1
23
24
25 #if CONFIG_LOGICAL_CPUS==1
26 #define SET_NB_CFG_54 1
27 #endif
28
29 //used by init_cpus and fidvid
30 #define SET_FIDVID 0
31 //if we want to wait for core1 done before DQS training, set it to 0
32 #define SET_FIDVID_CORE0_ONLY 1
33
34 #if CONFIG_K8_REV_F_SUPPORT == 1
35 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
36 #endif
37
38 #include <stdint.h>
39 #include <string.h>
40 #include <device/pci_def.h>
41 #include <device/pci_ids.h>
42 #include <arch/io.h>
43 #include <device/pnp_def.h>
44 #include <arch/romcc_io.h>
45 #include <cpu/x86/lapic.h>
46 #include <pc80/mc146818rtc.h>
47
48 #include <console/console.h>
49 #include <usbdebug.h>
50 #include <lib.h>
51
52 #include <cpu/amd/model_fxx_rev.h>
53
54 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
55 #include "northbridge/amd/amdk8/raminit.h"
56 #include "cpu/amd/model_fxx/apic_timer.c"
57 #include "lib/delay.c"
58
59 #include "cpu/x86/lapic/boot_cpu.c"
60 #include "northbridge/amd/amdk8/reset_test.c"
61 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
62 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
63
64 #include "cpu/x86/bist.h"
65
66 #include "northbridge/amd/amdk8/debug.c"
67
68 #include "cpu/x86/mtrr/earlymtrr.c"
69
70 #include "northbridge/amd/amdk8/setup_resource_map.c"
71
72 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
73
74 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
75
76 static void memreset(int controllers, const struct mem_controller *ctrl)
77 {
78 }
79
80 static inline void activate_spd_rom(const struct mem_controller *ctrl)
81 {
82         /* nothing to do */
83 }
84
85 static inline int spd_read_byte(unsigned device, unsigned address)
86 {
87         return smbus_read_byte(device, address);
88 }
89
90 #include "northbridge/amd/amdk8/amdk8_f.h"
91 #include "northbridge/amd/amdk8/incoherent_ht.c"
92 #include "northbridge/amd/amdk8/coherent_ht.c"
93 #include "northbridge/amd/amdk8/raminit_f.c"
94 #include "lib/generic_sdram.c"
95
96 #include "resourcemap.c"
97
98 #include "cpu/amd/dualcore/dualcore.c"
99
100 #define MCP55_PCI_E_X_0 2
101 #define MCP55_PCI_E_X_1 4
102
103 #define MCP55_MB_SETUP \
104         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
105         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
106         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
107         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
108         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
109         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
110
111 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
112 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
113
114
115
116 #include "cpu/amd/car/post_cache_as_ram.c"
117
118 #include "cpu/amd/model_fxx/init_cpus.c"
119
120 #include "cpu/amd/model_fxx/fidvid.c"
121
122 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
123 #include "northbridge/amd/amdk8/early_ht.c"
124
125 static void sio_setup(void)
126 {
127         uint32_t dword;
128         uint8_t byte;
129
130         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
131         byte |= 0x20;
132         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
133
134         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
135         dword |= (1<<0);
136         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
137
138         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
139         dword |= (1<<16);
140         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
141 }
142
143 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
144 {
145         static const uint16_t spd_addr [] = {
146                         // Node 0
147                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
148                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
149                         // Node 1
150                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
151                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
152         };
153
154         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
155                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
156
157         int needs_reset = 0;
158         unsigned bsp_apicid = 0;
159
160         if (!cpu_init_detectedx && boot_cpu()) {
161                 /* Nothing special needs to be done to find bus 0 */
162                 /* Allow the HT devices to be found */
163
164                 enumerate_ht_chain();
165
166                 sio_setup();
167
168                 /* Setup the mcp55 */
169                 mcp55_enable_rom();
170         }
171
172         if (bist == 0) {
173                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
174         }
175
176         pnp_enter_ext_func_mode(SERIAL_DEV);
177         pnp_write_config(SERIAL_DEV, 0x24, 0);
178         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
179         pnp_exit_ext_func_mode(SERIAL_DEV);
180
181         setup_mb_resource_map();
182
183         uart_init();
184
185         /* Halt if there was a built in self test failure */
186         report_bist_failure(bist);
187
188 #if CONFIG_USBDEBUG
189         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
190         early_usbdebug_init();
191 #endif
192         console_init();
193         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
194
195         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
196
197 #if CONFIG_MEM_TRAIN_SEQ == 1
198         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
199 #endif
200         setup_coherent_ht_domain(); // routing table and start other core0
201
202         wait_all_core0_started();
203 #if CONFIG_LOGICAL_CPUS==1
204         // It is said that we should start core1 after all core0 launched
205         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
206          * So here need to make sure last core0 is started, esp for two way system,
207          * (there may be apic id conflicts in that case)
208          */
209         start_other_cores();
210         wait_all_other_cores_started(bsp_apicid);
211 #endif
212
213         /* it will set up chains and store link pair for optimization later */
214         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
215
216 #if SET_FIDVID == 1
217
218         {
219                 msr_t msr;
220                 msr=rdmsr(0xc0010042);
221                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
222
223         }
224
225         enable_fid_change();
226
227         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
228
229         init_fidvid_bsp(bsp_apicid);
230
231         // show final fid and vid
232         {
233                 msr_t msr;
234                 msr=rdmsr(0xc0010042);
235                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
236
237         }
238 #endif
239         init_timer(); /* Need to use TMICT to synconize FID/VID. */
240
241         needs_reset |= optimize_link_coherent_ht();
242         needs_reset |= optimize_link_incoherent_ht(sysinfo);
243         needs_reset |= mcp55_early_setup_x();
244
245         // fidvid change will issue one LDTSTOP and the HT change will be effective too
246         if (needs_reset) {
247                 print_info("ht reset -\n");
248                 soft_reset();
249         }
250         allow_all_aps_stop(bsp_apicid);
251
252         //It's the time to set ctrl in sysinfo now;
253         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
254
255         enable_smbus();
256
257         /* all ap stopped? */
258
259         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
260
261         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
262
263 }
264