Add constants for fast path resume copying
[coreboot.git] / src / mainboard / msi / ms9282 / get_bus_conf.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2006 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * Copyright (C) 2006 MSI
8  * Written by Bingxun Shi <bingxunshi@gmail.com> for MSI.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
23  */
24
25 #include <console/console.h>
26 #include <device/pci.h>
27 #include <device/pci_ids.h>
28 #include <string.h>
29 #include <stdint.h>
30 #if CONFIG_LOGICAL_CPUS==1
31 #include <cpu/amd/multicore.h>
32 #endif
33
34 #include <cpu/amd/amdk8_sysconf.h>
35
36 #include <stdlib.h>
37 #include "mb_sysconf.h"
38
39 // Global variables for MB layouts and these will be shared by irqtable mptable and acpi_tables
40 struct mb_sysconf_t mb_sysconf;
41
42 unsigned pci1234x[] =
43 {        //Here you only need to set value in pci1234 for HT-IO that could be installed or not
44         //You may need to preset pci1234 for HTIO board, please refer to src/northbridge/amd/amdk8/get_sblk_pci1234.c for detail
45         0x0000ff0,
46         0x0000ff0,
47         0x0000ff0,
48 //        0x0000ff0,
49 //        0x0000ff0,
50 //        0x0000ff0,
51 //        0x0000ff0,
52 //        0x0000ff0
53 };
54 unsigned hcdnx[] =
55 { //HT Chain device num, actually it is unit id base of every ht device in chain, assume every chain only have 4 ht device at most
56        0x20202020,
57        0x20202020,
58         0x20202020,
59 //        0x20202020,
60 //        0x20202020,
61 //        0x20202020,
62 //        0x20202020,
63 //        0x20202020,
64 };
65
66
67
68
69 static unsigned get_bus_conf_done = 0;
70
71 void get_bus_conf(void)
72 {
73
74        unsigned apicid_base;
75        struct mb_sysconf_t *m;
76
77         device_t dev;
78         int i;
79
80         if(get_bus_conf_done==1) return; //do it only once
81
82         get_bus_conf_done = 1;
83
84        sysconf.mb = &mb_sysconf;
85
86        m = sysconf.mb;
87        memset(m, 0, sizeof(struct mb_sysconf_t));
88
89         sysconf.hc_possible_num = ARRAY_SIZE(pci1234x);
90         for(i=0;i<sysconf.hc_possible_num; i++) {
91                 sysconf.pci1234[i] = pci1234x[i];
92                 sysconf.hcdn[i] = hcdnx[i];
93         }
94
95         get_sblk_pci1234();
96
97        sysconf.sbdn = (sysconf.hcdn[0] & 0xff); // first byte of first chain
98
99        m->bus_mcp55[0] = (sysconf.pci1234[0] >> 16) & 0xff;
100
101                 /* MCP55 */
102                 dev = dev_find_slot(m->bus_mcp55[0], PCI_DEVFN(sysconf.sbdn + 0x06,0));
103                 if (dev) {
104                         m->bus_mcp55[1] = pci_read_config8(dev, PCI_SECONDARY_BUS);
105                 }
106                 else {
107                         printk(BIOS_DEBUG, "ERROR - could not find PCI 1:%02x.0, using defaults\n", sysconf.sbdn + 0x06);
108                 }
109
110                for(i=2; i<8;i++) {
111                        dev = dev_find_slot(m->bus_mcp55[0], PCI_DEVFN(sysconf.sbdn + 0x0a + i - 2 , 0));
112                        if (dev) {
113                                m->bus_mcp55[i] = pci_read_config8(dev, PCI_SECONDARY_BUS);
114                        }
115                        else {
116                                printk(BIOS_DEBUG, "ERROR - could not find PCI %02x:%02x.0, using defaults\n", m->bus_mcp55[0], sysconf.sbdn + 0x0a + i - 2 );
117                        }
118                }
119
120 /*I/O APICs:   APIC ID Version State           Address*/
121 #if CONFIG_LOGICAL_CPUS==1
122        apicid_base = get_apicid_base(1);
123 #else
124        apicid_base = CONFIG_MAX_PHYSICAL_CPUS;
125 #endif
126        m->apicid_mcp55 = apicid_base+0;
127
128 }