A bug fix:
[coreboot.git] / src / mainboard / msi / ms7135 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * (Written by Yinghai Lu <yinghailu@amd.com> for AMD)
6  * Copyright (C) 2007 Philipp Degler <pdegler@rumms.uni-mannheim.de>
7  * (Thanks to LSRA University of Mannheim for their support)
8  * Copyright (C) 2008 Jonathan A. Kollasch <jakllsch@kollasch.net>
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
23  */
24
25 #define SERIAL_DEV PNP_DEV(0x4e, W83627HF_SP1)
26
27 /* Used by raminit. */
28 #define QRANK_DIMM_SUPPORT 1
29
30 #if CONFIG_LOGICAL_CPUS == 1
31 #define SET_NB_CFG_54 1
32 #endif
33
34 #include <stdint.h>
35 #include <string.h>
36 #include <device/pci_def.h>
37 #include <arch/io.h>
38 #include <device/pnp_def.h>
39 #include <arch/romcc_io.h>
40 #include <cpu/x86/lapic.h>
41 #include "option_table.h"
42 #include "pc80/mc146818rtc_early.c"
43 #include "cpu/x86/lapic/boot_cpu.c"
44 #include "northbridge/amd/amdk8/reset_test.c"
45 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
46
47 /* Used by ck804_early_setup(). */
48 #define CK804_USE_NIC 1
49 #define CK804_USE_ACI 1
50
51 #include <cpu/amd/model_fxx_rev.h>
52 #include <console/console.h>
53 #include "lib/ramtest.c"
54 #include "northbridge/amd/amdk8/incoherent_ht.c"
55 #include "southbridge/nvidia/ck804/ck804_early_smbus.c"
56 #include "northbridge/amd/amdk8/raminit.h"
57 #include "cpu/amd/model_fxx/apic_timer.c"
58 #include "lib/delay.c"
59 #include "northbridge/amd/amdk8/debug.c"
60 #include "cpu/x86/mtrr/earlymtrr.c"
61 #include "cpu/x86/bist.h"
62 #include "northbridge/amd/amdk8/setup_resource_map.c"
63 #include "northbridge/amd/amdk8/coherent_ht.c"
64 #include "cpu/amd/dualcore/dualcore.c"
65
66 static void memreset_setup(void)
67 {
68         /* FIXME: Nothing to do? */
69 }
70
71 static void memreset(int controllers, const struct mem_controller *ctrl)
72 {
73         /* FIXME: Nothing to do? */
74 }
75
76 static inline void activate_spd_rom(const struct mem_controller *ctrl)
77 {
78         /* FIXME: Nothing to do? */
79 }
80
81 static inline int spd_read_byte(unsigned device, unsigned address)
82 {
83         return smbus_read_byte(device, address);
84 }
85
86 #include "northbridge/amd/amdk8/raminit.c"
87 #include "lib/generic_sdram.c"
88 #include "southbridge/nvidia/ck804/ck804_early_setup_ss.h"
89 #include "southbridge/nvidia/ck804/ck804_early_setup_car.c"
90
91 #include "cpu/amd/car/post_cache_as_ram.c"
92 #include "cpu/amd/model_fxx/init_cpus.c"
93
94 #include "southbridge/nvidia/ck804/ck804_enable_rom.c"
95 #include "northbridge/amd/amdk8/early_ht.c"
96
97 static void sio_setup(void)
98 {
99         uint32_t dword;
100         uint8_t byte;
101
102         /* Subject decoding */
103         byte = pci_read_config8(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0x7b);
104         byte |= 0x20;
105         pci_write_config8(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0x7b, byte);
106
107         /* LPC Positive Decode 0 */
108         dword = pci_read_config32(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0xa0);
109         /* Serial 0, Serial 1 */
110         dword |= (1 << 0) | (1 << 1);
111         pci_write_config32(PCI_DEV(0, CK804_DEVN_BASE + 1, 0), 0xa0, dword);
112 }
113
114 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
115 {
116         static const uint16_t spd_addr[] = {
117                 (0xa << 3) | 0, (0xa << 3) | 1, 0, 0,
118                 0, 0, 0, 0,
119                 0, 0, 0, 0,
120                 0, 0, 0, 0,
121         };
122
123         int needs_reset;
124         unsigned bsp_apicid = 0;
125
126         struct mem_controller ctrl[8];
127         unsigned nodes;
128
129         if (!cpu_init_detectedx && boot_cpu()) {
130                 /* Nothing special needs to be done to find bus 0 */
131                 /* Allow the HT devices to be found */
132                 enumerate_ht_chain();
133
134                 sio_setup();
135
136                 /* Setup the ck804 */
137                 ck804_enable_rom();
138         }
139
140         if (bist == 0) {
141                 bsp_apicid = init_cpus(cpu_init_detectedx);
142         }
143
144         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
145         uart_init();
146         console_init();
147
148         /* Halt if there was a built in self test failure */
149         report_bist_failure(bist);
150
151 #if 0
152         dump_pci_device(PCI_DEV(0, 0x18, 0));
153 #endif
154
155         needs_reset = setup_coherent_ht_domain();
156
157         wait_all_core0_started();
158 #if CONFIG_LOGICAL_CPUS==1
159         // It is said that we should start core1 after all core0 launched
160         start_other_cores();
161         wait_all_other_cores_started(bsp_apicid);
162 #endif
163
164         needs_reset |= ht_setup_chains_x();
165
166         needs_reset |= ck804_early_setup_x();
167
168         if (needs_reset) {
169                 print_info("ht reset -\n");
170                 soft_reset();
171         }
172
173         allow_all_aps_stop(bsp_apicid);
174
175         nodes = get_nodes();
176         //It's the time to set ctrl now;
177         fill_mem_ctrl(nodes, ctrl, spd_addr);
178
179         enable_smbus();
180
181 #if 0
182         dump_spd_registers(&ctrl[0]);
183         dump_smbus_registers();
184 #endif
185
186         memreset_setup();
187         sdram_initialize(nodes, ctrl);
188
189 #if 0
190         print_pci_devices();
191         dump_pci_devices();
192 #endif
193
194         post_cache_as_ram();
195 }
196