a320dde7633d1be411d218faf1c1c4e7883a1e5e
[coreboot.git] / src / mainboard / msi / ms6178 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #define ASSEMBLY 1
22 #define __PRE_RAM__
23
24 #include <stdint.h>
25 #include <device/pci_def.h>
26 #include <arch/io.h>
27 #include <device/pnp_def.h>
28 #include <arch/romcc_io.h>
29 #include <arch/hlt.h>
30 #include <stdlib.h>
31 #include "pc80/serial.c"
32 #include "arch/i386/lib/console.c"
33 #include "lib/ramtest.c"
34 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
35 #include "northbridge/intel/i82810/raminit.h"
36 #include "cpu/x86/mtrr/earlymtrr.c"
37 #include "cpu/x86/bist.h"
38 #include "southbridge/intel/i82801xx/i82801xx_early_smbus.c"
39 #include "pc80/udelay_io.c"
40 #include "lib/debug.c"
41 #include "northbridge/intel/i82810/raminit.c"
42
43 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
44
45 static void main(unsigned long bist)
46 {
47         if (bist == 0)
48                 early_mtrr_init();
49
50         /* FIXME */
51         outb(0x87, 0x2e);
52         outb(0x87, 0x2e);
53         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
54         w83627hf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
55         outb(0x87, 0xaa);
56
57         uart_init();
58         console_init();
59
60         enable_smbus();
61
62         report_bist_failure(bist);
63
64         /* dump_spd_registers(); */
65         sdram_set_registers();
66         sdram_set_spd_registers();
67         sdram_enable();
68         /* ram_check(0, 640 * 1024); */
69 }