This drops the ASSEMBLY define from romstage.c, too
[coreboot.git] / src / mainboard / lippert / roadrunner-lx / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2008 LiPPERT Embedded Computers GmbH
5  * Copyright (C) 2007 Advanced Micro Devices, Inc.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 /* Based on romstage.c from AMD's DB800 and DBM690T mainboards. */
23
24 #include <stdlib.h>
25 #include <stdint.h>
26 #include <device/pci_def.h>
27 #include <arch/io.h>
28 #include <device/pnp_def.h>
29 #include <arch/hlt.h>
30 #include "pc80/serial.c"
31 #include "arch/i386/lib/console.c"
32 #include "lib/ramtest.c"
33 #include "cpu/x86/bist.h"
34 #include "cpu/x86/msr.h"
35 #include <cpu/amd/lxdef.h>
36 #include <cpu/amd/geode_post_code.h>
37 #include "southbridge/amd/cs5536/cs5536.h"
38
39 #define POST_CODE(x) outb(x, 0x80)
40
41 #include "southbridge/amd/cs5536/cs5536_early_smbus.c"
42 #include "southbridge/amd/cs5536/cs5536_early_setup.c"
43 #include "superio/ite/it8712f/it8712f_early_serial.c"
44
45 #define ManualConf 1            /* No automatic strapped PLL config */
46 #define PLLMSRhi 0x0000049C     /* Manual settings for the PLL */
47 #define PLLMSRlo 0x00DE6001
48 #define DIMM0 0xA0
49 #define DIMM1 0xA2
50
51 static inline int spd_read_byte(unsigned int device, unsigned int address)
52 {
53         if (device != DIMM0)
54                 return 0xFF;    /* No DIMM1, don't even try. */
55
56         return smbus_read_byte(device, address);
57 }
58
59 #include "northbridge/amd/lx/raminit.h"
60 #include "northbridge/amd/lx/pll_reset.c"
61 #include "northbridge/amd/lx/raminit.c"
62 #include "lib/generic_sdram.c"
63 #include "cpu/amd/model_lx/cpureginit.c"
64 #include "cpu/amd/model_lx/syspreinit.c"
65
66 static void msr_init(void)
67 {
68         msr_t msr;
69
70         /* Setup access to the cache for under 1MB. */
71         msr.hi = 0x24fffc02;
72         msr.lo = 0x1000A000;    /* 0-A0000 write back */
73         wrmsr(CPU_RCONF_DEFAULT, msr);
74
75         msr.hi = 0x0;           /* Write back */
76         msr.lo = 0x0;
77         wrmsr(CPU_RCONF_A0_BF, msr);
78         wrmsr(CPU_RCONF_C0_DF, msr);
79         wrmsr(CPU_RCONF_E0_FF, msr);
80
81         /* Setup access to the cache for under 640K. Note MC not setup yet. */
82         msr.hi = 0x20000000;
83         msr.lo = 0xfff80;
84         wrmsr(MSR_GLIU0 + 0x20, msr);
85
86         msr.hi = 0x20000000;
87         msr.lo = 0x80fffe0;
88         wrmsr(MSR_GLIU0 + 0x21, msr);
89
90         msr.hi = 0x20000000;
91         msr.lo = 0xfff80;
92         wrmsr(MSR_GLIU1 + 0x20, msr);
93
94         msr.hi = 0x20000000;
95         msr.lo = 0x80fffe0;
96         wrmsr(MSR_GLIU1 + 0x21, msr);
97 }
98
99 static const u16 sio_init_table[] = {   // hi=data, lo=index
100         0x0707,         // select LDN 7 (GPIO, SPI, watchdog, ...)
101         0x1E2C,         // disable ATXPowerGood - will cause a reboot!
102         0x0423,         // don't delay POWerOK1/2
103         0x9072,         // watchdog triggers POWOK, counts seconds
104 #if !CONFIG_USE_WATCHDOG_ON_BOOT
105         0x0073, 0x0074, // disable watchdog by setting timeout to 0
106 #endif
107         0xBF25, 0x372A, 0xF326, // select GPIO function for most pins
108         0xBF27, 0xFF28, 0x2529, // (GP36=FAN_CTL3, GP13=PWROK1)
109         0x1E2C,         // VIN6=enabled?, FAN4/5 enabled, VIN7=internal, VIN3=enabled
110         0x46B8, 0x0CB9, // enable pullups
111         0x36C0,         // enable Simple-I/O for GP15,14,12,11= LIVE_LED, WD_ACTIVE, RS485_EN2,1
112         0xFFC3,         // enable Simple-I/O for GP47-40 (GPIOs on Supervisory Connector)
113         0x26C8,         // config GP15,12,11 as output; GP14 as input
114         0x2DF5,         // map Hw Monitor Thermal Output to GP55
115         0x0DF8,         // map GP LED Blinking 1 to GP15=LIVE_LED (deactivate Simple-I/O to use)
116 };
117
118 /* Early mainboard specific GPIO setup. */
119 static void mb_gpio_init(void)
120 {
121         int i;
122
123         /* Init Super I/O WDT, GPIOs. Done early, WDT init may trigger reset! */
124         it8712f_enter_conf();
125         for (i = 0; i < ARRAY_SIZE(sio_init_table); i++) {
126                 u16 val = sio_init_table[i];
127                 outb((u8)val, SIO_INDEX);
128                 outb(val >> 8, SIO_DATA);
129         }
130         it8712f_exit_conf();
131 }
132
133 void cache_as_ram_main(void)
134 {
135         POST_CODE(0x01);
136
137         static const struct mem_controller memctrl[] = {
138                 {.channel0 = {(0xa << 3) | 0, (0xa << 3) | 1}}
139         };
140
141         SystemPreInit();
142         msr_init();
143
144         cs5536_early_setup();
145
146         /*
147          * Note: must do this AFTER the early_setup! It is counting on some
148          * early MSR setup for CS5536.
149          */
150         it8712f_enable_serial(0, CONFIG_TTYS0_BASE); // Does not use its 1st parameter
151         mb_gpio_init();
152         uart_init();
153         console_init();
154
155         pll_reset(ManualConf);
156
157         cpuRegInit();
158
159         sdram_initialize(1, memctrl);
160
161         /* Check memory. */
162         /* ram_check(0x00000000, 640 * 1024); */
163
164         /* Memory is setup. Return to cache_as_ram.inc and continue to boot. */
165         return;
166 }
167