Move all IOAPIC selection to southbridges, and remove them
[coreboot.git] / src / mainboard / intel / d945gclf / Kconfig
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2009 coresystems GmbH
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; version 2 of the License.
9 ##
10 ## This program is distributed in the hope that it will be useful,
11 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
12 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 ## GNU General Public License for more details.
14 ##
15 ## You should have received a copy of the GNU General Public License
16 ## along with this program; if not, write to the Free Software
17 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 ##
19
20 config BOARD_INTEL_D945GCLF
21         bool "D945GCLF"
22         select ARCH_X86
23         select CPU_INTEL_CORE
24         select CPU_INTEL_SOCKET_441
25         select NORTHBRIDGE_INTEL_I945
26         select SOUTHBRIDGE_INTEL_I82801GX
27         select SUPERIO_SMSC_LPC47M15X
28         select HAVE_PIRQ_TABLE
29         select HAVE_MP_TABLE
30         select HAVE_ACPI_TABLES
31         select MMCONF_SUPPORT
32         select USE_PRINTK_IN_CAR
33         select AP_IN_SIPI_WAIT
34         select UDELAY_LAPIC
35         select HAVE_ACPI_TABLES
36         select HAVE_SMI_HANDLER
37         select BOARD_ROMSIZE_KB_1024
38
39 config MAINBOARD_DIR
40         string
41         default intel/d945gclf
42         depends on BOARD_INTEL_D945GCLF
43
44 config DCACHE_RAM_BASE
45         hex
46         default 0xffdf8000
47         depends on BOARD_INTEL_D945GCLF
48
49 config DCACHE_RAM_SIZE
50         hex
51         default 0x8000
52         depends on BOARD_INTEL_D945GCLF
53
54 config LB_CKS_RANGE_END
55         int
56         default 122
57         depends on BOARD_INTEL_D945GCLF
58
59 config LB_CKS_LOC
60         int
61         default 123
62         depends on BOARD_INTEL_D945GCLF
63
64 config MAINBOARD_PART_NUMBER
65         string
66         default "D945GCLF"
67         depends on BOARD_INTEL_D945GCLF
68
69 config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
70         hex
71         default 0x464C
72         depends on BOARD_INTEL_D945GCLF
73
74 config MMCONF_BASE_ADDRESS
75         hex
76         default 0xf0000000
77         depends on BOARD_INTEL_D945GCLF
78
79 config IRQ_SLOT_COUNT
80         int
81         default 18
82         depends on BOARD_INTEL_D945GCLF
83
84 config MAX_PHYSICAL_CPUS
85         int
86         default 2
87         depends on BOARD_INTEL_D945GCLF
88
89 config HAVE_INIT_TIMER
90         bool
91         default n
92         depends on BOARD_INTEL_D945GCLF