Add the CONFIG_ROMS config variable.
[coreboot.git] / src / mainboard / iei / nova4899r / Options.lb
1 uses HAVE_MP_TABLE
2 uses CONFIG_ROMFS
3 uses HAVE_PIRQ_TABLE
4 uses USE_FALLBACK_IMAGE
5 uses HAVE_FALLBACK_BOOT
6 uses HAVE_HARD_RESET
7 uses HAVE_OPTION_TABLE
8 uses USE_OPTION_TABLE
9 uses CONFIG_ROM_PAYLOAD
10 uses IRQ_SLOT_COUNT
11 uses MAINBOARD
12 uses MAINBOARD_VENDOR
13 uses MAINBOARD_PART_NUMBER
14 uses COREBOOT_EXTRA_VERSION
15 uses ARCH
16 uses FALLBACK_SIZE
17 uses STACK_SIZE
18 uses HEAP_SIZE
19 uses ROM_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_IMAGE_SIZE
22 uses ROM_SECTION_SIZE
23 uses ROM_SECTION_OFFSET
24 uses CONFIG_ROM_PAYLOAD_START
25 uses PAYLOAD_SIZE
26 uses _ROMBASE
27 uses _RAMBASE
28 uses XIP_ROM_SIZE
29 uses XIP_ROM_BASE
30 uses HAVE_MP_TABLE
31 uses CROSS_COMPILE
32 uses CC
33 uses HOSTCC
34 uses OBJCOPY
35 uses DEFAULT_CONSOLE_LOGLEVEL
36 uses MAXIMUM_CONSOLE_LOGLEVEL
37 uses CONFIG_CONSOLE_SERIAL8250
38 uses TTYS0_BAUD
39 uses TTYS0_BASE
40 uses TTYS0_LCS
41 uses CONFIG_UDELAY_TSC
42 uses CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2
43 uses CONFIG_CONSOLE_VGA
44 uses CONFIG_PCI_ROM_RUN
45 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
46 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
47 uses CONFIG_PRECOMPRESSED_PAYLOAD
48 uses CONFIG_VIDEO_MB
49 uses PIRQ_ROUTE
50
51 ## ROM_SIZE is the size of boot ROM that this board will use.
52 default ROM_SIZE  = 256*1024
53
54 ###
55 ### Build options
56 ###
57
58 #VGA Console
59 default CONFIG_CONSOLE_VGA=1
60 default CONFIG_PCI_ROM_RUN=1
61
62 ##
63 ## Build code for the fallback boot
64 ##
65 default HAVE_FALLBACK_BOOT=0
66
67 ##
68 ## no MP table
69 ##
70 default HAVE_MP_TABLE=0
71
72 ##
73 ## Build code to reset the motherboard from coreboot
74 ##
75 default HAVE_HARD_RESET=0
76
77 ## Delay timer options
78 ##
79 default CONFIG_UDELAY_TSC=1
80 default CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2=1
81
82 ##
83 ## Build code to export a programmable irq routing table
84 ##
85 default HAVE_PIRQ_TABLE=1
86 default IRQ_SLOT_COUNT=7
87 default PIRQ_ROUTE=1
88 #object irq_tables.o
89
90 ##
91 ## Build code to export a CMOS option table
92 ##
93 default HAVE_OPTION_TABLE=1
94
95 ###
96 ### coreboot layout values
97 ###
98
99 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
100 default ROM_IMAGE_SIZE = 65536
101 default FALLBACK_SIZE = 131072
102
103 ##
104 ## Use a small 8K stack
105 ##
106 default STACK_SIZE=0x2000
107
108 ##
109 ## Use a small 16K heap
110 ##
111 default HEAP_SIZE=0x4000
112
113 ##
114 ## Only use the option table in a normal image
115 ##
116 #default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
117 default USE_OPTION_TABLE = 0
118
119 default _RAMBASE = 0x00004000
120
121 default CONFIG_ROM_PAYLOAD     = 1
122
123 ##
124 ## The default compiler
125 ##
126 default CROSS_COMPILE=""
127 default CC="$(CROSS_COMPILE)gcc -m32"
128 default HOSTCC="gcc"
129
130 ##
131 ## The Serial Console
132 ##
133
134 # To Enable the Serial Console
135 default CONFIG_CONSOLE_SERIAL8250=1
136
137 ## Select the serial console baud rate
138 default TTYS0_BAUD=115200
139 #default TTYS0_BAUD=57600
140 #default TTYS0_BAUD=38400
141 #default TTYS0_BAUD=19200
142 #default TTYS0_BAUD=9600
143 #default TTYS0_BAUD=4800
144 #default TTYS0_BAUD=2400
145 #default TTYS0_BAUD=1200
146
147 # Select the serial console base port
148 default TTYS0_BASE=0x3f8
149
150 # Select the serial protocol
151 # This defaults to 8 data bits, 1 stop bit, and no parity
152 default TTYS0_LCS=0x3
153
154 ##
155 ### Select the coreboot loglevel
156 ##
157 ## EMERG      1   system is unusable               
158 ## ALERT      2   action must be taken immediately 
159 ## CRIT       3   critical conditions              
160 ## ERR        4   error conditions                 
161 ## WARNING    5   warning conditions               
162 ## NOTICE     6   normal but significant condition 
163 ## INFO       7   informational                    
164 ## DEBUG      8   debug-level messages             
165 ## SPEW       9   Way too many details             
166
167 ## Request this level of debugging output
168 default  DEFAULT_CONSOLE_LOGLEVEL=8
169
170 ## At a maximum only compile in this level of debugging
171 default  MAXIMUM_CONSOLE_LOGLEVEL=8
172
173 default CONFIG_VIDEO_MB = 0
174
175
176 #
177 # ROMFS
178 #
179 #
180 default CONFIG_ROMFS=0
181 end