acedd0f765658186e3fbd627d054145a7e9c2c91
[coreboot.git] / src / mainboard / iei / juki-511p / Options.lb
1 uses CONFIG_HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses CONFIG_HAVE_PIRQ_TABLE
4 uses CONFIG_USE_FALLBACK_IMAGE
5 uses CONFIG_HAVE_FALLBACK_BOOT
6 uses CONFIG_HAVE_HARD_RESET
7 uses CONFIG_UDELAY_IO
8 uses CONFIG_HAVE_OPTION_TABLE
9 uses CONFIG_USE_OPTION_TABLE
10 uses CONFIG_COMPRESS
11 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
12 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
13 uses CONFIG_PRECOMPRESSED_PAYLOAD
14 uses CONFIG_ROM_PAYLOAD
15 uses CONFIG_IRQ_SLOT_COUNT
16 uses CONFIG_MAINBOARD
17 uses CONFIG_MAINBOARD_VENDOR
18 uses CONFIG_MAINBOARD_PART_NUMBER
19 uses COREBOOT_EXTRA_VERSION
20 uses CONFIG_ARCH
21 uses CONFIG_FALLBACK_SIZE
22 uses CONFIG_STACK_SIZE
23 uses CONFIG_HEAP_SIZE
24 uses CONFIG_ROM_SIZE
25 uses CONFIG_ROM_SECTION_SIZE
26 uses CONFIG_ROM_IMAGE_SIZE
27 uses CONFIG_ROM_SECTION_SIZE
28 uses CONFIG_ROM_SECTION_OFFSET
29 uses CONFIG_ROM_PAYLOAD_START
30 uses CONFIG_PAYLOAD_SIZE
31 uses CONFIG_ROMBASE
32 uses CONFIG_RAMBASE
33 uses CONFIG_XIP_ROM_SIZE
34 uses CONFIG_XIP_ROM_BASE
35 uses CONFIG_HAVE_MP_TABLE
36 uses CONFIG_CROSS_COMPILE
37 uses CC
38 uses CONFIG_HOSTCC
39 uses CONFIG_OBJCOPY
40 uses CONFIG_CONSOLE_SERIAL8250
41 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
42 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
43 uses CONFIG_TTYS0_BAUD
44 uses CONFIG_TTYS0_BASE
45 uses CONFIG_TTYS0_LCS
46 uses CONFIG_VIDEO_MB
47 uses CONFIG_PIRQ_ROUTE
48
49 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
50 default CONFIG_ROM_SIZE  = 256*1024
51
52 ###
53 ### Build options
54 ###
55
56 ##
57 ## Build code for the fallback boot
58 ##
59 default CONFIG_HAVE_FALLBACK_BOOT=1
60
61 ##
62 ## no MP table
63 ##
64 default CONFIG_HAVE_MP_TABLE=0
65
66 ##
67 ## Build code to reset the motherboard from coreboot
68 ##
69 default CONFIG_HAVE_HARD_RESET=0
70
71 default CONFIG_UDELAY_IO=1
72 ##
73 ## Build code to export a programmable irq routing table
74 ##
75 default CONFIG_HAVE_PIRQ_TABLE=0
76 default CONFIG_IRQ_SLOT_COUNT=2
77 default CONFIG_PIRQ_ROUTE=1
78 #object irq_tables.o
79
80 ##
81 ## Build code to export a CMOS option table
82 ##
83 default CONFIG_HAVE_OPTION_TABLE=0
84
85 ###
86 ### coreboot layout values
87 ###
88
89 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
90 default CONFIG_ROM_IMAGE_SIZE = 65536
91 default CONFIG_FALLBACK_SIZE = 131072
92
93 ##
94 ## Use a small 8K stack
95 ##
96 default CONFIG_STACK_SIZE=0x2000
97
98 ##
99 ## Use a small 16K heap
100 ##
101 default CONFIG_HEAP_SIZE=0x4000
102
103 ##
104 ## Only use the option table in a normal image
105 ##
106 #default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
107 default CONFIG_USE_OPTION_TABLE = 0
108
109 default CONFIG_RAMBASE = 0x00004000
110
111 default CONFIG_ROM_PAYLOAD     = 1
112
113 ##
114 ## The Serial Console
115 ##
116
117 # To Enable the Serial Console
118 default CONFIG_CONSOLE_SERIAL8250=1
119 default CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
120 default CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
121
122 ## Select the serial console baud rate
123 default CONFIG_TTYS0_BAUD=115200
124 #default CONFIG_TTYS0_BAUD=57600
125 #default CONFIG_TTYS0_BAUD=38400
126 #default CONFIG_TTYS0_BAUD=19200
127 #default CONFIG_TTYS0_BAUD=9600
128 #default CONFIG_TTYS0_BAUD=4800
129 #default CONFIG_TTYS0_BAUD=2400
130 #default CONFIG_TTYS0_BAUD=1200
131
132 # Select the serial console base port
133 default CONFIG_TTYS0_BASE=0x3f8
134
135 # Select the serial protocol
136 # This defaults to 8 data bits, 1 stop bit, and no parity
137 default CONFIG_TTYS0_LCS=0x3
138
139 ##
140 ## The default compiler
141 ##
142 default CONFIG_CROSS_COMPILE=""
143 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
144 default CONFIG_HOSTCC="gcc"
145
146 default CONFIG_VIDEO_MB = 0
147
148
149 #
150 # CBFS
151 #
152 #
153 default CONFIG_CBFS=0
154 end