74f74a787ed6b694274de448f9300b59d4eb4232
[coreboot.git] / src / mainboard / ibm / e325 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_IOAPIC
14 uses CONFIG_SMP
15 uses FALLBACK_SIZE
16 uses ROM_SIZE
17 uses ROM_SECTION_SIZE
18 uses ROM_IMAGE_SIZE
19 uses ROM_SECTION_SIZE
20 uses ROM_SECTION_OFFSET
21 uses CONFIG_ROM_STREAM
22 uses CONFIG_ROM_STREAM_START
23 uses PAYLOAD_SIZE
24 uses _ROMBASE
25 uses XIP_ROM_SIZE
26 uses XIP_ROM_BASE
27 uses STACK_SIZE
28 uses HEAP_SIZE
29 uses USE_OPTION_TABLE
30 uses LB_CKS_RANGE_START
31 uses LB_CKS_RANGE_END
32 uses LB_CKS_LOC
33 uses MAINBOARD_PART_NUMBER
34 uses MAINBOARD_VENDOR
35 uses MAINBOARD
36 uses LINUXBIOS_EXTRA_VERSION
37 uses _RAMBASE
38 uses TTYS0_BAUD
39 uses TTYS0_BASE
40 uses TTYS0_LCS
41 uses DEFAULT_CONSOLE_LOGLEVEL
42 uses MAXIMUM_CONSOLE_LOGLEVEL
43 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
44 uses CONFIG_CONSOLE_SERIAL8250
45 uses CROSS_COMPILE
46 uses CC
47 uses HOSTCC
48 uses OBJCOPY
49
50
51 ###
52 ### Build options
53 ###
54
55 ##
56 ## ROM_SIZE is the size of boot ROM that this board will use.
57 ##
58 default ROM_SIZE=524288
59
60 ##
61 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
62 ##
63 default FALLBACK_SIZE=131072
64
65 ##
66 ## Build code for the fallback boot
67 ##
68 default HAVE_FALLBACK_BOOT=1
69
70 ##
71 ## Build code to reset the motherboard from linuxBIOS
72 ##
73 default HAVE_HARD_RESET=1
74
75 ##
76 ## Funky hard reset implementation
77 ## 
78 default HARD_RESET_BUS=1
79 default HARD_RESET_DEVICE=4
80 default HARD_RESET_FUNCTION=0
81
82 ##
83 ## Build code to export a programmable irq routing table
84 ##
85 default HAVE_PIRQ_TABLE=1
86 default IRQ_SLOT_COUNT=9
87
88 ##
89 ## Build code to export an x86 MP table
90 ## Useful for specifying IRQ routing values
91 ##
92 default HAVE_MP_TABLE=1
93
94 ##
95 ## Build code to export a CMOS option table
96 ##
97 default HAVE_OPTION_TABLE=1
98
99 ##
100 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
101 ##
102 default LB_CKS_RANGE_START=49
103 default LB_CKS_RANGE_END=122
104 default LB_CKS_LOC=123
105
106 ##
107 ## Build code for SMP support
108 ## Only worry about 2 micro processors
109 ##
110 default CONFIG_SMP=1
111 default CONFIG_MAX_CPUS=1
112 default CONFIG_MAX_PHYSICAL_CPUS=1
113
114 ##
115 ## Build code to setup a generic IOAPIC
116 ##
117 default CONFIG_IOAPIC=1
118
119 ##
120 ## Clean up the motherboard id strings
121 ##
122 default MAINBOARD_PART_NUMBER="E325"
123 default MAINBOARD_VENDOR="IBM"
124 #default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x161f
125 #default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x3016
126
127 ###
128 ### LinuxBIOS layout values
129 ###
130
131 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
132 default ROM_IMAGE_SIZE = 65536
133
134 ##
135 ## Use a small 8K stack
136 ##
137 default STACK_SIZE=0x2000
138
139 ##
140 ## Use a small 16K heap
141 ##
142 default HEAP_SIZE=0x8000
143
144 ##
145 ## Only use the option table in a normal image
146 ##
147 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
148
149 ##
150 ## LinuxBIOS C code runs at this location in RAM
151 ##
152 default _RAMBASE=0x00004000
153
154 ##
155 ## Load the payload from the ROM
156 ##
157 default CONFIG_ROM_STREAM = 1
158
159 ###
160 ### Defaults of options that you may want to override in the target config file
161 ### 
162
163 ##
164 ## The default compiler
165 ##
166 default CC="$(CROSS_COMPILE)gcc -m32"
167 default HOSTCC="gcc"
168
169 ##
170 ## The Serial Console
171 ##
172
173 # To Enable the Serial Console
174 default CONFIG_CONSOLE_SERIAL8250=1
175
176 ## Select the serial console baud rate
177 default TTYS0_BAUD=115200
178 #default TTYS0_BAUD=57600
179 #default TTYS0_BAUD=38400
180 #default TTYS0_BAUD=19200
181 #default TTYS0_BAUD=9600
182 #default TTYS0_BAUD=4800
183 #default TTYS0_BAUD=2400
184 #default TTYS0_BAUD=1200
185
186 # Select the serial console base port
187 default TTYS0_BASE=0x3f8
188
189 # Select the serial protocol
190 # This defaults to 8 data bits, 1 stop bit, and no parity
191 default TTYS0_LCS=0x3
192
193 ##
194 ### Select the linuxBIOS loglevel
195 ##
196 ## EMERG      1   system is unusable               
197 ## ALERT      2   action must be taken immediately 
198 ## CRIT       3   critical conditions              
199 ## ERR        4   error conditions                 
200 ## WARNING    5   warning conditions               
201 ## NOTICE     6   normal but significant condition 
202 ## INFO       7   informational                    
203 ## DEBUG      8   debug-level messages             
204 ## SPEW       9   Way too many details             
205
206 ## Request this level of debugging output
207 default  DEFAULT_CONSOLE_LOGLEVEL=8
208 ## At a maximum only compile in this level of debugging
209 default  MAXIMUM_CONSOLE_LOGLEVEL=8
210
211 ##
212 ## Select power on after power fail setting
213 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
214
215 ### End Options.lb
216 end