Add support for Gigabyte MA785GMT mainboard.
[coreboot.git] / src / mainboard / gigabyte / ma785gmt / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Wang Qing Pei <wangqingpei@gmail.com>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 #define RAMINIT_SYSINFO 1
25 #define CACHE_AS_RAM_ADDRESS_DEBUG 1
26
27 #define SET_NB_CFG_54 1
28
29 //used by raminit
30 #define QRANK_DIMM_SUPPORT 1
31
32 //used by init_cpus and fidvid
33 #define SET_FIDVID 1
34 #define SET_FIDVID_CORE_RANGE 0
35
36 #include <stdint.h>
37 #include <string.h>
38 #include <device/pci_def.h>
39 #include <device/pci_ids.h>
40 #include <arch/io.h>
41 #include <device/pnp_def.h>
42 #include <arch/romcc_io.h>
43 #include <cpu/x86/lapic.h>
44 #include <console/console.h>
45 #include "lib/ramtest.c"
46 #include <cpu/amd/model_10xxx_rev.h>
47 #include "northbridge/amd/amdfam10/raminit.h"
48 #include "northbridge/amd/amdfam10/amdfam10.h"
49
50 #include "cpu/x86/lapic/boot_cpu.c"
51 #include "northbridge/amd/amdfam10/reset_test.c"
52
53 #include <console/loglevel.h>
54 #include "cpu/x86/bist.h"
55
56 static int smbus_read_byte(u32 device, u32 address);
57
58 #include "superio/ite/it8718f/it8718f_early_serial.c"
59 #include "cpu/x86/mtrr/earlymtrr.c"
60 #include <cpu/amd/mtrr.h>
61 #include "northbridge/amd/amdfam10/setup_resource_map.c"
62
63 #include "southbridge/amd/rs780/rs780_early_setup.c"
64 #include "southbridge/amd/sb700/sb700_early_setup.c"
65 #include "northbridge/amd/amdfam10/debug.c"
66
67 static void activate_spd_rom(const struct mem_controller *ctrl)
68 {
69 }
70
71 static int spd_read_byte(u32 device, u32 address)
72 {
73         int result;
74         result = smbus_read_byte(device, address);
75         return result;
76 }
77
78 #include "northbridge/amd/amdfam10/amdfam10.h"
79
80 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
81 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
82
83 #include "resourcemap.c"
84 #include "cpu/amd/quadcore/quadcore.c"
85
86 #include "cpu/amd/car/post_cache_as_ram.c"
87 #include "cpu/amd/microcode/microcode.c"
88 #include "cpu/amd/model_10xxx/update_microcode.c"
89 #include "cpu/amd/model_10xxx/init_cpus.c"
90
91 #include "northbridge/amd/amdfam10/early_ht.c"
92 #include "southbridge/amd/sb700/sb700_early_setup.c"
93
94
95 #define RC00  0
96 #define RC01  1
97
98 #define DIMM0 0x50
99 #define DIMM1 0x51
100 #define DIMM2 0x52
101 #define DIMM3 0x53
102
103 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
104 {
105
106         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
107         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
108         u32 bsp_apicid = 0;
109         u32 val;
110         msr_t msr;
111
112         if (!cpu_init_detectedx && boot_cpu()) {
113                 /* Nothing special needs to be done to find bus 0 */
114                 /* Allow the HT devices to be found */
115                 /* mov bsp to bus 0xff when > 8 nodes */
116                 set_bsp_node_CHtExtNodeCfgEn();
117                 enumerate_ht_chain();
118
119                 sb700_pci_port80();
120         }
121
122         post_code(0x30);
123
124         if (bist == 0) {
125                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
126                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
127         }
128
129         post_code(0x32);
130
131         enable_rs780_dev8();
132         sb700_lpc_init();
133
134         it8718f_enable_serial(0, CONFIG_TTYS0_BASE);
135         it8718f_disable_reboot();
136         uart_init();
137         console_init();
138         printk(BIOS_DEBUG, "\n");
139
140 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
141
142         /* Halt if there was a built in self test failure */
143         report_bist_failure(bist);
144
145         // Load MPB
146         val = cpuid_eax(1);
147         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
148         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
149         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
150         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
151
152         /* Setup sysinfo defaults */
153         set_sysinfo_in_ram(0);
154
155         update_microcode(val);
156         post_code(0x33);
157
158         cpuSetAMDMSR();
159         post_code(0x34);
160
161         amd_ht_init(sysinfo);
162         post_code(0x35);
163
164         /* Setup nodes PCI space and start core 0 AP init. */
165         finalize_node_setup(sysinfo);
166
167         /* Setup any mainboard PCI settings etc. */
168         setup_mb_resource_map();
169         post_code(0x36);
170
171         /* wait for all the APs core0 started by finalize_node_setup. */
172         /* FIXME: A bunch of cores are going to start output to serial at once.
173            It would be nice to fixup prink spinlocks for ROM XIP mode.
174            I think it could be done by putting the spinlock flag in the cache
175            of the BSP located right after sysinfo.
176          */
177         wait_all_core0_started();
178
179  #if CONFIG_LOGICAL_CPUS==1
180         /* Core0 on each node is configured. Now setup any additional cores. */
181         printk(BIOS_DEBUG, "start_other_cores()\n");
182         start_other_cores();
183         post_code(0x37);
184         wait_all_other_cores_started(bsp_apicid);
185  #endif
186
187         post_code(0x38);
188
189         /* run _early_setup before soft-reset. */
190         rs780_early_setup();
191         sb700_early_setup();
192
193  #if SET_FIDVID == 1
194         msr = rdmsr(0xc0010071);
195         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
196
197         /* FIXME: The sb fid change may survive the warm reset and only
198            need to be done once.*/
199         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
200
201         post_code(0x39);
202
203         if (!warm_reset_detect(0)) {                    // BSP is node 0
204                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
205         } else {
206                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
207         }
208
209         post_code(0x3A);
210
211         /* show final fid and vid */
212         msr=rdmsr(0xc0010071);
213         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
214  #endif
215
216         rs780_htinit();
217
218         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
219         if (!warm_reset_detect(0)) {
220                 print_info("...WARM RESET...\n\n\n");
221                 soft_reset();
222                 die("After soft_reset_x - shouldn't see this message!!!\n");
223         }
224
225         post_code(0x3B);
226
227         /* It's the time to set ctrl in sysinfo now; */
228         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
229         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
230
231         post_code(0x40);
232
233 //      die("Die Before MCT init.");
234
235         printk(BIOS_DEBUG, "raminit_amdmct()\n");
236         raminit_amdmct(sysinfo);
237         post_code(0x41);
238
239 /*
240         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
241         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
242         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
243         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
244 */
245
246 //      ram_check(0x00200000, 0x00200000 + (640 * 1024));
247 //      ram_check(0x40200000, 0x40200000 + (640 * 1024));
248
249
250 //      die("After MCT init before CAR disabled.");
251
252         rs780_before_pci_init();
253         sb700_before_pci_init();
254
255         post_code(0x42);
256         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
257         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
258         post_code(0x43);        // Should never see this post code.
259 }