b6c732b13ddf7eb171f46799e621579bfcbb6b67
[coreboot.git] / src / mainboard / gigabyte / ma785gmt / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Wang Qing Pei <wangqingpei@gmail.com>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 #include <stdint.h>
25 #include <string.h>
26 #include <device/pci_def.h>
27 #include <device/pci_ids.h>
28 #include <arch/io.h>
29 #include <device/pnp_def.h>
30 #include <arch/romcc_io.h>
31 #include <cpu/x86/lapic.h>
32 #include <console/console.h>
33 #include <cpu/amd/model_10xxx_rev.h>
34 #include "northbridge/amd/amdfam10/raminit.h"
35 #include "northbridge/amd/amdfam10/amdfam10.h"
36 #include <lib.h>
37 #include "cpu/x86/lapic/boot_cpu.c"
38 #include "northbridge/amd/amdfam10/reset_test.c"
39 #include <console/loglevel.h>
40 #include "cpu/x86/bist.h"
41 #include "superio/ite/it8718f/early_serial.c"
42 #include <usbdebug.h>
43 #include "cpu/x86/mtrr/earlymtrr.c"
44 #include <cpu/amd/mtrr.h>
45 #include "northbridge/amd/amdfam10/setup_resource_map.c"
46 #include "southbridge/amd/rs780/early_setup.c"
47 #include "southbridge/amd/sb700/early_setup.c"
48 #include "northbridge/amd/amdfam10/debug.c"
49
50 static void activate_spd_rom(const struct mem_controller *ctrl) { }
51
52 static int spd_read_byte(u32 device, u32 address)
53 {
54         return smbus_read_byte(device, address);
55 }
56
57 #include "northbridge/amd/amdfam10/amdfam10.h"
58 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
59 #include "northbridge/amd/amdfam10/pci.c"
60 #include "resourcemap.c"
61 #include "cpu/amd/quadcore/quadcore.c"
62 #include "cpu/amd/car/post_cache_as_ram.c"
63 #include "cpu/amd/microcode/microcode.c"
64 #include "cpu/amd/model_10xxx/update_microcode.c"
65 #include "cpu/amd/model_10xxx/init_cpus.c"
66 #include "northbridge/amd/amdfam10/early_ht.c"
67 #include <spd.h>
68
69 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
70 {
71         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
72         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
73         u32 bsp_apicid = 0, val;
74         msr_t msr;
75
76         if (!cpu_init_detectedx && boot_cpu()) {
77                 /* Nothing special needs to be done to find bus 0 */
78                 /* Allow the HT devices to be found */
79                 /* mov bsp to bus 0xff when > 8 nodes */
80                 set_bsp_node_CHtExtNodeCfgEn();
81                 enumerate_ht_chain();
82                 sb700_pci_port80();
83         }
84
85         post_code(0x30);
86
87         if (bist == 0) {
88                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
89                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
90         }
91
92         post_code(0x32);
93
94         enable_rs780_dev8();
95         sb700_lpc_init();
96
97         it8718f_enable_serial(0, CONFIG_TTYS0_BASE);
98         it8718f_disable_reboot();
99         uart_init();
100
101 #if CONFIG_USBDEBUG
102         sb700_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
103         early_usbdebug_init();
104 #endif
105
106         console_init();
107         printk(BIOS_DEBUG, "\n");
108
109 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
110
111         /* Halt if there was a built in self test failure */
112         report_bist_failure(bist);
113
114         // Load MPB
115         val = cpuid_eax(1);
116         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
117         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
118         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
119         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
120
121         /* Setup sysinfo defaults */
122         set_sysinfo_in_ram(0);
123
124         update_microcode(val);
125         post_code(0x33);
126
127         cpuSetAMDMSR();
128         post_code(0x34);
129
130         amd_ht_init(sysinfo);
131         post_code(0x35);
132
133         /* Setup nodes PCI space and start core 0 AP init. */
134         finalize_node_setup(sysinfo);
135
136         /* Setup any mainboard PCI settings etc. */
137         setup_mb_resource_map();
138         post_code(0x36);
139
140         /* wait for all the APs core0 started by finalize_node_setup. */
141         /* FIXME: A bunch of cores are going to start output to serial at once.
142            It would be nice to fixup prink spinlocks for ROM XIP mode.
143            I think it could be done by putting the spinlock flag in the cache
144            of the BSP located right after sysinfo.
145          */
146         wait_all_core0_started();
147
148 #if CONFIG_LOGICAL_CPUS==1
149         /* Core0 on each node is configured. Now setup any additional cores. */
150         printk(BIOS_DEBUG, "start_other_cores()\n");
151         start_other_cores();
152         post_code(0x37);
153         wait_all_other_cores_started(bsp_apicid);
154 #endif
155
156         post_code(0x38);
157
158         /* run _early_setup before soft-reset. */
159         rs780_early_setup();
160         sb700_early_setup();
161
162 #if CONFIG_SET_FIDVID
163         msr = rdmsr(0xc0010071);
164         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
165
166         /* FIXME: The sb fid change may survive the warm reset and only
167            need to be done once.*/
168         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
169
170         post_code(0x39);
171
172         if (!warm_reset_detect(0)) {                    // BSP is node 0
173                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
174         } else {
175                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
176         }
177
178         post_code(0x3A);
179
180         /* show final fid and vid */
181         msr=rdmsr(0xc0010071);
182         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
183 #endif
184
185         rs780_htinit();
186
187         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
188         if (!warm_reset_detect(0)) {
189                 print_info("...WARM RESET...\n\n\n");
190                 soft_reset();
191                 die("After soft_reset_x - shouldn't see this message!!!\n");
192         }
193
194         post_code(0x3B);
195
196         /* It's the time to set ctrl in sysinfo now; */
197         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
198         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
199
200         post_code(0x40);
201
202 //      die("Die Before MCT init.");
203
204         printk(BIOS_DEBUG, "raminit_amdmct()\n");
205         raminit_amdmct(sysinfo);
206         post_code(0x41);
207
208 /*
209         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
210         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
211         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
212         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
213 */
214
215 //      die("After MCT init before CAR disabled.");
216
217         rs780_before_pci_init();
218         sb700_before_pci_init();
219
220         post_code(0x42);
221         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
222         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
223         post_code(0x43);        // Should never see this post code.
224 }