Add the CONFIG_ROMS config variable.
[coreboot.git] / src / mainboard / asus / a8v-e_se / Options.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007 Rudolf Marek <r.marek@assembler.cz>
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License v2 as published by
8 ## the Free Software Foundation.
9 ##
10 ## This program is distributed in the hope that it will be useful,
11 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
12 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 ## GNU General Public License for more details.
14 ##
15 ## You should have received a copy of the GNU General Public License
16 ## along with this program; if not, write to the Free Software
17 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 ##
19
20 uses HAVE_MP_TABLE
21 uses CONFIG_ROMFS
22 uses HAVE_PIRQ_TABLE
23 uses USE_FALLBACK_IMAGE
24 uses HAVE_FALLBACK_BOOT
25 uses HAVE_HARD_RESET
26 uses IRQ_SLOT_COUNT
27 uses HAVE_OPTION_TABLE
28 uses CONFIG_MAX_CPUS
29 uses CONFIG_MAX_PHYSICAL_CPUS
30 uses CONFIG_LOGICAL_CPUS
31 uses CONFIG_IOAPIC
32 uses CONFIG_SMP
33 uses FALLBACK_SIZE
34 uses ROM_SIZE
35 uses ROM_SECTION_SIZE
36 uses ROM_IMAGE_SIZE
37 uses ROM_SECTION_SIZE
38 uses ROM_SECTION_OFFSET
39 uses CONFIG_ROM_PAYLOAD
40 uses CONFIG_ROM_PAYLOAD_START
41 uses PAYLOAD_SIZE
42 uses _ROMBASE
43 uses XIP_ROM_SIZE
44 uses XIP_ROM_BASE
45 uses STACK_SIZE
46 uses HEAP_SIZE
47 # uses USE_OPTION_TABLE
48 # uses CONFIG_LB_MEM_TOPK
49 uses HAVE_ACPI_TABLES
50 uses LB_CKS_RANGE_START
51 uses LB_CKS_RANGE_END
52 uses LB_CKS_LOC
53 uses MAINBOARD
54 uses MAINBOARD_PART_NUMBER
55 uses MAINBOARD_VENDOR
56 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
57 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
58 uses COREBOOT_EXTRA_VERSION
59 uses _RAMBASE
60 uses CONFIG_GDB_STUB
61 uses CROSS_COMPILE
62 uses CC
63 uses HOSTCC
64 uses OBJCOPY
65 uses TTYS0_BAUD
66 uses TTYS0_BASE
67 uses TTYS0_LCS
68 uses DEFAULT_CONSOLE_LOGLEVEL
69 uses MAXIMUM_CONSOLE_LOGLEVEL
70 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
71 uses CONFIG_CONSOLE_SERIAL8250
72 uses HAVE_INIT_TIMER
73 uses CONFIG_GDB_STUB
74 uses CONFIG_CHIP_NAME
75 uses CONFIG_CONSOLE_VGA
76 uses CONFIG_PCI_ROM_RUN
77 # bx_b001- uses K8_HW_MEM_HOLE_SIZEK
78 uses K8_HT_FREQ_1G_SUPPORT
79 uses USE_DCACHE_RAM
80 uses DCACHE_RAM_BASE
81 uses DCACHE_RAM_SIZE
82 uses DCACHE_RAM_GLOBAL_VAR_SIZE
83 uses CONFIG_USE_INIT
84 uses ENABLE_APIC_EXT_ID
85 uses APIC_ID_OFFSET
86 uses LIFT_BSP_APIC_ID
87 uses HT_CHAIN_UNITID_BASE
88 uses HT_CHAIN_END_UNITID_BASE
89 # bx_b001- uses K8_SB_HT_CHAIN_ON_BUS0
90 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
91 # bx_b005+
92 uses SB_HT_CHAIN_ON_BUS0
93 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
94 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
95 uses CONFIG_USE_PRINTK_IN_CAR
96
97 default ROM_SIZE = 512 * 1024
98 default FALLBACK_SIZE = 256 * 1024
99 default HAVE_FALLBACK_BOOT = 1
100 default HAVE_HARD_RESET = 0
101 default HAVE_PIRQ_TABLE = 0
102 default IRQ_SLOT_COUNT = 11     # FIXME?
103 default HAVE_MP_TABLE = 1
104 default HAVE_OPTION_TABLE = 0   # FIXME
105 # Move the default coreboot CMOS range off of AMD RTC registers.
106 default LB_CKS_RANGE_START = 49
107 default LB_CKS_RANGE_END = 122
108 default LB_CKS_LOC = 123
109 default CONFIG_SMP = 1
110 default CONFIG_MAX_CPUS = 2
111 default CONFIG_MAX_PHYSICAL_CPUS = 1
112 default CONFIG_LOGICAL_CPUS = 1
113 default HAVE_ACPI_TABLES = 1
114 # default CONFIG_CHIP_NAME = 1
115
116 # 1G memory hole
117 # bx_b001- default K8_HW_MEM_HOLE_SIZEK = 0x100000
118
119 # Opteron K8 1G HT support
120 default K8_HT_FREQ_1G_SUPPORT = 1
121
122 # HT Unit ID offset, default is 1, the typical one.
123 default HT_CHAIN_UNITID_BASE = 0x0
124
125 # Real SB Unit ID, default is 0x20, mean don't touch it at last.
126 # default HT_CHAIN_END_UNITID_BASE = 0x0
127
128 # Make the SB HT chain on bus 0, default is not (0).
129 # bx_b001- default K8_SB_HT_CHAIN_ON_BUS0 = 2
130
131 # bx_b005+ make the SB HT chain on bus 0.
132 default SB_HT_CHAIN_ON_BUS0 = 1
133
134 # Only offset for SB chain?, default is yes(1).
135 default SB_HT_CHAIN_UNITID_OFFSET_ONLY = 0
136
137 default CONFIG_CONSOLE_VGA = 1          # Needed for VGA.
138 default CONFIG_PCI_ROM_RUN = 1          # Needed for VGA.
139 default USE_DCACHE_RAM = 1
140 default DCACHE_RAM_BASE = 0xcc000
141 default DCACHE_RAM_SIZE = 0x4000
142 default DCACHE_RAM_GLOBAL_VAR_SIZE = 0x01000
143 default CONFIG_USE_INIT = 0
144 default ENABLE_APIC_EXT_ID = 0
145 default APIC_ID_OFFSET = 0x10
146 default LIFT_BSP_APIC_ID = 0
147 default CONFIG_IOAPIC = 1
148 default MAINBOARD_VENDOR = "ASUS"
149 default MAINBOARD_PART_NUMBER = "A8V-E SE"
150 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID = 0x1043
151 # default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID = 0x1234    # FIXME
152 default ROM_IMAGE_SIZE = 64 * 1024
153 default STACK_SIZE = 8 * 1024
154 default HEAP_SIZE = 256 * 1024
155 # More 1M for pgtbl.
156 # default CONFIG_LB_MEM_TOPK = 2048
157 default _RAMBASE = 0x00004000
158 # default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
159 default CONFIG_ROM_PAYLOAD = 1
160 default CC = "$(CROSS_COMPILE)gcc -m32"
161 default HOSTCC = "gcc"
162 default CONFIG_GDB_STUB = 0
163 default CONFIG_USE_PRINTK_IN_CAR = 1
164 default CONFIG_CONSOLE_SERIAL8250 = 1
165 default TTYS0_BAUD = 115200
166 default TTYS0_BASE = 0x3f8
167 default TTYS0_LCS = 0x3         # 8n1
168 default DEFAULT_CONSOLE_LOGLEVEL = 8
169 default MAXIMUM_CONSOLE_LOGLEVEL = 8
170 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL = "MAINBOARD_POWER_ON"
171 #
172 # ROMFS
173 #
174 #
175 default CONFIG_ROMFS=0
176 end