In the process of trying to debug some HT sync problems I added lots of
[coreboot.git] / src / mainboard / asus / a8n_e / Options.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007 Philipp Degler <pdegler@rumms.uni-mannheim.de>
5 ## (Thanks to LSRA University of Mannheim for their support)
6 ##
7 ## This program is free software; you can redistribute it and/or modify
8 ## it under the terms of the GNU General Public License as published by
9 ## the Free Software Foundation; either version 2 of the License, or
10 ## (at your option) any later version.
11 ##
12 ## This program is distributed in the hope that it will be useful,
13 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
14 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 ## GNU General Public License for more details.
16 ##
17 ## You should have received a copy of the GNU General Public License
18 ## along with this program; if not, write to the Free Software
19 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20 ##
21
22 uses HAVE_MP_TABLE
23 uses HAVE_PIRQ_TABLE
24 uses USE_FALLBACK_IMAGE
25 uses USE_FAILOVER_IMAGE
26 uses HAVE_FALLBACK_BOOT
27 uses HAVE_FAILOVER_BOOT
28 uses HAVE_HARD_RESET
29 uses IRQ_SLOT_COUNT
30 uses HAVE_OPTION_TABLE
31 uses CONFIG_MAX_CPUS
32 uses CONFIG_MAX_PHYSICAL_CPUS
33 uses CONFIG_LOGICAL_CPUS
34 uses CONFIG_IOAPIC
35 uses CONFIG_SMP
36 uses FALLBACK_SIZE
37 uses FAILOVER_SIZE
38 uses ROM_SIZE
39 uses ROM_SECTION_SIZE
40 uses ROM_IMAGE_SIZE
41 uses ROM_SECTION_SIZE
42 uses ROM_SECTION_OFFSET
43 uses CONFIG_ROM_PAYLOAD
44 uses CONFIG_ROM_PAYLOAD_START
45 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
46 uses CONFIG_PRECOMPRESSED_PAYLOAD
47 uses PAYLOAD_SIZE
48 uses _ROMBASE
49 uses XIP_ROM_SIZE
50 uses XIP_ROM_BASE
51 uses STACK_SIZE
52 uses HEAP_SIZE
53 uses USE_OPTION_TABLE
54 uses LB_CKS_RANGE_START
55 uses LB_CKS_RANGE_END
56 uses LB_CKS_LOC
57 uses MAINBOARD_PART_NUMBER
58 uses MAINBOARD_VENDOR
59 uses MAINBOARD
60 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
61 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
62 uses COREBOOT_EXTRA_VERSION
63 uses _RAMBASE
64 uses CONFIG_GDB_STUB
65 uses CROSS_COMPILE
66 uses CC
67 uses HOSTCC
68 uses OBJCOPY
69 uses TTYS0_BAUD
70 uses TTYS0_BASE
71 uses TTYS0_LCS
72 uses DEFAULT_CONSOLE_LOGLEVEL
73 uses MAXIMUM_CONSOLE_LOGLEVEL
74 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
75 uses CONFIG_CONSOLE_SERIAL8250
76 uses CONFIG_CONSOLE_BTEXT
77 uses HAVE_INIT_TIMER
78 uses CONFIG_GDB_STUB
79 uses CONFIG_CHIP_NAME
80 uses CONFIG_CONSOLE_VGA
81 uses CONFIG_PCI_ROM_RUN
82 uses HW_MEM_HOLE_SIZEK
83 uses USE_DCACHE_RAM
84 uses DCACHE_RAM_BASE
85 uses DCACHE_RAM_SIZE
86 uses CONFIG_USE_INIT
87 uses DCACHE_RAM_GLOBAL_VAR_SIZE
88 uses CONFIG_AP_CODE_IN_CAR
89 uses MEM_TRAIN_SEQ
90 uses WAIT_BEFORE_CPUS_INIT
91 uses ENABLE_APIC_EXT_ID
92 uses APIC_ID_OFFSET
93 uses LIFT_BSP_APIC_ID
94 uses CONFIG_PCI_64BIT_PREF_MEM
95 uses HT_CHAIN_UNITID_BASE
96 uses HT_CHAIN_END_UNITID_BASE
97 uses SB_HT_CHAIN_ON_BUS0
98 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
99 uses CONFIG_LB_MEM_TOPK
100 uses CONFIG_USE_PRINTK_IN_CAR
101
102 default ROM_SIZE = 512 * 1024
103 default ROM_IMAGE_SIZE = 64 * 1024
104 default FALLBACK_SIZE = 252 * 1024
105 default FAILOVER_SIZE = 4 * 1024
106 default HAVE_FALLBACK_BOOT = 1
107 default HAVE_FAILOVER_BOOT = 1
108 default HAVE_HARD_RESET = 1
109 default HAVE_PIRQ_TABLE = 1
110 default IRQ_SLOT_COUNT = 13
111 default HAVE_MP_TABLE = 1
112 default HAVE_OPTION_TABLE = 1
113 # Move the default coreboot CMOS range off of AMD RTC registers.
114 default LB_CKS_RANGE_START = 49
115 default LB_CKS_RANGE_END = 122
116 default LB_CKS_LOC = 123
117 # SMP support (only worry about 2 micro processors).
118 default CONFIG_SMP = 1
119 default CONFIG_MAX_CPUS = 2
120 default CONFIG_MAX_PHYSICAL_CPUS = 1
121 default CONFIG_LOGICAL_CPUS = 1
122 # 1G memory hole.
123 default HW_MEM_HOLE_SIZEK = 0x100000
124 # HT Unit ID offset, default is 1, the typical one.
125 default HT_CHAIN_UNITID_BASE = 0
126 # Real SB Unit ID, default is 0x20, mean don't touch it at last.
127 # default HT_CHAIN_END_UNITID_BASE = 0x10
128 # Make the SB HT chain on bus 0, default is not (0).
129 default SB_HT_CHAIN_ON_BUS0 = 2
130 # Only offset for SB chain?, default is yes(1).
131 default SB_HT_CHAIN_UNITID_OFFSET_ONLY = 0
132 # default CONFIG_CONSOLE_BTEXT = 1              # BTEXT console
133 default CONFIG_CONSOLE_VGA = 1                  # For VGA console
134 default CONFIG_PCI_ROM_RUN = 1                  # For VGA console
135 default USE_DCACHE_RAM = 1
136 default DCACHE_RAM_BASE = 0xc8000
137 default DCACHE_RAM_SIZE = 32 * 1024
138 default DCACHE_RAM_GLOBAL_VAR_SIZE = 4 * 1024
139 default CONFIG_USE_INIT = 0
140 default CONFIG_AP_CODE_IN_CAR = 0
141 default MEM_TRAIN_SEQ = 2
142 default WAIT_BEFORE_CPUS_INIT = 0
143 # default ENABLE_APIC_EXT_ID = 0
144 # default APIC_ID_OFFSET = 0x10
145 # default LIFT_BSP_APIC_ID = 0
146 # default CONFIG_PCI_64BIT_PREF_MEM = 1
147 default CONFIG_IOAPIC = 1
148 default MAINBOARD_PART_NUMBER = "A8N-E"
149 default MAINBOARD_VENDOR = "ASUS"
150 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID = 0x1043
151 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID = 0x815a
152 default STACK_SIZE = 8 * 1024
153 default HEAP_SIZE = 16 * 1024
154 # Only use the option table in a normal image.
155 default USE_OPTION_TABLE = (!USE_FALLBACK_IMAGE) && (!USE_FAILOVER_IMAGE)
156 default _RAMBASE = 0x00004000
157 default CONFIG_ROM_PAYLOAD = 1
158 default CC = "$(CROSS_COMPILE)gcc -m32"
159 default HOSTCC = "gcc"
160 default CONFIG_GDB_STUB = 0
161 default CONFIG_USE_PRINTK_IN_CAR=1
162 default CONFIG_CONSOLE_SERIAL8250 = 1
163 default TTYS0_BAUD = 115200
164 default TTYS0_BASE = 0x3f8
165 default TTYS0_LCS = 0x3
166 default DEFAULT_CONSOLE_LOGLEVEL = 8
167 default MAXIMUM_CONSOLE_LOGLEVEL = 8
168 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL = "MAINBOARD_POWER_ON"
169
170 end