This does away with CONFIG_ROM_PAYLOAD_START and CONFIG_PAYLOAD_SIZE.
[coreboot.git] / src / mainboard / arima / hdama / Options.lb
1 uses CONFIG_HAVE_MP_TABLE
2 uses CONFIG_HAVE_PIRQ_TABLE
3 uses CONFIG_USE_FALLBACK_IMAGE
4 uses CONFIG_HAVE_FALLBACK_BOOT
5 uses CONFIG_HAVE_HARD_RESET
6 uses CONFIG_IRQ_SLOT_COUNT
7 uses CONFIG_HAVE_OPTION_TABLE
8 uses CONFIG_MAX_CPUS
9 uses CONFIG_MAX_PHYSICAL_CPUS
10 uses CONFIG_IOAPIC
11 uses CONFIG_SMP
12 uses CONFIG_FALLBACK_SIZE
13 uses CONFIG_ROM_SIZE
14 uses CONFIG_ROM_SECTION_SIZE
15 uses CONFIG_ROM_IMAGE_SIZE
16 uses CONFIG_ROM_SECTION_SIZE
17 uses CONFIG_ROM_SECTION_OFFSET
18 uses CONFIG_ROM_PAYLOAD
19 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
20 uses CONFIG_PRECOMPRESSED_PAYLOAD
21 uses CONFIG_ROMBASE
22 uses CONFIG_XIP_ROM_SIZE
23 uses CONFIG_XIP_ROM_BASE
24 uses CONFIG_STACK_SIZE
25 uses CONFIG_HEAP_SIZE
26 uses CONFIG_USE_OPTION_TABLE
27 uses CONFIG_LB_CKS_RANGE_START
28 uses CONFIG_LB_CKS_RANGE_END
29 uses CONFIG_LB_CKS_LOC
30 uses CONFIG_MAINBOARD
31 uses CONFIG_MAINBOARD_PART_NUMBER
32 uses CONFIG_MAINBOARD_VENDOR
33 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
34 uses CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
35 uses COREBOOT_EXTRA_VERSION
36 uses CONFIG_RAMBASE
37 uses CONFIG_TTYS0_BAUD
38 uses CONFIG_TTYS0_BASE
39 uses CONFIG_TTYS0_LCS
40 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
41 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
42 uses CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL
43 uses CONFIG_CONSOLE_SERIAL8250
44 uses CONFIG_HAVE_INIT_TIMER
45 uses CONFIG_GDB_STUB
46 uses CONFIG_CROSS_COMPILE
47 uses CC
48 uses HOSTCC
49 uses CONFIG_OBJCOPY
50 uses CONFIG_CONSOLE_VGA
51 uses CONFIG_PCI_ROM_RUN
52 uses CONFIG_LOGICAL_CPUS
53 uses CONFIG_USE_DCACHE_RAM
54 uses CONFIG_DCACHE_RAM_BASE
55 uses CONFIG_DCACHE_RAM_SIZE
56 uses CONFIG_USE_INIT
57 uses CONFIG_USE_PRINTK_IN_CAR
58
59 ###
60 ### Build options
61 ###
62
63 ##
64 ## CONFIG_LOGICAL_CPUS enables dual core support
65 ##
66 default CONFIG_LOGICAL_CPUS=1
67
68 ##
69 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
70 ##
71 default CONFIG_ROM_SIZE=524288
72
73 ##
74 ## CONFIG_FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
75 ##
76 default CONFIG_FALLBACK_SIZE = CONFIG_ROM_IMAGE_SIZE
77
78 ##
79 ## Build code for the fallback boot
80 ##
81 default CONFIG_HAVE_FALLBACK_BOOT=1
82
83 ##
84 ## Build code to reset the motherboard from coreboot
85 ##
86 default CONFIG_HAVE_HARD_RESET=1
87
88 ##
89 ## Build code to export a programmable irq routing table
90 ##
91 default CONFIG_HAVE_PIRQ_TABLE=1
92 default CONFIG_IRQ_SLOT_COUNT=9
93
94 ##
95 ## Build code to export an x86 MP table
96 ## Useful for specifying IRQ routing values
97 ##
98 default CONFIG_HAVE_MP_TABLE=1
99
100 ##
101 ## Build code to export a CMOS option table
102 ##
103 default CONFIG_HAVE_OPTION_TABLE=1
104
105 ##
106 ## Move the default coreboot cmos range off of AMD RTC registers
107 ##
108 default CONFIG_LB_CKS_RANGE_START=49
109 default CONFIG_LB_CKS_RANGE_END=122
110 default CONFIG_LB_CKS_LOC=123
111
112 ##
113 ## Build code for SMP support
114 ## Only worry about 2 micro processors
115 ##
116 default CONFIG_SMP=1
117 default CONFIG_MAX_CPUS=4
118 default CONFIG_MAX_PHYSICAL_CPUS=2
119
120 ##
121 ## Build code to setup a generic IOAPIC
122 ##
123 default CONFIG_IOAPIC=1
124
125 ##
126 ## enable CACHE_AS_RAM specifics
127 ##
128 default CONFIG_USE_DCACHE_RAM=1
129 default CONFIG_DCACHE_RAM_BASE=0xcf000
130 default CONFIG_DCACHE_RAM_SIZE=0x1000
131 default CONFIG_USE_INIT=0
132  
133 #VGA
134 default CONFIG_CONSOLE_VGA=1
135 default CONFIG_PCI_ROM_RUN=1
136
137 ##
138 ## Clean up the motherboard id strings
139 ##
140 default CONFIG_MAINBOARD_PART_NUMBER="HDAMA"
141 default CONFIG_MAINBOARD_VENDOR="ARIMA"
142 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x161f
143 default CONFIG_MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x3016
144
145
146 ###
147 ### coreboot layout values
148 ###
149
150 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
151 default CONFIG_ROM_IMAGE_SIZE = 65536
152
153 ##
154 ## Use a small 8K stack
155 ##
156 default CONFIG_STACK_SIZE=0x2000
157
158 ##
159 ## Use a small 16K heap
160 ##
161 default CONFIG_HEAP_SIZE=0x4000
162
163 ##
164 ## Only use the option table in a normal image
165 ##
166 default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
167
168 ##
169 ## Coreboot C code runs at this location in RAM
170 ##
171 default CONFIG_RAMBASE=0x00004000
172
173 ##
174 ## Load the payload from the ROM
175 ##
176 default CONFIG_ROM_PAYLOAD = 1
177
178 ###
179 ### Defaults of options that you may want to override in the target config file
180 ### 
181
182 ##
183 ## The default compiler
184 ##
185 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
186 default HOSTCC="gcc"
187
188 ##
189 ## Disable the gdb stub by default
190 ##
191 default CONFIG_GDB_STUB=0
192
193 default CONFIG_USE_PRINTK_IN_CAR=1
194
195 ##
196 ## The Serial Console
197 ##
198
199 # To Enable the Serial Console
200 default CONFIG_CONSOLE_SERIAL8250=1
201
202 ## Select the serial console baud rate
203 default CONFIG_TTYS0_BAUD=115200
204 #default CONFIG_TTYS0_BAUD=57600
205 #default CONFIG_TTYS0_BAUD=38400
206 #default CONFIG_TTYS0_BAUD=19200
207 #default CONFIG_TTYS0_BAUD=9600
208 #default CONFIG_TTYS0_BAUD=4800
209 #default CONFIG_TTYS0_BAUD=2400
210 #default CONFIG_TTYS0_BAUD=1200
211
212 # Select the serial console base port
213 default CONFIG_TTYS0_BASE=0x3f8
214
215 # Select the serial protocol
216 # This defaults to 8 data bits, 1 stop bit, and no parity
217 default CONFIG_TTYS0_LCS=0x3
218
219 ##
220 ### Select the coreboot loglevel
221 ##
222 ## EMERG      1   system is unusable               
223 ## ALERT      2   action must be taken immediately 
224 ## CRIT       3   critical conditions              
225 ## ERR        4   error conditions                 
226 ## WARNING    5   warning conditions               
227 ## NOTICE     6   normal but significant condition 
228 ## INFO       7   informational                    
229 ## CONFIG_DEBUG      8   debug-level messages             
230 ## SPEW       9   Way too many details             
231
232 ## Request this level of debugging output
233 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
234 ## At a maximum only compile in this level of debugging
235 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
236
237 ##
238 ## Select power on after power fail setting
239 default CONFIG_MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
240
241 ### End Options.lb
242 end