remove DK8HTX, it's an old duplicate version of dk8_htx
[coreboot.git] / src / mainboard / Iwill / dk8_htx / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses HAVE_ACPI_TABLES
4 uses ACPI_SSDTX_NUM
5 uses USE_FALLBACK_IMAGE
6 uses USE_FAILOVER_IMAGE
7 uses HAVE_FALLBACK_BOOT
8 uses HAVE_FAILOVER_BOOT
9 uses HAVE_HARD_RESET
10 uses IRQ_SLOT_COUNT
11 uses HAVE_OPTION_TABLE
12 uses CONFIG_MAX_CPUS
13 uses CONFIG_MAX_PHYSICAL_CPUS
14 uses CONFIG_LOGICAL_CPUS
15 uses CONFIG_IOAPIC
16 uses CONFIG_SMP
17 uses FALLBACK_SIZE
18 uses FAILOVER_SIZE
19 uses ROM_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_IMAGE_SIZE
22 uses ROM_SECTION_SIZE
23 uses ROM_SECTION_OFFSET
24 uses CONFIG_ROM_STREAM
25 uses CONFIG_ROM_STREAM_START
26 uses CONFIG_COMPRESSED_ROM_STREAM
27 uses PAYLOAD_SIZE
28 uses _ROMBASE
29 uses XIP_ROM_SIZE
30 uses XIP_ROM_BASE
31 uses STACK_SIZE
32 uses HEAP_SIZE
33 uses USE_OPTION_TABLE
34 uses LB_CKS_RANGE_START
35 uses LB_CKS_RANGE_END
36 uses LB_CKS_LOC
37 uses MAINBOARD_PART_NUMBER
38 uses MAINBOARD_VENDOR
39 uses MAINBOARD
40 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
41 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
42 uses LINUXBIOS_EXTRA_VERSION
43 uses _RAMBASE
44 uses TTYS0_BAUD
45 uses TTYS0_BASE
46 uses TTYS0_LCS
47 uses DEFAULT_CONSOLE_LOGLEVEL
48 uses MAXIMUM_CONSOLE_LOGLEVEL
49 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
50 uses CONFIG_CONSOLE_SERIAL8250
51 uses HAVE_INIT_TIMER
52 uses CONFIG_GDB_STUB
53 uses CONFIG_GDB_STUB
54 uses CROSS_COMPILE
55 uses CC
56 uses HOSTCC
57 uses OBJCOPY
58 uses CONFIG_CHIP_NAME
59 uses CONFIG_CONSOLE_VGA
60 uses CONFIG_PCI_ROM_RUN
61 uses HW_MEM_HOLE_SIZEK
62 uses HW_MEM_HOLE_SIZE_AUTO_INC
63 uses K8_HT_FREQ_1G_SUPPORT
64
65 uses HT_CHAIN_UNITID_BASE
66 uses HT_CHAIN_END_UNITID_BASE
67 uses SB_HT_CHAIN_ON_BUS0
68 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
69
70 uses USE_DCACHE_RAM
71 uses DCACHE_RAM_BASE
72 uses DCACHE_RAM_SIZE
73 uses DCACHE_RAM_GLOBAL_VAR_SIZE
74 uses CONFIG_USE_INIT
75
76 uses SERIAL_CPU_INIT
77
78 uses ENABLE_APIC_EXT_ID
79 uses APIC_ID_OFFSET
80 uses LIFT_BSP_APIC_ID
81
82 uses CONFIG_PCI_64BIT_PREF_MEM
83
84 uses CONFIG_LB_MEM_TOPK
85
86 uses CONFIG_AP_CODE_IN_CAR
87
88 uses MEM_TRAIN_SEQ
89
90 uses WAIT_BEFORE_CPUS_INIT
91
92 uses CONFIG_USE_PRINTK_IN_CAR
93
94 ###
95 ### Build options
96 ###
97
98 ##
99 ## ROM_SIZE is the size of boot ROM that this board will use.
100 ##
101 default ROM_SIZE=524288
102
103 ##
104 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
105 ##
106 #default FALLBACK_SIZE=131072
107 #default FALLBACK_SIZE=0x40000
108
109 #FALLBACK: 256K-4K
110 default FALLBACK_SIZE=0x3f000
111 #FAILOVER: 4K
112 default FAILOVER_SIZE=0x01000
113
114 #more 1M for pgtbl
115 default CONFIG_LB_MEM_TOPK=2048
116
117 ##
118 ## Build code for the fallback boot
119 ##
120 default HAVE_FALLBACK_BOOT=1
121 default HAVE_FAILOVER_BOOT=1
122
123 ##
124 ## Build code to reset the motherboard from linuxBIOS
125 ##
126 default HAVE_HARD_RESET=1
127
128 ##
129 ## Build code to export a programmable irq routing table
130 ##
131 default HAVE_PIRQ_TABLE=1
132 default IRQ_SLOT_COUNT=11
133
134 ##
135 ## Build code to export an x86 MP table
136 ## Useful for specifying IRQ routing values
137 ##
138 default HAVE_MP_TABLE=1
139
140 ## ACPI tables will be included
141 default HAVE_ACPI_TABLES=1
142 ## extra SSDT num
143 default ACPI_SSDTX_NUM=3
144
145 ##
146 ## Build code to export a CMOS option table
147 ##
148 default HAVE_OPTION_TABLE=1
149
150 ##
151 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
152 ##
153 default LB_CKS_RANGE_START=49
154 default LB_CKS_RANGE_END=122
155 default LB_CKS_LOC=123
156
157 ##
158 ## Build code for SMP support
159 ## Only worry about 2 micro processors
160 ##
161 default CONFIG_SMP=1
162 default CONFIG_MAX_CPUS=4
163 default CONFIG_MAX_PHYSICAL_CPUS=2
164 default CONFIG_LOGICAL_CPUS=1
165
166 default SERIAL_CPU_INIT=0
167
168 default ENABLE_APIC_EXT_ID=0
169 default APIC_ID_OFFSET=0x10
170 default LIFT_BSP_APIC_ID=1
171
172 #CHIP_NAME ?
173 default CONFIG_CHIP_NAME=1
174
175 #memory hole size, 0 mean disable, others will enable the hole, at that case if it is small than mmio_basek, it will use mmio_basek instead. 
176 #2G
177 #default HW_MEM_HOLE_SIZEK=0x200000
178 #1G
179 #default HW_MEM_HOLE_SIZEK=0x100000
180 #512M
181 default HW_MEM_HOLE_SIZEK=0x80000
182
183 #make auto increase hole size to avoid hole_startk equal to basek so as to make some kernel happy
184 #default HW_MEM_HOLE_SIZE_AUTO_INC=1
185
186 #Opteron K8 1G HT Support
187 default K8_HT_FREQ_1G_SUPPORT=1
188
189 #VGA Console
190 default CONFIG_CONSOLE_VGA=1
191 default CONFIG_PCI_ROM_RUN=1
192
193 #HT Unit ID offset, default is 1, the typical one
194 default HT_CHAIN_UNITID_BASE=0xa
195
196 #real SB Unit ID, default is 0x20, mean dont touch it at last
197 default HT_CHAIN_END_UNITID_BASE=0x6
198
199 #make the SB HT chain on bus 0, default is not (0)
200 default SB_HT_CHAIN_ON_BUS0=2
201
202 #only offset for SB chain?, default is yes(1)
203 #default SB_HT_CHAIN_UNITID_OFFSET_ONLY=0
204
205 #allow capable device use that above 4G
206 #default CONFIG_PCI_64BIT_PREF_MEM=1
207
208 ##
209 ## enable CACHE_AS_RAM specifics
210 ##
211 default USE_DCACHE_RAM=1
212 default DCACHE_RAM_BASE=0xc4000
213 default DCACHE_RAM_SIZE=0x0c000
214 default DCACHE_RAM_GLOBAL_VAR_SIZE=0x01000
215 default CONFIG_USE_INIT=0
216
217 ##
218 ## for rev F training on AP purpose
219 ##
220 #default CONFIG_AP_CODE_IN_CAR=1
221 #default MEM_TRAIN_SEQ=1
222 #default WAIT_BEFORE_CPUS_INIT=1
223
224 ##
225 ## Build code to setup a generic IOAPIC
226 ##
227 default CONFIG_IOAPIC=1
228
229 ##
230 ## Clean up the motherboard id strings
231 ##
232 default MAINBOARD_PART_NUMBER="dk8_htx"
233 default MAINBOARD_VENDOR="Iwill"
234 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x1022
235 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2b80
236
237 ###
238 ### LinuxBIOS layout values
239 ###
240
241 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
242 default ROM_IMAGE_SIZE = 65536
243
244 ##
245 ## Use a small 8K stack
246 ##
247 default STACK_SIZE=0x2000
248
249 ##
250 ## Use a small 32K heap
251 ##
252 default HEAP_SIZE=0x8000
253
254 ##
255 ## Only use the option table in a normal image
256 ##
257 default USE_OPTION_TABLE = (!USE_FALLBACK_IMAGE) && (!USE_FAILOVER_IMAGE )
258
259 ##
260 ## LinuxBIOS C code runs at this location in RAM
261 ##
262 default _RAMBASE=0x00100000
263
264 ##
265 ## Load the payload from the ROM
266 ##
267 default CONFIG_ROM_STREAM = 1
268
269 #default CONFIG_COMPRESSED_ROM_STREAM = 1
270
271 ###
272 ### Defaults of options that you may want to override in the target config file
273 ### 
274
275 ##
276 ## The default compiler
277 ##
278 default CC="$(CROSS_COMPILE)gcc -m32"
279 default HOSTCC="gcc"
280
281 ##
282 ## Disable the gdb stub by default
283 ## 
284 default CONFIG_GDB_STUB=0
285
286 ##
287 ## The Serial Console
288 ##
289 default CONFIG_USE_PRINTK_IN_CAR=1
290
291 # To Enable the Serial Console
292 default CONFIG_CONSOLE_SERIAL8250=1
293
294 ## Select the serial console baud rate
295 default TTYS0_BAUD=115200
296 #default TTYS0_BAUD=57600
297 #default TTYS0_BAUD=38400
298 #default TTYS0_BAUD=19200
299 #default TTYS0_BAUD=9600
300 #default TTYS0_BAUD=4800
301 #default TTYS0_BAUD=2400
302 #default TTYS0_BAUD=1200
303
304 # Select the serial console base port
305 default TTYS0_BASE=0x3f8
306
307 # Select the serial protocol
308 # This defaults to 8 data bits, 1 stop bit, and no parity
309 default TTYS0_LCS=0x3
310
311 ##
312 ### Select the linuxBIOS loglevel
313 ##
314 ## EMERG      1   system is unusable               
315 ## ALERT      2   action must be taken immediately 
316 ## CRIT       3   critical conditions              
317 ## ERR        4   error conditions                 
318 ## WARNING    5   warning conditions               
319 ## NOTICE     6   normal but significant condition 
320 ## INFO       7   informational                    
321 ## DEBUG      8   debug-level messages             
322 ## SPEW       9   Way too many details             
323
324 ## Request this level of debugging output
325 default  DEFAULT_CONSOLE_LOGLEVEL=8
326 ## At a maximum only compile in this level of debugging
327 default  MAXIMUM_CONSOLE_LOGLEVEL=8
328
329 ##
330 ## Select power on after power fail setting
331 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
332
333 ### End Options.lb
334 end