remove DK8HTX, it's an old duplicate version of dk8_htx
[coreboot.git] / src / mainboard / Iwill / DK8S2 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses IRQ_SLOT_COUNT
7 uses HAVE_OPTION_TABLE
8 uses CONFIG_MAX_CPUS
9 uses CONFIG_MAX_PHYSICAL_CPUS
10 uses CONFIG_IOAPIC
11 uses CONFIG_SMP
12 uses FALLBACK_SIZE
13 uses ROM_SIZE
14 uses ROM_SECTION_SIZE
15 uses ROM_IMAGE_SIZE
16 uses ROM_SECTION_SIZE
17 uses ROM_SECTION_OFFSET
18 uses CONFIG_ROM_STREAM
19 uses CONFIG_ROM_STREAM_START
20 uses PAYLOAD_SIZE
21 uses _ROMBASE
22 uses XIP_ROM_SIZE
23 uses XIP_ROM_BASE
24 uses STACK_SIZE
25 uses HEAP_SIZE
26 uses USE_OPTION_TABLE
27 uses LB_CKS_RANGE_START
28 uses LB_CKS_RANGE_END
29 uses LB_CKS_LOC
30 uses MAINBOARD
31 uses MAINBOARD_PART_NUMBER
32 uses MAINBOARD_VENDOR
33 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
34 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
35 uses LINUXBIOS_EXTRA_VERSION
36 uses _RAMBASE
37 uses TTYS0_BAUD
38 uses TTYS0_BASE
39 uses TTYS0_LCS
40 uses DEFAULT_CONSOLE_LOGLEVEL
41 uses MAXIMUM_CONSOLE_LOGLEVEL
42 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
43 uses CONFIG_CONSOLE_SERIAL8250
44 uses HAVE_INIT_TIMER
45 uses CONFIG_GDB_STUB
46 uses CROSS_COMPILE
47 uses CC
48 uses HOSTCC
49 uses OBJCOPY
50
51 uses CONFIG_USE_INIT
52
53 ## ROM_SIZE is the size of boot ROM that this board will use.
54 default ROM_SIZE=524288
55
56 ###
57 ### Build options
58 ###
59
60 ##
61 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
62 ##
63 default FALLBACK_SIZE=0x40000
64
65 ##
66 ## Build code for the fallback boot
67 ##
68 default HAVE_FALLBACK_BOOT=1
69
70 ##
71 ## Build code to reset the motherboard from linuxBIOS
72 ##
73 default HAVE_HARD_RESET=1
74
75 ##
76 ## Build code to export a programmable irq routing table
77 ##
78 default HAVE_PIRQ_TABLE=1
79 default IRQ_SLOT_COUNT=9
80
81 ##
82 ## Build code to export an x86 MP table
83 ## Useful for specifying IRQ routing values
84 ##
85 default HAVE_MP_TABLE=1
86
87 ##
88 ## Build code to export a CMOS option table
89 ##
90 default HAVE_OPTION_TABLE=1
91
92 ##
93 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
94 ##
95 default LB_CKS_RANGE_START=49
96 default LB_CKS_RANGE_END=122
97 default LB_CKS_LOC=123
98
99 ##
100 ## Build code for SMP support
101 ## Only worry about 2 micro processors
102 ##
103 default CONFIG_SMP=1
104 default CONFIG_MAX_CPUS=2
105 default CONFIG_MAX_PHYSICAL_CPUS=2
106
107 ##
108 ## Build code to setup a generic IOAPIC
109 ##
110 default CONFIG_IOAPIC=1
111
112 ##
113 ## Clean up the motherboard id strings
114 ##
115 default MAINBOARD_PART_NUMBER="HDAMA"
116 default MAINBOARD_VENDOR="ARIMA"
117 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x161f
118 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x3016
119
120
121 ###
122 ### LinuxBIOS layout values
123 ###
124
125 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
126 default ROM_IMAGE_SIZE = 65536
127
128 ##
129 ## Use a small 8K stack
130 ##
131 default STACK_SIZE=0x2000
132
133 ##
134 ## Use a small 16K heap
135 ##
136 default HEAP_SIZE=0x4000
137
138 ##
139 ## Only use the option table in a normal image
140 ##
141 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
142
143 ##
144 ## LinuxBIOS C code runs at this location in RAM
145 ##
146 default _RAMBASE=0x00004000
147
148 ##
149 ## Load the payload from the ROM
150 ##
151 default CONFIG_ROM_STREAM = 1
152
153 ###
154 ### Defaults of options that you may want to override in the target config file
155 ### 
156
157 ##
158 ## The default compiler
159 ##
160 #default CC="$(CROSS_COMPILE)gcc -m32"
161 #default HOSTCC="gcc"
162
163 ##
164 ## Disable the gdb stub by default
165 ##
166 default CONFIG_GDB_STUB=0
167
168 ##
169 ## The Serial Console
170 ##
171
172 # To Enable the Serial Console
173 default CONFIG_CONSOLE_SERIAL8250=1
174
175 ## Select the serial console baud rate
176 default TTYS0_BAUD=115200
177 #default TTYS0_BAUD=57600
178 #default TTYS0_BAUD=38400
179 #default TTYS0_BAUD=19200
180 #default TTYS0_BAUD=9600
181 #default TTYS0_BAUD=4800
182 #default TTYS0_BAUD=2400
183 #default TTYS0_BAUD=1200
184
185 # Select the serial console base port
186 default TTYS0_BASE=0x3f8
187
188 # Select the serial protocol
189 # This defaults to 8 data bits, 1 stop bit, and no parity
190 default TTYS0_LCS=0x3
191
192 ##
193 ### Select the linuxBIOS loglevel
194 ##
195 ## EMERG      1   system is unusable               
196 ## ALERT      2   action must be taken immediately 
197 ## CRIT       3   critical conditions              
198 ## ERR        4   error conditions                 
199 ## WARNING    5   warning conditions               
200 ## NOTICE     6   normal but significant condition 
201 ## INFO       7   informational                    
202 ## DEBUG      8   debug-level messages             
203 ## SPEW       9   Way too many details             
204
205 ## Request this level of debugging output
206 default  DEFAULT_CONSOLE_LOGLEVEL=8
207 ## At a maximum only compile in this level of debugging
208 default  MAXIMUM_CONSOLE_LOGLEVEL=8
209
210 ##
211 ## Select power on after power fail setting
212 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
213
214 ### End Options.lb
215 end