oops. always run abuild on a clean tree with no other patches applied.
[coreboot.git] / src / include / ehci.h
1 /*
2  * This file is part of the coreboot project.
3  *
4  * It was taken from the Linux kernel (include/linux/usb/ehci_def.h).
5  *
6  * Copyright (C) 2001-2002 David Brownell
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License as published by the
10  * Free Software Foundation; either version 2 of the License, or (at your
11  * option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful, but
14  * WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15  * or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16  * for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software Foundation,
20  * Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  */
22
23 #ifndef EHCI_H
24 #define EHCI_H
25
26 /* EHCI register interface, corresponds to EHCI Revision 0.95 specification */
27
28 /* Section 2.2 Host Controller Capability Registers */
29 struct ehci_caps {
30         /* these fields are specified as 8 and 16 bit registers,
31          * but some hosts can't perform 8 or 16 bit PCI accesses.
32          */
33         u32             hc_capbase;
34 #define HC_LENGTH(p)            (((p)>>00)&0x00ff)      /* bits 7:0 */
35 #define HC_VERSION(p)           (((p)>>16)&0xffff)      /* bits 31:16 */
36         u32             hcs_params;     /* HCSPARAMS - offset 0x4 */
37 #define HCS_DEBUG_PORT(p)       (((p)>>20)&0xf) /* bits 23:20, debug port? */
38 #define HCS_INDICATOR(p)        ((p)&(1 << 16)) /* true: has port indicators */
39 #define HCS_N_CC(p)             (((p)>>12)&0xf) /* bits 15:12, #companion HCs */
40 #define HCS_N_PCC(p)            (((p)>>8)&0xf)  /* bits 11:8, ports per CC */
41 #define HCS_PORTROUTED(p)       ((p)&(1 << 7))  /* true: port routing */
42 #define HCS_PPC(p)              ((p)&(1 << 4))  /* true: port power control */
43 #define HCS_N_PORTS(p)          (((p)>>0)&0xf)  /* bits 3:0, ports on HC */
44
45         u32             hcc_params;      /* HCCPARAMS - offset 0x8 */
46 /* EHCI 1.1 addendum */
47 #define HCC_32FRAME_PERIODIC_LIST(p)    ((p)&(1 << 19))
48 #define HCC_PER_PORT_CHANGE_EVENT(p)    ((p)&(1 << 18))
49 #define HCC_LPM(p)                      ((p)&(1 << 17))
50 #define HCC_HW_PREFETCH(p)              ((p)&(1 << 16))
51
52 #define HCC_EXT_CAPS(p)         (((p)>>8)&0xff) /* for pci extended caps */
53 #define HCC_ISOC_CACHE(p)       ((p)&(1 << 7))  /* true: can cache isoc frame */
54 #define HCC_ISOC_THRES(p)       (((p)>>4)&0x7)  /* bits 6:4, uframes cached */
55 #define HCC_CANPARK(p)          ((p)&(1 << 2))  /* true: can park on async qh */
56 #define HCC_PGM_FRAMELISTLEN(p) ((p)&(1 << 1))  /* true: periodic_size changes*/
57 #define HCC_64BIT_ADDR(p)       ((p)&(1))       /* true: can use 64-bit addr */
58         u8              portroute[8];    /* nibbles for routing - offset 0xC */
59 } __attribute__ ((packed));
60
61
62 /* Section 2.3 Host Controller Operational Registers */
63 struct ehci_regs {
64
65         /* USBCMD: offset 0x00 */
66         u32             command;
67
68 /* EHCI 1.1 addendum */
69 #define CMD_HIRD        (0xf<<24)       /* host initiated resume duration */
70 #define CMD_PPCEE       (1<<15)         /* per port change event enable */
71 #define CMD_FSP         (1<<14)         /* fully synchronized prefetch */
72 #define CMD_ASPE        (1<<13)         /* async schedule prefetch enable */
73 #define CMD_PSPE        (1<<12)         /* periodic schedule prefetch enable */
74 /* 23:16 is r/w intr rate, in microframes; default "8" == 1/msec */
75 #define CMD_PARK        (1<<11)         /* enable "park" on async qh */
76 #define CMD_PARK_CNT(c) (((c)>>8)&3)    /* how many transfers to park for */
77 #define CMD_LRESET      (1<<7)          /* partial reset (no ports, etc) */
78 #define CMD_IAAD        (1<<6)          /* "doorbell" interrupt async advance */
79 #define CMD_ASE         (1<<5)          /* async schedule enable */
80 #define CMD_PSE         (1<<4)          /* periodic schedule enable */
81 /* 3:2 is periodic frame list size */
82 #define CMD_RESET       (1<<1)          /* reset HC not bus */
83 #define CMD_RUN         (1<<0)          /* start/stop HC */
84
85         /* USBSTS: offset 0x04 */
86         u32             status;
87 #define STS_PPCE_MASK   (0xff<<16)      /* Per-Port change event 1-16 */
88 #define STS_ASS         (1<<15)         /* Async Schedule Status */
89 #define STS_PSS         (1<<14)         /* Periodic Schedule Status */
90 #define STS_RECL        (1<<13)         /* Reclamation */
91 #define STS_HALT        (1<<12)         /* Not running (any reason) */
92 /* some bits reserved */
93         /* these STS_* flags are also intr_enable bits (USBINTR) */
94 #define STS_IAA         (1<<5)          /* Interrupted on async advance */
95 #define STS_FATAL       (1<<4)          /* such as some PCI access errors */
96 #define STS_FLR         (1<<3)          /* frame list rolled over */
97 #define STS_PCD         (1<<2)          /* port change detect */
98 #define STS_ERR         (1<<1)          /* "error" completion (overflow, ...) */
99 #define STS_INT         (1<<0)          /* "normal" completion (short, ...) */
100
101         /* USBINTR: offset 0x08 */
102         u32             intr_enable;
103
104         /* FRINDEX: offset 0x0C */
105         u32             frame_index;    /* current microframe number */
106         /* CTRLDSSEGMENT: offset 0x10 */
107         u32             segment;        /* address bits 63:32 if needed */
108         /* PERIODICLISTBASE: offset 0x14 */
109         u32             frame_list;     /* points to periodic list */
110         /* ASYNCLISTADDR: offset 0x18 */
111         u32             async_next;     /* address of next async queue head */
112
113         u32             reserved[9];
114
115         /* CONFIGFLAG: offset 0x40 */
116         u32             configured_flag;
117 #define FLAG_CF         (1<<0)          /* true: we'll support "high speed" */
118
119         /* PORTSC: offset 0x44 */
120         u32             port_status[0]; /* up to N_PORTS */
121 /* EHCI 1.1 addendum */
122 #define PORTSC_SUSPEND_STS_ACK 0
123 #define PORTSC_SUSPEND_STS_NYET 1
124 #define PORTSC_SUSPEND_STS_STALL 2
125 #define PORTSC_SUSPEND_STS_ERR 3
126
127 #define PORT_DEV_ADDR   (0x7f<<25)              /* device address */
128 #define PORT_SSTS       (0x3<<23)               /* suspend status */
129 /* 31:23 reserved */
130 #define PORT_WKOC_E     (1<<22)         /* wake on overcurrent (enable) */
131 #define PORT_WKDISC_E   (1<<21)         /* wake on disconnect (enable) */
132 #define PORT_WKCONN_E   (1<<20)         /* wake on connect (enable) */
133 /* 19:16 for port testing */
134 #define PORT_TEST_PKT   (0x4<<16)       /* Port Test Control - packet test */
135 #define PORT_LED_OFF    (0<<14)
136 #define PORT_LED_AMBER  (1<<14)
137 #define PORT_LED_GREEN  (2<<14)
138 #define PORT_LED_MASK   (3<<14)
139 #define PORT_OWNER      (1<<13)         /* true: companion hc owns this port */
140 #define PORT_POWER      (1<<12)         /* true: has power (see PPC) */
141 #define PORT_USB11(x) (((x)&(3<<10)) == (1<<10))        /* USB 1.1 device */
142 /* 11:10 for detecting lowspeed devices (reset vs release ownership) */
143 /* 9 reserved */
144 #define PORT_LPM        (1<<9)          /* LPM transaction */
145 #define PORT_RESET      (1<<8)          /* reset port */
146 #define PORT_SUSPEND    (1<<7)          /* suspend port */
147 #define PORT_RESUME     (1<<6)          /* resume it */
148 #define PORT_OCC        (1<<5)          /* over current change */
149 #define PORT_OC         (1<<4)          /* over current active */
150 #define PORT_PEC        (1<<3)          /* port enable change */
151 #define PORT_PE         (1<<2)          /* port enable */
152 #define PORT_CSC        (1<<1)          /* connect status change */
153 #define PORT_CONNECT    (1<<0)          /* device connected */
154 #define PORT_RWC_BITS   (PORT_CSC | PORT_PEC | PORT_OCC)
155 } __attribute__ ((packed));
156
157 #define USBMODE         0x68            /* USB Device mode */
158 #define USBMODE_SDIS    (1<<3)          /* Stream disable */
159 #define USBMODE_BE      (1<<2)          /* BE/LE endianness select */
160 #define USBMODE_CM_HC   (3<<0)          /* host controller mode */
161 #define USBMODE_CM_IDLE (0<<0)          /* idle state */
162
163 /* Moorestown has some non-standard registers, partially due to the fact that
164  * its EHCI controller has both TT and LPM support. HOSTPCx are extentions to
165  * PORTSCx
166  */
167 #define HOSTPC0         0x84            /* HOSTPC extension */
168 #define HOSTPC_PHCD     (1<<22)         /* Phy clock disable */
169 #define HOSTPC_PSPD     (3<<25)         /* Port speed detection */
170 #define USBMODE_EX      0xc8            /* USB Device mode extension */
171 #define USBMODE_EX_VBPS (1<<5)          /* VBus Power Select On */
172 #define USBMODE_EX_HC   (3<<0)          /* host controller mode */
173 #define TXFILLTUNING    0x24            /* TX FIFO Tuning register */
174 #define TXFIFO_DEFAULT  (8<<16)         /* FIFO burst threshold 8 */
175
176 /* Appendix C, Debug port ... intended for use with special "debug devices"
177  * that can help if there's no serial console.  (nonstandard enumeration.)
178  */
179 struct ehci_dbg_port {
180         u32     control;
181 #define DBGP_OWNER      (1<<30)
182 #define DBGP_ENABLED    (1<<28)
183 #define DBGP_DONE       (1<<16)
184 #define DBGP_INUSE      (1<<10)
185 #define DBGP_ERRCODE(x) (((x)>>7)&0x07)
186 #       define DBGP_ERR_BAD     1
187 #       define DBGP_ERR_SIGNAL  2
188 #define DBGP_ERROR      (1<<6)
189 #define DBGP_GO         (1<<5)
190 #define DBGP_OUT        (1<<4)
191 #define DBGP_LEN(x)     (((x)>>0)&0x0f)
192         u32     pids;
193 #define DBGP_PID_GET(x)         (((x)>>16)&0xff)
194 #define DBGP_PID_SET(data, tok) (((data)<<8)|(tok))
195         u32     data03;
196         u32     data47;
197         u32     address;
198 #define DBGP_EPADDR(dev, ep)    (((dev)<<8)|(ep))
199 } __attribute__ ((packed));
200
201 #endif