Merge pull request #1168 from esdrubal/iriparsing
[mono.git] / mono / mini / mini-x86.c
1 /*
2  * mini-x86.c: x86 backend for the Mono code generator
3  *
4  * Authors:
5  *   Paolo Molaro (lupus@ximian.com)
6  *   Dietmar Maurer (dietmar@ximian.com)
7  *   Patrik Torstensson
8  *
9  * Copyright 2003 Ximian, Inc.
10  * Copyright 2003-2011 Novell Inc.
11  * Copyright 2011 Xamarin Inc.
12  */
13 #include "mini.h"
14 #include <string.h>
15 #include <math.h>
16 #ifdef HAVE_UNISTD_H
17 #include <unistd.h>
18 #endif
19
20 #include <mono/metadata/abi-details.h>
21 #include <mono/metadata/appdomain.h>
22 #include <mono/metadata/debug-helpers.h>
23 #include <mono/metadata/threads.h>
24 #include <mono/metadata/profiler-private.h>
25 #include <mono/metadata/mono-debug.h>
26 #include <mono/metadata/gc-internal.h>
27 #include <mono/utils/mono-math.h>
28 #include <mono/utils/mono-counters.h>
29 #include <mono/utils/mono-mmap.h>
30 #include <mono/utils/mono-memory-model.h>
31 #include <mono/utils/mono-hwcap-x86.h>
32
33 #include "trace.h"
34 #include "mini-x86.h"
35 #include "cpu-x86.h"
36 #include "ir-emit.h"
37 #include "mini-gc.h"
38
39 #ifndef TARGET_WIN32
40 #ifdef MONO_XEN_OPT
41 static gboolean optimize_for_xen = TRUE;
42 #else
43 #define optimize_for_xen 0
44 #endif
45 #endif
46
47 /* This mutex protects architecture specific caches */
48 #define mono_mini_arch_lock() mono_mutex_lock (&mini_arch_mutex)
49 #define mono_mini_arch_unlock() mono_mutex_unlock (&mini_arch_mutex)
50 static mono_mutex_t mini_arch_mutex;
51
52 #define ALIGN_TO(val,align) ((((guint64)val) + ((align) - 1)) & ~((align) - 1))
53
54 #define ARGS_OFFSET 8
55
56 #ifdef TARGET_WIN32
57 /* Under windows, the default pinvoke calling convention is stdcall */
58 #define CALLCONV_IS_STDCALL(sig) ((((sig)->call_convention) == MONO_CALL_STDCALL) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_DEFAULT) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
59 #else
60 #define CALLCONV_IS_STDCALL(sig) (((sig)->call_convention) == MONO_CALL_STDCALL || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
61 #endif
62
63 #define X86_IS_CALLEE_SAVED_REG(reg) (((reg) == X86_EBX) || ((reg) == X86_EDI) || ((reg) == X86_ESI))
64
65 MonoBreakpointInfo
66 mono_breakpoint_info [MONO_BREAKPOINT_ARRAY_SIZE];
67
68 static guint8*
69 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target);
70
71 #ifdef __native_client_codegen__
72
73 /* Default alignment for Native Client is 32-byte. */
74 gint8 nacl_align_byte = -32; /* signed version of 0xe0 */
75
76 /* mono_arch_nacl_pad: Add pad bytes of alignment instructions at code,       */
77 /* Check that alignment doesn't cross an alignment boundary.        */
78 guint8 *
79 mono_arch_nacl_pad (guint8 *code, int pad)
80 {
81         const int kMaxPadding = 7;    /* see x86-codegen.h: x86_padding() */
82
83         if (pad == 0) return code;
84         /* assertion: alignment cannot cross a block boundary */
85         g_assert(((uintptr_t)code & (~kNaClAlignmentMask)) ==
86                          (((uintptr_t)code + pad - 1) & (~kNaClAlignmentMask)));
87         while (pad >= kMaxPadding) {
88                 x86_padding (code, kMaxPadding);
89                 pad -= kMaxPadding;
90         }
91         if (pad != 0) x86_padding (code, pad);
92         return code;
93 }
94
95 guint8 *
96 mono_arch_nacl_skip_nops (guint8 *code)
97 {
98         x86_skip_nops (code);
99         return code;
100 }
101
102 #endif /* __native_client_codegen__ */
103
104 /*
105  * The code generated for sequence points reads from this location, which is
106  * made read-only when single stepping is enabled.
107  */
108 static gpointer ss_trigger_page;
109
110 /* Enabled breakpoints read from this trigger page */
111 static gpointer bp_trigger_page;
112
113 const char*
114 mono_arch_regname (int reg)
115 {
116         switch (reg) {
117         case X86_EAX: return "%eax";
118         case X86_EBX: return "%ebx";
119         case X86_ECX: return "%ecx";
120         case X86_EDX: return "%edx";
121         case X86_ESP: return "%esp";    
122         case X86_EBP: return "%ebp";
123         case X86_EDI: return "%edi";
124         case X86_ESI: return "%esi";
125         }
126         return "unknown";
127 }
128
129 const char*
130 mono_arch_fregname (int reg)
131 {
132         switch (reg) {
133         case 0:
134                 return "%fr0";
135         case 1:
136                 return "%fr1";
137         case 2:
138                 return "%fr2";
139         case 3:
140                 return "%fr3";
141         case 4:
142                 return "%fr4";
143         case 5:
144                 return "%fr5";
145         case 6:
146                 return "%fr6";
147         case 7:
148                 return "%fr7";
149         default:
150                 return "unknown";
151         }
152 }
153
154 const char *
155 mono_arch_xregname (int reg)
156 {
157         switch (reg) {
158         case 0:
159                 return "%xmm0";
160         case 1:
161                 return "%xmm1";
162         case 2:
163                 return "%xmm2";
164         case 3:
165                 return "%xmm3";
166         case 4:
167                 return "%xmm4";
168         case 5:
169                 return "%xmm5";
170         case 6:
171                 return "%xmm6";
172         case 7:
173                 return "%xmm7";
174         default:
175                 return "unknown";
176         }
177 }
178
179 void 
180 mono_x86_patch (unsigned char* code, gpointer target)
181 {
182         x86_patch (code, (unsigned char*)target);
183 }
184
185 typedef enum {
186         ArgInIReg,
187         ArgInFloatSSEReg,
188         ArgInDoubleSSEReg,
189         ArgOnStack,
190         ArgValuetypeInReg,
191         ArgOnFloatFpStack,
192         ArgOnDoubleFpStack,
193         /* gsharedvt argument passed by addr */
194         ArgGSharedVt,
195         ArgNone
196 } ArgStorage;
197
198 typedef struct {
199         gint16 offset;
200         gint8  reg;
201         ArgStorage storage;
202         int nslots;
203         gboolean is_pair;
204
205         /* Only if storage == ArgValuetypeInReg */
206         ArgStorage pair_storage [2];
207         gint8 pair_regs [2];
208 } ArgInfo;
209
210 typedef struct {
211         int nargs;
212         guint32 stack_usage;
213         guint32 reg_usage;
214         guint32 freg_usage;
215         gboolean need_stack_align;
216         guint32 stack_align_amount;
217         gboolean vtype_retaddr;
218         /* The index of the vret arg in the argument list */
219         int vret_arg_index;
220         int vret_arg_offset;
221         /* Argument space popped by the callee */
222         int callee_stack_pop;
223         ArgInfo ret;
224         ArgInfo sig_cookie;
225         ArgInfo args [1];
226 } CallInfo;
227
228 #define FLOAT_PARAM_REGS 0
229
230 static const guint32 thiscall_param_regs [] = { X86_ECX, X86_NREG };
231
232 static const guint32 *callconv_param_regs(MonoMethodSignature *sig)
233 {
234         if (!sig->pinvoke)
235                 return NULL;
236
237         switch (sig->call_convention) {
238         case MONO_CALL_THISCALL:
239                  return thiscall_param_regs;
240         default:
241                  return NULL;
242         }
243 }
244
245 #if defined(TARGET_WIN32) || defined(__APPLE__) || defined(__FreeBSD__)
246 #define SMALL_STRUCTS_IN_REGS
247 static X86_Reg_No return_regs [] = { X86_EAX, X86_EDX };
248 #endif
249
250 static void inline
251 add_general (guint32 *gr, const guint32 *param_regs, guint32 *stack_size, ArgInfo *ainfo)
252 {
253     ainfo->offset = *stack_size;
254
255     if (!param_regs || param_regs [*gr] == X86_NREG) {
256                 ainfo->storage = ArgOnStack;
257                 ainfo->nslots = 1;
258                 (*stack_size) += sizeof (gpointer);
259     }
260     else {
261                 ainfo->storage = ArgInIReg;
262                 ainfo->reg = param_regs [*gr];
263                 (*gr) ++;
264     }
265 }
266
267 static void inline
268 add_general_pair (guint32 *gr, const guint32 *param_regs , guint32 *stack_size, ArgInfo *ainfo)
269 {
270         ainfo->offset = *stack_size;
271
272         g_assert(!param_regs || param_regs[*gr] == X86_NREG);
273
274         ainfo->storage = ArgOnStack;
275         (*stack_size) += sizeof (gpointer) * 2;
276         ainfo->nslots = 2;
277 }
278
279 static void inline
280 add_float (guint32 *gr, guint32 *stack_size, ArgInfo *ainfo, gboolean is_double)
281 {
282     ainfo->offset = *stack_size;
283
284     if (*gr >= FLOAT_PARAM_REGS) {
285                 ainfo->storage = ArgOnStack;
286                 (*stack_size) += is_double ? 8 : 4;
287                 ainfo->nslots = is_double ? 2 : 1;
288     }
289     else {
290                 /* A double register */
291                 if (is_double)
292                         ainfo->storage = ArgInDoubleSSEReg;
293                 else
294                         ainfo->storage = ArgInFloatSSEReg;
295                 ainfo->reg = *gr;
296                 (*gr) += 1;
297     }
298 }
299
300
301 static void
302 add_valuetype (MonoGenericSharingContext *gsctx, MonoMethodSignature *sig, ArgInfo *ainfo, MonoType *type,
303                gboolean is_return,
304                guint32 *gr, const guint32 *param_regs, guint32 *fr, guint32 *stack_size)
305 {
306         guint32 size;
307         MonoClass *klass;
308
309         klass = mono_class_from_mono_type (type);
310         size = mini_type_stack_size_full (gsctx, &klass->byval_arg, NULL, sig->pinvoke);
311
312 #ifdef SMALL_STRUCTS_IN_REGS
313         if (sig->pinvoke && is_return) {
314                 MonoMarshalType *info;
315
316                 /*
317                  * the exact rules are not very well documented, the code below seems to work with the 
318                  * code generated by gcc 3.3.3 -mno-cygwin.
319                  */
320                 info = mono_marshal_load_type_info (klass);
321                 g_assert (info);
322
323                 ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
324
325                 /* Special case structs with only a float member */
326                 if (info->num_fields == 1) {
327                         int ftype = mini_replace_type (info->fields [0].field->type)->type;
328                         if ((info->native_size == 8) && (ftype == MONO_TYPE_R8)) {
329                                 ainfo->storage = ArgValuetypeInReg;
330                                 ainfo->pair_storage [0] = ArgOnDoubleFpStack;
331                                 return;
332                         }
333                         if ((info->native_size == 4) && (ftype == MONO_TYPE_R4)) {
334                                 ainfo->storage = ArgValuetypeInReg;
335                                 ainfo->pair_storage [0] = ArgOnFloatFpStack;
336                                 return;
337                         }
338                 }
339                 if ((info->native_size == 1) || (info->native_size == 2) || (info->native_size == 4) || (info->native_size == 8)) {
340                         ainfo->storage = ArgValuetypeInReg;
341                         ainfo->pair_storage [0] = ArgInIReg;
342                         ainfo->pair_regs [0] = return_regs [0];
343                         if (info->native_size > 4) {
344                                 ainfo->pair_storage [1] = ArgInIReg;
345                                 ainfo->pair_regs [1] = return_regs [1];
346                         }
347                         return;
348                 }
349         }
350 #endif
351
352         if (param_regs && param_regs [*gr] != X86_NREG && !is_return) {
353                 g_assert (size <= 4);
354                 ainfo->storage = ArgValuetypeInReg;
355                 ainfo->reg = param_regs [*gr];
356                 (*gr)++;
357                 return;
358         }
359
360         ainfo->offset = *stack_size;
361         ainfo->storage = ArgOnStack;
362         *stack_size += ALIGN_TO (size, sizeof (gpointer));
363         ainfo->nslots = ALIGN_TO (size, sizeof (gpointer)) / sizeof (gpointer);
364 }
365
366 /*
367  * get_call_info:
368  *
369  *  Obtain information about a call according to the calling convention.
370  * For x86 ELF, see the "System V Application Binary Interface Intel386 
371  * Architecture Processor Supplment, Fourth Edition" document for more
372  * information.
373  * For x86 win32, see ???.
374  */
375 static CallInfo*
376 get_call_info_internal (MonoGenericSharingContext *gsctx, CallInfo *cinfo, MonoMethodSignature *sig)
377 {
378         guint32 i, gr, fr, pstart;
379         const guint32 *param_regs;
380         MonoType *ret_type;
381         int n = sig->hasthis + sig->param_count;
382         guint32 stack_size = 0;
383         gboolean is_pinvoke = sig->pinvoke;
384
385         gr = 0;
386         fr = 0;
387         cinfo->nargs = n;
388
389         param_regs = callconv_param_regs(sig);
390
391         /* return value */
392         {
393                 ret_type = mini_type_get_underlying_type (gsctx, sig->ret);
394                 switch (ret_type->type) {
395                 case MONO_TYPE_BOOLEAN:
396                 case MONO_TYPE_I1:
397                 case MONO_TYPE_U1:
398                 case MONO_TYPE_I2:
399                 case MONO_TYPE_U2:
400                 case MONO_TYPE_CHAR:
401                 case MONO_TYPE_I4:
402                 case MONO_TYPE_U4:
403                 case MONO_TYPE_I:
404                 case MONO_TYPE_U:
405                 case MONO_TYPE_PTR:
406                 case MONO_TYPE_FNPTR:
407                 case MONO_TYPE_CLASS:
408                 case MONO_TYPE_OBJECT:
409                 case MONO_TYPE_SZARRAY:
410                 case MONO_TYPE_ARRAY:
411                 case MONO_TYPE_STRING:
412                         cinfo->ret.storage = ArgInIReg;
413                         cinfo->ret.reg = X86_EAX;
414                         break;
415                 case MONO_TYPE_U8:
416                 case MONO_TYPE_I8:
417                         cinfo->ret.storage = ArgInIReg;
418                         cinfo->ret.reg = X86_EAX;
419                         cinfo->ret.is_pair = TRUE;
420                         break;
421                 case MONO_TYPE_R4:
422                         cinfo->ret.storage = ArgOnFloatFpStack;
423                         break;
424                 case MONO_TYPE_R8:
425                         cinfo->ret.storage = ArgOnDoubleFpStack;
426                         break;
427                 case MONO_TYPE_GENERICINST:
428                         if (!mono_type_generic_inst_is_valuetype (ret_type)) {
429                                 cinfo->ret.storage = ArgInIReg;
430                                 cinfo->ret.reg = X86_EAX;
431                                 break;
432                         }
433                         if (mini_is_gsharedvt_type_gsctx (gsctx, ret_type)) {
434                                 cinfo->ret.storage = ArgOnStack;
435                                 cinfo->vtype_retaddr = TRUE;
436                                 break;
437                         }
438                         /* Fall through */
439                 case MONO_TYPE_VALUETYPE:
440                 case MONO_TYPE_TYPEDBYREF: {
441                         guint32 tmp_gr = 0, tmp_fr = 0, tmp_stacksize = 0;
442
443                         add_valuetype (gsctx, sig, &cinfo->ret, ret_type, TRUE, &tmp_gr, NULL, &tmp_fr, &tmp_stacksize);
444                         if (cinfo->ret.storage == ArgOnStack) {
445                                 cinfo->vtype_retaddr = TRUE;
446                                 /* The caller passes the address where the value is stored */
447                         }
448                         break;
449                 }
450                 case MONO_TYPE_VAR:
451                 case MONO_TYPE_MVAR:
452                         g_assert (mini_is_gsharedvt_type_gsctx (gsctx, ret_type));
453                         cinfo->ret.storage = ArgOnStack;
454                         cinfo->vtype_retaddr = TRUE;
455                         break;
456                 case MONO_TYPE_VOID:
457                         cinfo->ret.storage = ArgNone;
458                         break;
459                 default:
460                         g_error ("Can't handle as return value 0x%x", ret_type->type);
461                 }
462         }
463
464         pstart = 0;
465         /*
466          * To simplify get_this_arg_reg () and LLVM integration, emit the vret arg after
467          * the first argument, allowing 'this' to be always passed in the first arg reg.
468          * Also do this if the first argument is a reference type, since virtual calls
469          * are sometimes made using calli without sig->hasthis set, like in the delegate
470          * invoke wrappers.
471          */
472         if (cinfo->vtype_retaddr && !is_pinvoke && (sig->hasthis || (sig->param_count > 0 && MONO_TYPE_IS_REFERENCE (mini_type_get_underlying_type (gsctx, sig->params [0]))))) {
473                 if (sig->hasthis) {
474                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
475                 } else {
476                         add_general (&gr, param_regs, &stack_size, &cinfo->args [sig->hasthis + 0]);
477                         pstart = 1;
478                 }
479                 cinfo->vret_arg_offset = stack_size;
480                 add_general (&gr, NULL, &stack_size, &cinfo->ret);
481                 cinfo->vret_arg_index = 1;
482         } else {
483                 /* this */
484                 if (sig->hasthis)
485                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
486
487                 if (cinfo->vtype_retaddr)
488                         add_general (&gr, NULL, &stack_size, &cinfo->ret);
489         }
490
491         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == 0)) {
492                 fr = FLOAT_PARAM_REGS;
493                 
494                 /* Emit the signature cookie just before the implicit arguments */
495                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
496         }
497
498         for (i = pstart; i < sig->param_count; ++i) {
499                 ArgInfo *ainfo = &cinfo->args [sig->hasthis + i];
500                 MonoType *ptype;
501
502                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sig->sentinelpos)) {
503                         /* We allways pass the sig cookie on the stack for simplicity */
504                         /* 
505                          * Prevent implicit arguments + the sig cookie from being passed 
506                          * in registers.
507                          */
508                         fr = FLOAT_PARAM_REGS;
509
510                         /* Emit the signature cookie just before the implicit arguments */
511                         add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
512                 }
513
514                 if (sig->params [i]->byref) {
515                         add_general (&gr, param_regs, &stack_size, ainfo);
516                         continue;
517                 }
518                 ptype = mini_type_get_underlying_type (gsctx, sig->params [i]);
519                 switch (ptype->type) {
520                 case MONO_TYPE_BOOLEAN:
521                 case MONO_TYPE_I1:
522                 case MONO_TYPE_U1:
523                         add_general (&gr, param_regs, &stack_size, ainfo);
524                         break;
525                 case MONO_TYPE_I2:
526                 case MONO_TYPE_U2:
527                 case MONO_TYPE_CHAR:
528                         add_general (&gr, param_regs, &stack_size, ainfo);
529                         break;
530                 case MONO_TYPE_I4:
531                 case MONO_TYPE_U4:
532                         add_general (&gr, param_regs, &stack_size, ainfo);
533                         break;
534                 case MONO_TYPE_I:
535                 case MONO_TYPE_U:
536                 case MONO_TYPE_PTR:
537                 case MONO_TYPE_FNPTR:
538                 case MONO_TYPE_CLASS:
539                 case MONO_TYPE_OBJECT:
540                 case MONO_TYPE_STRING:
541                 case MONO_TYPE_SZARRAY:
542                 case MONO_TYPE_ARRAY:
543                         add_general (&gr, param_regs, &stack_size, ainfo);
544                         break;
545                 case MONO_TYPE_GENERICINST:
546                         if (!mono_type_generic_inst_is_valuetype (ptype)) {
547                                 add_general (&gr, param_regs, &stack_size, ainfo);
548                                 break;
549                         }
550                         if (mini_is_gsharedvt_type_gsctx (gsctx, ptype)) {
551                                 /* gsharedvt arguments are passed by ref */
552                                 add_general (&gr, param_regs, &stack_size, ainfo);
553                                 g_assert (ainfo->storage == ArgOnStack);
554                                 ainfo->storage = ArgGSharedVt;
555                                 break;
556                         }
557                         /* Fall through */
558                 case MONO_TYPE_VALUETYPE:
559                 case MONO_TYPE_TYPEDBYREF:
560                         add_valuetype (gsctx, sig, ainfo, ptype, FALSE, &gr, param_regs, &fr, &stack_size);
561                         break;
562                 case MONO_TYPE_U8:
563                 case MONO_TYPE_I8:
564                         add_general_pair (&gr, param_regs, &stack_size, ainfo);
565                         break;
566                 case MONO_TYPE_R4:
567                         add_float (&fr, &stack_size, ainfo, FALSE);
568                         break;
569                 case MONO_TYPE_R8:
570                         add_float (&fr, &stack_size, ainfo, TRUE);
571                         break;
572                 case MONO_TYPE_VAR:
573                 case MONO_TYPE_MVAR:
574                         /* gsharedvt arguments are passed by ref */
575                         g_assert (mini_is_gsharedvt_type_gsctx (gsctx, ptype));
576                         add_general (&gr, param_regs, &stack_size, ainfo);
577                         g_assert (ainfo->storage == ArgOnStack);
578                         ainfo->storage = ArgGSharedVt;
579                         break;
580                 default:
581                         g_error ("unexpected type 0x%x", ptype->type);
582                         g_assert_not_reached ();
583                 }
584         }
585
586         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n > 0) && (sig->sentinelpos == sig->param_count)) {
587                 fr = FLOAT_PARAM_REGS;
588                 
589                 /* Emit the signature cookie just before the implicit arguments */
590                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
591         }
592
593         if (mono_do_x86_stack_align && (stack_size % MONO_ARCH_FRAME_ALIGNMENT) != 0) {
594                 cinfo->need_stack_align = TRUE;
595                 cinfo->stack_align_amount = MONO_ARCH_FRAME_ALIGNMENT - (stack_size % MONO_ARCH_FRAME_ALIGNMENT);
596                 stack_size += cinfo->stack_align_amount;
597         }
598
599         if (cinfo->vtype_retaddr) {
600                 /* if the function returns a struct on stack, the called method already does a ret $0x4 */
601                 cinfo->callee_stack_pop = 4;
602         }
603
604         cinfo->stack_usage = stack_size;
605         cinfo->reg_usage = gr;
606         cinfo->freg_usage = fr;
607         return cinfo;
608 }
609
610 static CallInfo*
611 get_call_info (MonoGenericSharingContext *gsctx, MonoMemPool *mp, MonoMethodSignature *sig)
612 {
613         int n = sig->hasthis + sig->param_count;
614         CallInfo *cinfo;
615
616         if (mp)
617                 cinfo = mono_mempool_alloc0 (mp, sizeof (CallInfo) + (sizeof (ArgInfo) * n));
618         else
619                 cinfo = g_malloc0 (sizeof (CallInfo) + (sizeof (ArgInfo) * n));
620
621         return get_call_info_internal (gsctx, cinfo, sig);
622 }
623
624 /*
625  * mono_arch_get_argument_info:
626  * @csig:  a method signature
627  * @param_count: the number of parameters to consider
628  * @arg_info: an array to store the result infos
629  *
630  * Gathers information on parameters such as size, alignment and
631  * padding. arg_info should be large enought to hold param_count + 1 entries. 
632  *
633  * Returns the size of the argument area on the stack.
634  * This should be signal safe, since it is called from
635  * mono_arch_find_jit_info ().
636  * FIXME: The metadata calls might not be signal safe.
637  */
638 int
639 mono_arch_get_argument_info (MonoGenericSharingContext *gsctx, MonoMethodSignature *csig, int param_count, MonoJitArgumentInfo *arg_info)
640 {
641         int len, k, args_size = 0;
642         int size, pad;
643         guint32 align;
644         int offset = 8;
645         CallInfo *cinfo;
646
647         /* Avoid g_malloc as it is not signal safe */
648         len = sizeof (CallInfo) + (sizeof (ArgInfo) * (csig->param_count + 1));
649         cinfo = (CallInfo*)g_newa (guint8*, len);
650         memset (cinfo, 0, len);
651
652         cinfo = get_call_info_internal (gsctx, cinfo, csig);
653
654         arg_info [0].offset = offset;
655
656         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
657                 args_size += sizeof (gpointer);
658                 offset += 4;
659         }
660
661         if (csig->hasthis) {
662                 args_size += sizeof (gpointer);
663                 offset += 4;
664         }
665
666         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && csig->hasthis) {
667                 /* Emitted after this */
668                 args_size += sizeof (gpointer);
669                 offset += 4;
670         }
671
672         arg_info [0].size = args_size;
673
674         for (k = 0; k < param_count; k++) {
675                 size = mini_type_stack_size_full (NULL, csig->params [k], &align, csig->pinvoke);
676
677                 /* ignore alignment for now */
678                 align = 1;
679
680                 args_size += pad = (align - (args_size & (align - 1))) & (align - 1);   
681                 arg_info [k].pad = pad;
682                 args_size += size;
683                 arg_info [k + 1].pad = 0;
684                 arg_info [k + 1].size = size;
685                 offset += pad;
686                 arg_info [k + 1].offset = offset;
687                 offset += size;
688
689                 if (k == 0 && cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && !csig->hasthis) {
690                         /* Emitted after the first arg */
691                         args_size += sizeof (gpointer);
692                         offset += 4;
693                 }
694         }
695
696         if (mono_do_x86_stack_align && !CALLCONV_IS_STDCALL (csig))
697                 align = MONO_ARCH_FRAME_ALIGNMENT;
698         else
699                 align = 4;
700         args_size += pad = (align - (args_size & (align - 1))) & (align - 1);
701         arg_info [k].pad = pad;
702
703         return args_size;
704 }
705
706 gboolean
707 mono_arch_tail_call_supported (MonoCompile *cfg, MonoMethodSignature *caller_sig, MonoMethodSignature *callee_sig)
708 {
709         MonoType *callee_ret;
710         CallInfo *c1, *c2;
711         gboolean res;
712
713         if (cfg->compile_aot && !cfg->full_aot)
714                 /* OP_TAILCALL doesn't work with AOT */
715                 return FALSE;
716
717         c1 = get_call_info (NULL, NULL, caller_sig);
718         c2 = get_call_info (NULL, NULL, callee_sig);
719         /*
720          * Tail calls with more callee stack usage than the caller cannot be supported, since
721          * the extra stack space would be left on the stack after the tail call.
722          */
723         res = c1->stack_usage >= c2->stack_usage;
724         callee_ret = mini_replace_type (callee_sig->ret);
725         if (callee_ret && MONO_TYPE_ISSTRUCT (callee_ret) && c2->ret.storage != ArgValuetypeInReg)
726                 /* An address on the callee's stack is passed as the first argument */
727                 res = FALSE;
728
729         g_free (c1);
730         g_free (c2);
731
732         return res;
733 }
734
735 /*
736  * Initialize the cpu to execute managed code.
737  */
738 void
739 mono_arch_cpu_init (void)
740 {
741         /* spec compliance requires running with double precision */
742 #ifndef _MSC_VER
743         guint16 fpcw;
744
745         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
746         fpcw &= ~X86_FPCW_PRECC_MASK;
747         fpcw |= X86_FPCW_PREC_DOUBLE;
748         __asm__  __volatile__ ("fldcw %0\n": : "m" (fpcw));
749         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
750 #else
751         _control87 (_PC_53, MCW_PC);
752 #endif
753 }
754
755 /*
756  * Initialize architecture specific code.
757  */
758 void
759 mono_arch_init (void)
760 {
761         mono_mutex_init_recursive (&mini_arch_mutex);
762
763         ss_trigger_page = mono_valloc (NULL, mono_pagesize (), MONO_MMAP_READ);
764         bp_trigger_page = mono_valloc (NULL, mono_pagesize (), MONO_MMAP_READ|MONO_MMAP_32BIT);
765         mono_mprotect (bp_trigger_page, mono_pagesize (), 0);
766
767         mono_aot_register_jit_icall ("mono_x86_throw_exception", mono_x86_throw_exception);
768         mono_aot_register_jit_icall ("mono_x86_throw_corlib_exception", mono_x86_throw_corlib_exception);
769 #if defined(ENABLE_GSHAREDVT)
770         mono_aot_register_jit_icall ("mono_x86_start_gsharedvt_call", mono_x86_start_gsharedvt_call);
771 #endif
772 }
773
774 /*
775  * Cleanup architecture specific code.
776  */
777 void
778 mono_arch_cleanup (void)
779 {
780         if (ss_trigger_page)
781                 mono_vfree (ss_trigger_page, mono_pagesize ());
782         if (bp_trigger_page)
783                 mono_vfree (bp_trigger_page, mono_pagesize ());
784         mono_mutex_destroy (&mini_arch_mutex);
785 }
786
787 /*
788  * This function returns the optimizations supported on this cpu.
789  */
790 guint32
791 mono_arch_cpu_optimizations (guint32 *exclude_mask)
792 {
793 #if !defined(__native_client__)
794         guint32 opts = 0;
795
796         *exclude_mask = 0;
797
798         if (mono_hwcap_x86_has_cmov) {
799                 opts |= MONO_OPT_CMOV;
800
801                 if (mono_hwcap_x86_has_fcmov)
802                         opts |= MONO_OPT_FCMOV;
803                 else
804                         *exclude_mask |= MONO_OPT_FCMOV;
805         } else {
806                 *exclude_mask |= MONO_OPT_CMOV;
807         }
808
809         if (mono_hwcap_x86_has_sse2)
810                 opts |= MONO_OPT_SSE2;
811         else
812                 *exclude_mask |= MONO_OPT_SSE2;
813
814 #ifdef MONO_ARCH_SIMD_INTRINSICS
815                 /*SIMD intrinsics require at least SSE2.*/
816                 if (!mono_hwcap_x86_has_sse2)
817                         *exclude_mask |= MONO_OPT_SIMD;
818 #endif
819
820         return opts;
821 #else
822         return MONO_OPT_CMOV | MONO_OPT_FCMOV | MONO_OPT_SSE2;
823 #endif
824 }
825
826 /*
827  * This function test for all SSE functions supported.
828  *
829  * Returns a bitmask corresponding to all supported versions.
830  * 
831  */
832 guint32
833 mono_arch_cpu_enumerate_simd_versions (void)
834 {
835         guint32 sse_opts = 0;
836
837         if (mono_hwcap_x86_has_sse1)
838                 sse_opts |= SIMD_VERSION_SSE1;
839
840         if (mono_hwcap_x86_has_sse2)
841                 sse_opts |= SIMD_VERSION_SSE2;
842
843         if (mono_hwcap_x86_has_sse3)
844                 sse_opts |= SIMD_VERSION_SSE3;
845
846         if (mono_hwcap_x86_has_ssse3)
847                 sse_opts |= SIMD_VERSION_SSSE3;
848
849         if (mono_hwcap_x86_has_sse41)
850                 sse_opts |= SIMD_VERSION_SSE41;
851
852         if (mono_hwcap_x86_has_sse42)
853                 sse_opts |= SIMD_VERSION_SSE42;
854
855         if (mono_hwcap_x86_has_sse4a)
856                 sse_opts |= SIMD_VERSION_SSE4a;
857
858         return sse_opts;
859 }
860
861 /*
862  * Determine whenever the trap whose info is in SIGINFO is caused by
863  * integer overflow.
864  */
865 gboolean
866 mono_arch_is_int_overflow (void *sigctx, void *info)
867 {
868         MonoContext ctx;
869         guint8* ip;
870
871         mono_arch_sigctx_to_monoctx (sigctx, &ctx);
872
873         ip = (guint8*)ctx.eip;
874
875         if ((ip [0] == 0xf7) && (x86_modrm_mod (ip [1]) == 0x3) && (x86_modrm_reg (ip [1]) == 0x7)) {
876                 gint32 reg;
877
878                 /* idiv REG */
879                 switch (x86_modrm_rm (ip [1])) {
880                 case X86_EAX:
881                         reg = ctx.eax;
882                         break;
883                 case X86_ECX:
884                         reg = ctx.ecx;
885                         break;
886                 case X86_EDX:
887                         reg = ctx.edx;
888                         break;
889                 case X86_EBX:
890                         reg = ctx.ebx;
891                         break;
892                 case X86_ESI:
893                         reg = ctx.esi;
894                         break;
895                 case X86_EDI:
896                         reg = ctx.edi;
897                         break;
898                 default:
899                         g_assert_not_reached ();
900                         reg = -1;
901                 }
902
903                 if (reg == -1)
904                         return TRUE;
905         }
906                         
907         return FALSE;
908 }
909
910 GList *
911 mono_arch_get_allocatable_int_vars (MonoCompile *cfg)
912 {
913         GList *vars = NULL;
914         int i;
915
916         for (i = 0; i < cfg->num_varinfo; i++) {
917                 MonoInst *ins = cfg->varinfo [i];
918                 MonoMethodVar *vmv = MONO_VARINFO (cfg, i);
919
920                 /* unused vars */
921                 if (vmv->range.first_use.abs_pos >= vmv->range.last_use.abs_pos)
922                         continue;
923
924                 if ((ins->flags & (MONO_INST_IS_DEAD|MONO_INST_VOLATILE|MONO_INST_INDIRECT)) || 
925                     (ins->opcode != OP_LOCAL && ins->opcode != OP_ARG))
926                         continue;
927
928                 /* we dont allocate I1 to registers because there is no simply way to sign extend 
929                  * 8bit quantities in caller saved registers on x86 */
930                 if (mono_is_regsize_var (ins->inst_vtype) && (ins->inst_vtype->type != MONO_TYPE_I1)) {
931                         g_assert (MONO_VARINFO (cfg, i)->reg == -1);
932                         g_assert (i == vmv->idx);
933                         vars = g_list_prepend (vars, vmv);
934                 }
935         }
936
937         vars = mono_varlist_sort (cfg, vars, 0);
938
939         return vars;
940 }
941
942 GList *
943 mono_arch_get_global_int_regs (MonoCompile *cfg)
944 {
945         GList *regs = NULL;
946
947         /* we can use 3 registers for global allocation */
948         regs = g_list_prepend (regs, (gpointer)X86_EBX);
949         regs = g_list_prepend (regs, (gpointer)X86_ESI);
950         regs = g_list_prepend (regs, (gpointer)X86_EDI);
951
952         return regs;
953 }
954
955 /*
956  * mono_arch_regalloc_cost:
957  *
958  *  Return the cost, in number of memory references, of the action of 
959  * allocating the variable VMV into a register during global register
960  * allocation.
961  */
962 guint32
963 mono_arch_regalloc_cost (MonoCompile *cfg, MonoMethodVar *vmv)
964 {
965         MonoInst *ins = cfg->varinfo [vmv->idx];
966
967         if (cfg->method->save_lmf)
968                 /* The register is already saved */
969                 return (ins->opcode == OP_ARG) ? 1 : 0;
970         else
971                 /* push+pop+possible load if it is an argument */
972                 return (ins->opcode == OP_ARG) ? 3 : 2;
973 }
974
975 static void
976 set_needs_stack_frame (MonoCompile *cfg, gboolean flag)
977 {
978         static int inited = FALSE;
979         static int count = 0;
980
981         if (cfg->arch.need_stack_frame_inited) {
982                 g_assert (cfg->arch.need_stack_frame == flag);
983                 return;
984         }
985
986         cfg->arch.need_stack_frame = flag;
987         cfg->arch.need_stack_frame_inited = TRUE;
988
989         if (flag)
990                 return;
991
992         if (!inited) {
993                 mono_counters_register ("Could eliminate stack frame", MONO_COUNTER_INT|MONO_COUNTER_JIT, &count);
994                 inited = TRUE;
995         }
996         ++count;
997
998         //g_print ("will eliminate %s.%s.%s\n", cfg->method->klass->name_space, cfg->method->klass->name, cfg->method->name);
999 }
1000
1001 static gboolean
1002 needs_stack_frame (MonoCompile *cfg)
1003 {
1004         MonoMethodSignature *sig;
1005         MonoMethodHeader *header;
1006         gboolean result = FALSE;
1007
1008 #if defined(__APPLE__)
1009         /*OSX requires stack frame code to have the correct alignment. */
1010         return TRUE;
1011 #endif
1012
1013         if (cfg->arch.need_stack_frame_inited)
1014                 return cfg->arch.need_stack_frame;
1015
1016         header = cfg->header;
1017         sig = mono_method_signature (cfg->method);
1018
1019         if (cfg->disable_omit_fp)
1020                 result = TRUE;
1021         else if (cfg->flags & MONO_CFG_HAS_ALLOCA)
1022                 result = TRUE;
1023         else if (cfg->method->save_lmf)
1024                 result = TRUE;
1025         else if (cfg->stack_offset)
1026                 result = TRUE;
1027         else if (cfg->param_area)
1028                 result = TRUE;
1029         else if (cfg->flags & (MONO_CFG_HAS_CALLS | MONO_CFG_HAS_ALLOCA | MONO_CFG_HAS_TAIL))
1030                 result = TRUE;
1031         else if (header->num_clauses)
1032                 result = TRUE;
1033         else if (sig->param_count + sig->hasthis)
1034                 result = TRUE;
1035         else if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1036                 result = TRUE;
1037         else if ((mono_jit_trace_calls != NULL && mono_trace_eval (cfg->method)) ||
1038                 (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE))
1039                 result = TRUE;
1040
1041         set_needs_stack_frame (cfg, result);
1042
1043         return cfg->arch.need_stack_frame;
1044 }
1045
1046 /*
1047  * Set var information according to the calling convention. X86 version.
1048  * The locals var stuff should most likely be split in another method.
1049  */
1050 void
1051 mono_arch_allocate_vars (MonoCompile *cfg)
1052 {
1053         MonoMethodSignature *sig;
1054         MonoMethodHeader *header;
1055         MonoInst *inst;
1056         guint32 locals_stack_size, locals_stack_align;
1057         int i, offset;
1058         gint32 *offsets;
1059         CallInfo *cinfo;
1060
1061         header = cfg->header;
1062         sig = mono_method_signature (cfg->method);
1063
1064         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1065
1066         cfg->frame_reg = X86_EBP;
1067         offset = 0;
1068
1069         if (cfg->has_atomic_add_i4 || cfg->has_atomic_exchange_i4) {
1070                 /* The opcode implementations use callee-saved regs as scratch regs by pushing and pop-ing them, but that is not async safe */
1071                 cfg->used_int_regs |= (1 << X86_EBX) | (1 << X86_EDI) | (1 << X86_ESI);
1072         }
1073
1074         /* Reserve space to save LMF and caller saved registers */
1075
1076         if (cfg->method->save_lmf) {
1077                 /* The LMF var is allocated normally */
1078         } else {
1079                 if (cfg->used_int_regs & (1 << X86_EBX)) {
1080                         offset += 4;
1081                 }
1082
1083                 if (cfg->used_int_regs & (1 << X86_EDI)) {
1084                         offset += 4;
1085                 }
1086
1087                 if (cfg->used_int_regs & (1 << X86_ESI)) {
1088                         offset += 4;
1089                 }
1090         }
1091
1092         switch (cinfo->ret.storage) {
1093         case ArgValuetypeInReg:
1094                 /* Allocate a local to hold the result, the epilog will copy it to the correct place */
1095                 offset += 8;
1096                 cfg->ret->opcode = OP_REGOFFSET;
1097                 cfg->ret->inst_basereg = X86_EBP;
1098                 cfg->ret->inst_offset = - offset;
1099                 break;
1100         default:
1101                 break;
1102         }
1103
1104         /* Allocate locals */
1105         offsets = mono_allocate_stack_slots (cfg, TRUE, &locals_stack_size, &locals_stack_align);
1106         if (locals_stack_size > MONO_ARCH_MAX_FRAME_SIZE) {
1107                 char *mname = mono_method_full_name (cfg->method, TRUE);
1108                 cfg->exception_type = MONO_EXCEPTION_INVALID_PROGRAM;
1109                 cfg->exception_message = g_strdup_printf ("Method %s stack is too big.", mname);
1110                 g_free (mname);
1111                 return;
1112         }
1113         if (locals_stack_align) {
1114                 int prev_offset = offset;
1115
1116                 offset += (locals_stack_align - 1);
1117                 offset &= ~(locals_stack_align - 1);
1118
1119                 while (prev_offset < offset) {
1120                         prev_offset += 4;
1121                         mini_gc_set_slot_type_from_fp (cfg, - prev_offset, SLOT_NOREF);
1122                 }
1123         }
1124         cfg->locals_min_stack_offset = - (offset + locals_stack_size);
1125         cfg->locals_max_stack_offset = - offset;
1126         /*
1127          * EBP is at alignment 8 % MONO_ARCH_FRAME_ALIGNMENT, so if we
1128          * have locals larger than 8 bytes we need to make sure that
1129          * they have the appropriate offset.
1130          */
1131         if (MONO_ARCH_FRAME_ALIGNMENT > 8 && locals_stack_align > 8)
1132                 offset += MONO_ARCH_FRAME_ALIGNMENT - sizeof (gpointer) * 2;
1133         for (i = cfg->locals_start; i < cfg->num_varinfo; i++) {
1134                 if (offsets [i] != -1) {
1135                         MonoInst *inst = cfg->varinfo [i];
1136                         inst->opcode = OP_REGOFFSET;
1137                         inst->inst_basereg = X86_EBP;
1138                         inst->inst_offset = - (offset + offsets [i]);
1139                         //printf ("allocated local %d to ", i); mono_print_tree_nl (inst);
1140                 }
1141         }
1142         offset += locals_stack_size;
1143
1144
1145         /*
1146          * Allocate arguments+return value
1147          */
1148
1149         switch (cinfo->ret.storage) {
1150         case ArgOnStack:
1151                 if (cfg->vret_addr) {
1152                         /* 
1153                          * In the new IR, the cfg->vret_addr variable represents the
1154                          * vtype return value.
1155                          */
1156                         cfg->vret_addr->opcode = OP_REGOFFSET;
1157                         cfg->vret_addr->inst_basereg = cfg->frame_reg;
1158                         cfg->vret_addr->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1159                         if (G_UNLIKELY (cfg->verbose_level > 1)) {
1160                                 printf ("vret_addr =");
1161                                 mono_print_ins (cfg->vret_addr);
1162                         }
1163                 } else {
1164                         cfg->ret->opcode = OP_REGOFFSET;
1165                         cfg->ret->inst_basereg = X86_EBP;
1166                         cfg->ret->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1167                 }
1168                 break;
1169         case ArgValuetypeInReg:
1170                 break;
1171         case ArgInIReg:
1172                 cfg->ret->opcode = OP_REGVAR;
1173                 cfg->ret->inst_c0 = cinfo->ret.reg;
1174                 cfg->ret->dreg = cinfo->ret.reg;
1175                 break;
1176         case ArgNone:
1177         case ArgOnFloatFpStack:
1178         case ArgOnDoubleFpStack:
1179                 break;
1180         default:
1181                 g_assert_not_reached ();
1182         }
1183
1184         if (sig->call_convention == MONO_CALL_VARARG) {
1185                 g_assert (cinfo->sig_cookie.storage == ArgOnStack);
1186                 cfg->sig_cookie = cinfo->sig_cookie.offset + ARGS_OFFSET;
1187         }
1188
1189         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1190                 ArgInfo *ainfo = &cinfo->args [i];
1191                 inst = cfg->args [i];
1192                 if (inst->opcode != OP_REGVAR) {
1193                         inst->opcode = OP_REGOFFSET;
1194                         inst->inst_basereg = X86_EBP;
1195                 }
1196                 inst->inst_offset = ainfo->offset + ARGS_OFFSET;
1197         }
1198
1199         cfg->stack_offset = offset;
1200 }
1201
1202 void
1203 mono_arch_create_vars (MonoCompile *cfg)
1204 {
1205         MonoType *sig_ret;
1206         MonoMethodSignature *sig;
1207         CallInfo *cinfo;
1208
1209         sig = mono_method_signature (cfg->method);
1210
1211         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1212         sig_ret = mini_replace_type (sig->ret);
1213
1214         if (cinfo->ret.storage == ArgValuetypeInReg)
1215                 cfg->ret_var_is_local = TRUE;
1216         if ((cinfo->ret.storage != ArgValuetypeInReg) && (MONO_TYPE_ISSTRUCT (sig_ret) || mini_is_gsharedvt_variable_type (cfg, sig_ret))) {
1217                 cfg->vret_addr = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_ARG);
1218         }
1219
1220 #ifdef MONO_X86_NO_PUSHES
1221         cfg->arch.no_pushes = TRUE;
1222 #endif
1223
1224         if (cfg->method->save_lmf) {
1225                 cfg->create_lmf_var = TRUE;
1226                 cfg->lmf_ir = TRUE;
1227 #ifndef HOST_WIN32
1228                 cfg->lmf_ir_mono_lmf = TRUE;
1229 #endif
1230         }
1231
1232         cfg->arch_eh_jit_info = 1;
1233 }
1234
1235 /*
1236  * It is expensive to adjust esp for each individual fp argument pushed on the stack
1237  * so we try to do it just once when we have multiple fp arguments in a row.
1238  * We don't use this mechanism generally because for int arguments the generated code
1239  * is slightly bigger and new generation cpus optimize away the dependency chains
1240  * created by push instructions on the esp value.
1241  * fp_arg_setup is the first argument in the execution sequence where the esp register
1242  * is modified.
1243  */
1244 static G_GNUC_UNUSED int
1245 collect_fp_stack_space (MonoMethodSignature *sig, int start_arg, int *fp_arg_setup)
1246 {
1247         int fp_space = 0;
1248         MonoType *t;
1249
1250         for (; start_arg < sig->param_count; ++start_arg) {
1251                 t = mini_replace_type (sig->params [start_arg]);
1252                 if (!t->byref && t->type == MONO_TYPE_R8) {
1253                         fp_space += sizeof (double);
1254                         *fp_arg_setup = start_arg;
1255                 } else {
1256                         break;
1257                 }
1258         }
1259         return fp_space;
1260 }
1261
1262 static void
1263 emit_sig_cookie (MonoCompile *cfg, MonoCallInst *call, CallInfo *cinfo)
1264 {
1265         MonoMethodSignature *tmp_sig;
1266         int sig_reg;
1267
1268         /*
1269          * mono_ArgIterator_Setup assumes the signature cookie is 
1270          * passed first and all the arguments which were before it are
1271          * passed on the stack after the signature. So compensate by 
1272          * passing a different signature.
1273          */
1274         tmp_sig = mono_metadata_signature_dup (call->signature);
1275         tmp_sig->param_count -= call->signature->sentinelpos;
1276         tmp_sig->sentinelpos = 0;
1277         memcpy (tmp_sig->params, call->signature->params + call->signature->sentinelpos, tmp_sig->param_count * sizeof (MonoType*));
1278
1279         if (cfg->compile_aot) {
1280                 sig_reg = mono_alloc_ireg (cfg);
1281                 MONO_EMIT_NEW_SIGNATURECONST (cfg, sig_reg, tmp_sig);
1282                 if (cfg->arch.no_pushes) {
1283                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->sig_cookie.offset, sig_reg);
1284                 } else {
1285                         MONO_EMIT_NEW_UNALU (cfg, OP_X86_PUSH, -1, sig_reg);
1286                 }
1287         } else {
1288                 if (cfg->arch.no_pushes) {
1289                         MONO_EMIT_NEW_STORE_MEMBASE_IMM (cfg, OP_STORE_MEMBASE_IMM, X86_ESP, cinfo->sig_cookie.offset, tmp_sig);
1290                 } else {
1291                         MONO_EMIT_NEW_BIALU_IMM (cfg, OP_X86_PUSH_IMM, -1, -1, tmp_sig);
1292                 }
1293         }
1294 }
1295
1296 #ifdef ENABLE_LLVM
1297 LLVMCallInfo*
1298 mono_arch_get_llvm_call_info (MonoCompile *cfg, MonoMethodSignature *sig)
1299 {
1300         int i, n;
1301         CallInfo *cinfo;
1302         ArgInfo *ainfo;
1303         LLVMCallInfo *linfo;
1304         MonoType *t, *sig_ret;
1305
1306         n = sig->param_count + sig->hasthis;
1307
1308         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1309         sig_ret = sig->ret;
1310
1311         linfo = mono_mempool_alloc0 (cfg->mempool, sizeof (LLVMCallInfo) + (sizeof (LLVMArgInfo) * n));
1312
1313         /*
1314          * LLVM always uses the native ABI while we use our own ABI, the
1315          * only difference is the handling of vtypes:
1316          * - we only pass/receive them in registers in some cases, and only 
1317          *   in 1 or 2 integer registers.
1318          */
1319         if (cinfo->ret.storage == ArgValuetypeInReg) {
1320                 if (sig->pinvoke) {
1321                         cfg->exception_message = g_strdup ("pinvoke + vtypes");
1322                         cfg->disable_llvm = TRUE;
1323                         return linfo;
1324                 }
1325
1326                 cfg->exception_message = g_strdup ("vtype ret in call");
1327                 cfg->disable_llvm = TRUE;
1328                 /*
1329                 linfo->ret.storage = LLVMArgVtypeInReg;
1330                 for (j = 0; j < 2; ++j)
1331                         linfo->ret.pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, cinfo->ret.pair_storage [j]);
1332                 */
1333         }
1334
1335         if (mini_type_is_vtype (cfg, sig_ret) && cinfo->ret.storage == ArgInIReg) {
1336                 /* Vtype returned using a hidden argument */
1337                 linfo->ret.storage = LLVMArgVtypeRetAddr;
1338                 linfo->vret_arg_index = cinfo->vret_arg_index;
1339         }
1340
1341         if (mini_type_is_vtype (cfg, sig_ret) && cinfo->ret.storage != ArgInIReg) {
1342                 // FIXME:
1343                 cfg->exception_message = g_strdup ("vtype ret in call");
1344                 cfg->disable_llvm = TRUE;
1345         }
1346
1347         for (i = 0; i < n; ++i) {
1348                 ainfo = cinfo->args + i;
1349
1350                 if (i >= sig->hasthis)
1351                         t = sig->params [i - sig->hasthis];
1352                 else
1353                         t = &mono_defaults.int_class->byval_arg;
1354
1355                 linfo->args [i].storage = LLVMArgNone;
1356
1357                 switch (ainfo->storage) {
1358                 case ArgInIReg:
1359                         linfo->args [i].storage = LLVMArgInIReg;
1360                         break;
1361                 case ArgInDoubleSSEReg:
1362                 case ArgInFloatSSEReg:
1363                         linfo->args [i].storage = LLVMArgInFPReg;
1364                         break;
1365                 case ArgOnStack:
1366                         if (mini_type_is_vtype (cfg, t)) {
1367                                 if (mono_class_value_size (mono_class_from_mono_type (t), NULL) == 0)
1368                                 /* LLVM seems to allocate argument space for empty structures too */
1369                                         linfo->args [i].storage = LLVMArgNone;
1370                                 else
1371                                         linfo->args [i].storage = LLVMArgVtypeByVal;
1372                         } else {
1373                                 linfo->args [i].storage = LLVMArgInIReg;
1374                                 if (t->byref) {
1375                                         if (t->type == MONO_TYPE_R4)
1376                                                 linfo->args [i].storage = LLVMArgInFPReg;
1377                                         else if (t->type == MONO_TYPE_R8)
1378                                                 linfo->args [i].storage = LLVMArgInFPReg;
1379                                 }
1380                         }
1381                         break;
1382                 case ArgValuetypeInReg:
1383                         if (sig->pinvoke) {
1384                                 cfg->exception_message = g_strdup ("pinvoke + vtypes");
1385                                 cfg->disable_llvm = TRUE;
1386                                 return linfo;
1387                         }
1388
1389                         cfg->exception_message = g_strdup ("vtype arg");
1390                         cfg->disable_llvm = TRUE;
1391                         /*
1392                         linfo->args [i].storage = LLVMArgVtypeInReg;
1393                         for (j = 0; j < 2; ++j)
1394                                 linfo->args [i].pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, ainfo->pair_storage [j]);
1395                         */
1396                         break;
1397                 case ArgGSharedVt:
1398                         linfo->args [i].storage = LLVMArgGSharedVt;
1399                         break;
1400                 default:
1401                         cfg->exception_message = g_strdup ("ainfo->storage");
1402                         cfg->disable_llvm = TRUE;
1403                         break;
1404                 }
1405         }
1406
1407         return linfo;
1408 }
1409 #endif
1410
1411 static void
1412 emit_gc_param_slot_def (MonoCompile *cfg, int sp_offset, MonoType *t)
1413 {
1414         if (cfg->compute_gc_maps) {
1415                 MonoInst *def;
1416
1417                 /* Needs checking if the feature will be enabled again */
1418                 g_assert (!cfg->arch.no_pushes);
1419
1420                 /* On x86, the offsets are from the sp value before the start of the call sequence */
1421                 if (t == NULL)
1422                         t = &mono_defaults.int_class->byval_arg;
1423                 EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF (cfg, def, sp_offset, t);
1424         }
1425 }
1426
1427 void
1428 mono_arch_emit_call (MonoCompile *cfg, MonoCallInst *call)
1429 {
1430         MonoType *sig_ret;
1431         MonoInst *arg, *in;
1432         MonoMethodSignature *sig;
1433         int i, j, n;
1434         CallInfo *cinfo;
1435         int sentinelpos = 0, sp_offset = 0;
1436
1437         sig = call->signature;
1438         n = sig->param_count + sig->hasthis;
1439         sig_ret = mini_replace_type (sig->ret);
1440
1441         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
1442         call->call_info = cinfo;
1443
1444         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1445                 sentinelpos = sig->sentinelpos + (sig->hasthis ? 1 : 0);
1446
1447         if (cinfo->need_stack_align && !cfg->arch.no_pushes) {
1448                 MONO_INST_NEW (cfg, arg, OP_SUB_IMM);
1449                 arg->dreg = X86_ESP;
1450                 arg->sreg1 = X86_ESP;
1451                 arg->inst_imm = cinfo->stack_align_amount;
1452                 MONO_ADD_INS (cfg->cbb, arg);
1453                 for (i = 0; i < cinfo->stack_align_amount; i += sizeof (mgreg_t)) {
1454                         sp_offset += 4;
1455
1456                         emit_gc_param_slot_def (cfg, sp_offset, NULL);
1457                 }
1458         }
1459
1460         if (sig_ret && MONO_TYPE_ISSTRUCT (sig_ret)) {
1461                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1462                         /*
1463                          * Tell the JIT to use a more efficient calling convention: call using
1464                          * OP_CALL, compute the result location after the call, and save the 
1465                          * result there.
1466                          */
1467                         call->vret_in_reg = TRUE;
1468                         if (call->vret_var)
1469                                 NULLIFY_INS (call->vret_var);
1470                 }
1471         }
1472
1473         // FIXME: Emit EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF everywhere 
1474
1475         /* Handle the case where there are no implicit arguments */
1476         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == sentinelpos)) {
1477                 emit_sig_cookie (cfg, call, cinfo);
1478                 sp_offset = (cfg->arch.no_pushes) ? cinfo->sig_cookie.offset : (sp_offset + 4);
1479                 emit_gc_param_slot_def (cfg, sp_offset, NULL);
1480         }
1481
1482         /* Arguments are pushed in the reverse order */
1483         for (i = n - 1; i >= 0; i --) {
1484                 ArgInfo *ainfo = cinfo->args + i;
1485                 MonoType *orig_type, *t;
1486                 int argsize;
1487
1488                 if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && i == 0) {
1489                         MonoInst *vtarg;
1490                         /* Push the vret arg before the first argument */
1491                         if (cfg->arch.no_pushes) {
1492                                 MONO_INST_NEW (cfg, vtarg, OP_STORE_MEMBASE_REG);
1493                                 vtarg->type = STACK_MP;
1494                                 vtarg->inst_destbasereg = X86_ESP;
1495                                 vtarg->sreg1 = call->vret_var->dreg;
1496                                 vtarg->inst_offset = cinfo->ret.offset;
1497                                 MONO_ADD_INS (cfg->cbb, vtarg);
1498                                 sp_offset = cinfo->ret.offset;
1499                         } else {
1500                                 MONO_INST_NEW (cfg, vtarg, OP_X86_PUSH);
1501                                 vtarg->type = STACK_MP;
1502                                 vtarg->sreg1 = call->vret_var->dreg;
1503                                 MONO_ADD_INS (cfg->cbb, vtarg);
1504                                 sp_offset += 4;
1505                         }
1506                         emit_gc_param_slot_def (cfg, sp_offset, NULL);
1507                 }
1508
1509                 if (i >= sig->hasthis)
1510                         t = sig->params [i - sig->hasthis];
1511                 else
1512                         t = &mono_defaults.int_class->byval_arg;
1513                 orig_type = t;
1514                 t = mini_type_get_underlying_type (cfg->generic_sharing_context, t);
1515
1516                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH);
1517
1518                 in = call->args [i];
1519                 arg->cil_code = in->cil_code;
1520                 arg->sreg1 = in->dreg;
1521                 arg->type = in->type;
1522
1523                 g_assert (in->dreg != -1);
1524
1525                 if (ainfo->storage == ArgGSharedVt) {
1526                         arg->opcode = OP_OUTARG_VT;
1527                         arg->sreg1 = in->dreg;
1528                         arg->klass = in->klass;
1529                         arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1530                         memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1531                         sp_offset += 4;
1532                         MONO_ADD_INS (cfg->cbb, arg);
1533                 } else if ((i >= sig->hasthis) && (MONO_TYPE_ISSTRUCT(t))) {
1534                         guint32 align;
1535                         guint32 size;
1536
1537                         g_assert (in->klass);
1538
1539                         if (t->type == MONO_TYPE_TYPEDBYREF) {
1540                                 size = sizeof (MonoTypedRef);
1541                                 align = sizeof (gpointer);
1542                         }
1543                         else {
1544                                 size = mini_type_stack_size_full (cfg->generic_sharing_context, &in->klass->byval_arg, &align, sig->pinvoke);
1545                         }
1546
1547                         if (size > 0) {
1548                                 arg->opcode = OP_OUTARG_VT;
1549                                 arg->sreg1 = in->dreg;
1550                                 arg->klass = in->klass;
1551                                 arg->backend.size = size;
1552                                 arg->inst_p0 = call;
1553                                 arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1554                                 memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1555
1556                                 MONO_ADD_INS (cfg->cbb, arg);
1557                                 if (ainfo->storage != ArgValuetypeInReg) {
1558                                         sp_offset = (cfg->arch.no_pushes) ? ainfo->offset : (sp_offset + size);
1559                                         emit_gc_param_slot_def (cfg, sp_offset, orig_type);
1560                                 }
1561                         }
1562                 } else {
1563                         switch (ainfo->storage) {
1564                         case ArgOnStack:
1565                                 if (!t->byref) {
1566                                         if (t->type == MONO_TYPE_R4) {
1567                                                 if (cfg->arch.no_pushes) {
1568                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER4_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1569                                                 } else {
1570                                                         MONO_EMIT_NEW_BIALU_IMM (cfg, OP_SUB_IMM, X86_ESP, X86_ESP, 4);
1571                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER4_MEMBASE_REG, X86_ESP, 0, in->dreg);
1572                                                 }
1573                                                 argsize = 4;
1574                                         } else if (t->type == MONO_TYPE_R8) {
1575                                                 if (cfg->arch.no_pushes) {
1576                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER8_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1577                                                 } else {
1578                                                         MONO_EMIT_NEW_BIALU_IMM (cfg, OP_SUB_IMM, X86_ESP, X86_ESP, 8);
1579                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER8_MEMBASE_REG, X86_ESP, 0, in->dreg);
1580                                                 }
1581                                                 argsize = 8;
1582                                         } else if (t->type == MONO_TYPE_I8 || t->type == MONO_TYPE_U8) {
1583                                                 if (cfg->arch.no_pushes) {
1584                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset + 4, in->dreg + 2);
1585                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg + 1);
1586                                                 } else {
1587                                                         MONO_EMIT_NEW_UNALU (cfg, OP_X86_PUSH, -1, in->dreg + 2);
1588                                                         MONO_EMIT_NEW_UNALU (cfg, OP_X86_PUSH, -1, in->dreg + 1);
1589                                                         sp_offset += 4;
1590                                                 }
1591                                                 argsize = 4;
1592                                         } else {
1593                                                 if (cfg->arch.no_pushes) {
1594                                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1595                                                 } else {
1596                                                         arg->opcode = OP_X86_PUSH;
1597                                                         MONO_ADD_INS (cfg->cbb, arg);
1598                                                 }
1599                                                 argsize = 4;
1600                                         }
1601                                 } else {
1602                                         if (cfg->arch.no_pushes) {
1603                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1604                                         } else {
1605                                                 arg->opcode = OP_X86_PUSH;
1606                                                 MONO_ADD_INS (cfg->cbb, arg);
1607                                         }
1608                                         argsize = 4;
1609                                 }
1610                                 break;
1611                         case ArgInIReg:
1612                                 arg->opcode = OP_MOVE;
1613                                 arg->dreg = ainfo->reg;
1614                                 MONO_ADD_INS (cfg->cbb, arg);
1615                                 argsize = 0;
1616                                 break;
1617                         default:
1618                                 g_assert_not_reached ();
1619                         }
1620
1621                         sp_offset = (cfg->arch.no_pushes) ? ainfo->offset : (sp_offset + argsize);
1622
1623                         if (cfg->compute_gc_maps) {
1624                                 if (argsize == 4) {
1625                                         /* FIXME: The == STACK_OBJ check might be fragile ? */
1626                                         if (sig->hasthis && i == 0 && call->args [i]->type == STACK_OBJ) {
1627                                                 /* this */
1628                                                 if (call->need_unbox_trampoline)
1629                                                         /* The unbox trampoline transforms this into a managed pointer */
1630                                                         emit_gc_param_slot_def (cfg, sp_offset, &mono_defaults.int_class->this_arg);
1631                                                 else
1632                                                         emit_gc_param_slot_def (cfg, sp_offset, &mono_defaults.object_class->byval_arg);
1633                                         } else {
1634                                                 emit_gc_param_slot_def (cfg, sp_offset, orig_type);
1635                                         }
1636                                 } else {
1637                                         /* i8/r8 */
1638                                         for (j = 0; j < argsize; j += 4) {
1639                                                 if (cfg->arch.no_pushes)
1640                                                         emit_gc_param_slot_def (cfg, sp_offset + j, NULL);
1641                                                 else
1642                                                         emit_gc_param_slot_def (cfg, sp_offset - j, NULL);
1643                                         }
1644                                 }
1645                         }
1646                 }
1647
1648                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sentinelpos)) {
1649                         /* Emit the signature cookie just before the implicit arguments */
1650                         emit_sig_cookie (cfg, call, cinfo);
1651                         sp_offset = (cfg->arch.no_pushes) ? cinfo->sig_cookie.offset : (sp_offset + 4);
1652                         emit_gc_param_slot_def (cfg, sp_offset, NULL);
1653                 }
1654         }
1655
1656         if (sig_ret && (MONO_TYPE_ISSTRUCT (sig_ret) || cinfo->vtype_retaddr)) {
1657                 MonoInst *vtarg;
1658
1659                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1660                         /* Already done */
1661                 }
1662                 else if (cinfo->ret.storage == ArgInIReg) {
1663                         NOT_IMPLEMENTED;
1664                         /* The return address is passed in a register */
1665                         MONO_INST_NEW (cfg, vtarg, OP_MOVE);
1666                         vtarg->sreg1 = call->inst.dreg;
1667                         vtarg->dreg = mono_alloc_ireg (cfg);
1668                         MONO_ADD_INS (cfg->cbb, vtarg);
1669                                 
1670                         mono_call_inst_add_outarg_reg (cfg, call, vtarg->dreg, cinfo->ret.reg, FALSE);
1671                 } else if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
1672                         if (cfg->arch.no_pushes) {
1673                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->ret.offset, call->vret_var->dreg);
1674                                 sp_offset = cinfo->ret.offset;
1675                         } else {
1676                                 MonoInst *vtarg;
1677                                 MONO_INST_NEW (cfg, vtarg, OP_X86_PUSH);
1678                                 vtarg->type = STACK_MP;
1679                                 vtarg->sreg1 = call->vret_var->dreg;
1680                                 MONO_ADD_INS (cfg->cbb, vtarg);
1681                                 sp_offset += 4;
1682                         }
1683                         emit_gc_param_slot_def (cfg, sp_offset, NULL);
1684                 }
1685
1686                 /* if the function returns a struct on stack, the called method already does a ret $0x4 */
1687                 if (!cfg->arch.no_pushes)
1688                         cinfo->stack_usage -= cinfo->callee_stack_pop;
1689         }
1690
1691         call->stack_usage = cinfo->stack_usage;
1692         call->stack_align_amount = cinfo->stack_align_amount;
1693         if (!cfg->arch.no_pushes)
1694                 cfg->arch.param_area_size = MAX (cfg->arch.param_area_size, sp_offset);
1695 }
1696
1697 void
1698 mono_arch_emit_outarg_vt (MonoCompile *cfg, MonoInst *ins, MonoInst *src)
1699 {
1700         MonoCallInst *call = (MonoCallInst*)ins->inst_p0;
1701         ArgInfo *ainfo = ins->inst_p1;
1702         MonoInst *arg;
1703         int size = ins->backend.size;
1704
1705         if (ainfo->storage == ArgValuetypeInReg) {
1706                 int dreg = mono_alloc_ireg (cfg);
1707                 switch (size) {
1708                 case 1:
1709                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU1_MEMBASE, dreg, src->dreg, 0);
1710                         break;
1711                 case 2:
1712                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU2_MEMBASE, dreg, src->dreg, 0);
1713                         break;
1714                 case 4:
1715                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1716                         break;
1717                 case 3: /* FIXME */
1718                 default:
1719                         g_assert_not_reached ();
1720                 }
1721                 mono_call_inst_add_outarg_reg (cfg, call, dreg, ainfo->reg, FALSE);
1722         }
1723         else {
1724                 if (cfg->gsharedvt && mini_is_gsharedvt_klass (cfg, ins->klass)) {
1725                         /* Pass by addr */
1726                         if (cfg->arch.no_pushes) {
1727                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, src->dreg);
1728                         } else {
1729                                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH);
1730                                 arg->sreg1 = src->dreg;
1731                                 MONO_ADD_INS (cfg->cbb, arg);
1732                         }
1733                 } else if (size <= 4) {
1734                         if (cfg->arch.no_pushes) {
1735                                 int dreg = mono_alloc_ireg (cfg);
1736                                 MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1737                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, dreg);
1738                         } else {
1739                                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH_MEMBASE);
1740                                 arg->sreg1 = src->dreg;
1741                                 MONO_ADD_INS (cfg->cbb, arg);
1742                         }
1743                 } else if (size <= 20) {
1744                         if (cfg->arch.no_pushes) {
1745                                 mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1746                         } else {
1747                                 MONO_EMIT_NEW_BIALU_IMM (cfg, OP_SUB_IMM, X86_ESP, X86_ESP, ALIGN_TO (size, 4));
1748                                 mini_emit_memcpy (cfg, X86_ESP, 0, src->dreg, 0, size, 4);
1749                         }
1750                 } else {
1751                         if (cfg->arch.no_pushes) {
1752                                 // FIXME: Code growth
1753                                 mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1754                         } else {
1755                                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH_OBJ);
1756                                 arg->inst_basereg = src->dreg;
1757                                 arg->inst_offset = 0;
1758                                 arg->inst_imm = size;
1759                                         
1760                                 MONO_ADD_INS (cfg->cbb, arg);
1761                         }
1762                 }
1763         }
1764 }
1765
1766 void
1767 mono_arch_emit_setret (MonoCompile *cfg, MonoMethod *method, MonoInst *val)
1768 {
1769         MonoType *ret = mini_type_get_underlying_type (cfg->generic_sharing_context, mono_method_signature (method)->ret);
1770
1771         if (!ret->byref) {
1772                 if (ret->type == MONO_TYPE_R4) {
1773                         if (COMPILE_LLVM (cfg))
1774                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1775                         /* Nothing to do */
1776                         return;
1777                 } else if (ret->type == MONO_TYPE_R8) {
1778                         if (COMPILE_LLVM (cfg))
1779                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1780                         /* Nothing to do */
1781                         return;
1782                 } else if (ret->type == MONO_TYPE_I8 || ret->type == MONO_TYPE_U8) {
1783                         if (COMPILE_LLVM (cfg))
1784                                 MONO_EMIT_NEW_UNALU (cfg, OP_LMOVE, cfg->ret->dreg, val->dreg);
1785                         else {
1786                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EAX, val->dreg + 1);
1787                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EDX, val->dreg + 2);
1788                         }
1789                         return;
1790                 }
1791         }
1792                         
1793         MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, cfg->ret->dreg, val->dreg);
1794 }
1795
1796 /*
1797  * Allow tracing to work with this interface (with an optional argument)
1798  */
1799 void*
1800 mono_arch_instrument_prolog (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments)
1801 {
1802         guchar *code = p;
1803
1804         g_assert (MONO_ARCH_FRAME_ALIGNMENT >= 8);
1805         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 8);
1806
1807         /* if some args are passed in registers, we need to save them here */
1808         x86_push_reg (code, X86_EBP);
1809
1810         if (cfg->compile_aot) {
1811                 x86_push_imm (code, cfg->method);
1812                 x86_mov_reg_imm (code, X86_EAX, func);
1813                 x86_call_reg (code, X86_EAX);
1814         } else {
1815                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, cfg->method);
1816                 x86_push_imm (code, cfg->method);
1817                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1818                 x86_call_code (code, 0);
1819         }
1820         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT);
1821
1822         return code;
1823 }
1824
1825 enum {
1826         SAVE_NONE,
1827         SAVE_STRUCT,
1828         SAVE_EAX,
1829         SAVE_EAX_EDX,
1830         SAVE_FP
1831 };
1832
1833 void*
1834 mono_arch_instrument_epilog_full (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments, gboolean preserve_argument_registers)
1835 {
1836         guchar *code = p;
1837         int arg_size = 0, stack_usage = 0, save_mode = SAVE_NONE;
1838         MonoMethod *method = cfg->method;
1839         MonoType *ret_type = mini_type_get_underlying_type (cfg->generic_sharing_context, mono_method_signature (method)->ret);
1840
1841         switch (ret_type->type) {
1842         case MONO_TYPE_VOID:
1843                 /* special case string .ctor icall */
1844                 if (strcmp (".ctor", method->name) && method->klass == mono_defaults.string_class) {
1845                         save_mode = SAVE_EAX;
1846                         stack_usage = enable_arguments ? 8 : 4;
1847                 } else
1848                         save_mode = SAVE_NONE;
1849                 break;
1850         case MONO_TYPE_I8:
1851         case MONO_TYPE_U8:
1852                 save_mode = SAVE_EAX_EDX;
1853                 stack_usage = enable_arguments ? 16 : 8;
1854                 break;
1855         case MONO_TYPE_R4:
1856         case MONO_TYPE_R8:
1857                 save_mode = SAVE_FP;
1858                 stack_usage = enable_arguments ? 16 : 8;
1859                 break;
1860         case MONO_TYPE_GENERICINST:
1861                 if (!mono_type_generic_inst_is_valuetype (ret_type)) {
1862                         save_mode = SAVE_EAX;
1863                         stack_usage = enable_arguments ? 8 : 4;
1864                         break;
1865                 }
1866                 /* Fall through */
1867         case MONO_TYPE_VALUETYPE:
1868                 // FIXME: Handle SMALL_STRUCT_IN_REG here for proper alignment on darwin-x86
1869                 save_mode = SAVE_STRUCT;
1870                 stack_usage = enable_arguments ? 4 : 0;
1871                 break;
1872         default:
1873                 save_mode = SAVE_EAX;
1874                 stack_usage = enable_arguments ? 8 : 4;
1875                 break;
1876         }
1877
1878         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage - 4);
1879
1880         switch (save_mode) {
1881         case SAVE_EAX_EDX:
1882                 x86_push_reg (code, X86_EDX);
1883                 x86_push_reg (code, X86_EAX);
1884                 if (enable_arguments) {
1885                         x86_push_reg (code, X86_EDX);
1886                         x86_push_reg (code, X86_EAX);
1887                         arg_size = 8;
1888                 }
1889                 break;
1890         case SAVE_EAX:
1891                 x86_push_reg (code, X86_EAX);
1892                 if (enable_arguments) {
1893                         x86_push_reg (code, X86_EAX);
1894                         arg_size = 4;
1895                 }
1896                 break;
1897         case SAVE_FP:
1898                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1899                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1900                 if (enable_arguments) {
1901                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1902                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1903                         arg_size = 8;
1904                 }
1905                 break;
1906         case SAVE_STRUCT:
1907                 if (enable_arguments) {
1908                         x86_push_membase (code, X86_EBP, 8);
1909                         arg_size = 4;
1910                 }
1911                 break;
1912         case SAVE_NONE:
1913         default:
1914                 break;
1915         }
1916
1917         if (cfg->compile_aot) {
1918                 x86_push_imm (code, method);
1919                 x86_mov_reg_imm (code, X86_EAX, func);
1920                 x86_call_reg (code, X86_EAX);
1921         } else {
1922                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, method);
1923                 x86_push_imm (code, method);
1924                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1925                 x86_call_code (code, 0);
1926         }
1927
1928         x86_alu_reg_imm (code, X86_ADD, X86_ESP, arg_size + 4);
1929
1930         switch (save_mode) {
1931         case SAVE_EAX_EDX:
1932                 x86_pop_reg (code, X86_EAX);
1933                 x86_pop_reg (code, X86_EDX);
1934                 break;
1935         case SAVE_EAX:
1936                 x86_pop_reg (code, X86_EAX);
1937                 break;
1938         case SAVE_FP:
1939                 x86_fld_membase (code, X86_ESP, 0, TRUE);
1940                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
1941                 break;
1942         case SAVE_NONE:
1943         default:
1944                 break;
1945         }
1946         
1947         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage);
1948
1949         return code;
1950 }
1951
1952 #define EMIT_COND_BRANCH(ins,cond,sign) \
1953 if (ins->inst_true_bb->native_offset) { \
1954         x86_branch (code, cond, cfg->native_code + ins->inst_true_bb->native_offset, sign); \
1955 } else { \
1956         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_true_bb); \
1957         if ((cfg->opt & MONO_OPT_BRANCH) && \
1958             x86_is_imm8 (ins->inst_true_bb->max_offset - cpos)) \
1959                 x86_branch8 (code, cond, 0, sign); \
1960         else \
1961                 x86_branch32 (code, cond, 0, sign); \
1962 }
1963
1964 /*  
1965  *      Emit an exception if condition is fail and
1966  *  if possible do a directly branch to target 
1967  */
1968 #define EMIT_COND_SYSTEM_EXCEPTION(cond,signed,exc_name)            \
1969         do {                                                        \
1970                 MonoInst *tins = mono_branch_optimize_exception_target (cfg, bb, exc_name); \
1971                 if (tins == NULL) {                                                                             \
1972                         mono_add_patch_info (cfg, code - cfg->native_code,   \
1973                                         MONO_PATCH_INFO_EXC, exc_name);  \
1974                         x86_branch32 (code, cond, 0, signed);               \
1975                 } else {        \
1976                         EMIT_COND_BRANCH (tins, cond, signed);  \
1977                 }                       \
1978         } while (0); 
1979
1980 #define EMIT_FPCOMPARE(code) do { \
1981         x86_fcompp (code); \
1982         x86_fnstsw (code); \
1983 } while (0); 
1984
1985
1986 static guint8*
1987 emit_call (MonoCompile *cfg, guint8 *code, guint32 patch_type, gconstpointer data)
1988 {
1989         gboolean needs_paddings = TRUE;
1990         guint32 pad_size;
1991         MonoJumpInfo *jinfo = NULL;
1992
1993         if (cfg->abs_patches) {
1994                 jinfo = g_hash_table_lookup (cfg->abs_patches, data);
1995                 if (jinfo && jinfo->type == MONO_PATCH_INFO_JIT_ICALL_ADDR)
1996                         needs_paddings = FALSE;
1997         }
1998
1999         if (cfg->compile_aot)
2000                 needs_paddings = FALSE;
2001         /*The address must be 4 bytes aligned to avoid spanning multiple cache lines.
2002         This is required for code patching to be safe on SMP machines.
2003         */
2004         pad_size = (guint32)(code + 1 - cfg->native_code) & 0x3;
2005 #ifndef __native_client_codegen__
2006         if (needs_paddings && pad_size)
2007                 x86_padding (code, 4 - pad_size);
2008 #endif
2009
2010         mono_add_patch_info (cfg, code - cfg->native_code, patch_type, data);
2011         x86_call_code (code, 0);
2012
2013         return code;
2014 }
2015
2016 #define INST_IGNORES_CFLAGS(opcode) (!(((opcode) == OP_ADC) || ((opcode) == OP_IADC) || ((opcode) == OP_ADC_IMM) || ((opcode) == OP_IADC_IMM) || ((opcode) == OP_SBB) || ((opcode) == OP_ISBB) || ((opcode) == OP_SBB_IMM) || ((opcode) == OP_ISBB_IMM)))
2017
2018 /*
2019  * mono_peephole_pass_1:
2020  *
2021  *   Perform peephole opts which should/can be performed before local regalloc
2022  */
2023 void
2024 mono_arch_peephole_pass_1 (MonoCompile *cfg, MonoBasicBlock *bb)
2025 {
2026         MonoInst *ins, *n;
2027
2028         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
2029                 MonoInst *last_ins = ins->prev;
2030
2031                 switch (ins->opcode) {
2032                 case OP_IADD_IMM:
2033                 case OP_ADD_IMM:
2034                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
2035                                 /* 
2036                                  * X86_LEA is like ADD, but doesn't have the
2037                                  * sreg1==dreg restriction.
2038                                  */
2039                                 ins->opcode = OP_X86_LEA_MEMBASE;
2040                                 ins->inst_basereg = ins->sreg1;
2041                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2042                                 ins->opcode = OP_X86_INC_REG;
2043                         break;
2044                 case OP_SUB_IMM:
2045                 case OP_ISUB_IMM:
2046                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
2047                                 ins->opcode = OP_X86_LEA_MEMBASE;
2048                                 ins->inst_basereg = ins->sreg1;
2049                                 ins->inst_imm = -ins->inst_imm;
2050                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2051                                 ins->opcode = OP_X86_DEC_REG;
2052                         break;
2053                 case OP_COMPARE_IMM:
2054                 case OP_ICOMPARE_IMM:
2055                         /* OP_COMPARE_IMM (reg, 0) 
2056                          * --> 
2057                          * OP_X86_TEST_NULL (reg) 
2058                          */
2059                         if (!ins->inst_imm)
2060                                 ins->opcode = OP_X86_TEST_NULL;
2061                         break;
2062                 case OP_X86_COMPARE_MEMBASE_IMM:
2063                         /* 
2064                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
2065                          * OP_X86_COMPARE_MEMBASE_IMM offset(basereg), imm
2066                          * -->
2067                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
2068                          * OP_COMPARE_IMM reg, imm
2069                          *
2070                          * Note: if imm = 0 then OP_COMPARE_IMM replaced with OP_X86_TEST_NULL
2071                          */
2072                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG) &&
2073                             ins->inst_basereg == last_ins->inst_destbasereg &&
2074                             ins->inst_offset == last_ins->inst_offset) {
2075                                         ins->opcode = OP_COMPARE_IMM;
2076                                         ins->sreg1 = last_ins->sreg1;
2077
2078                                         /* check if we can remove cmp reg,0 with test null */
2079                                         if (!ins->inst_imm)
2080                                                 ins->opcode = OP_X86_TEST_NULL;
2081                                 }
2082
2083                         break;                  
2084                 case OP_X86_PUSH_MEMBASE:
2085                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG ||
2086                                          last_ins->opcode == OP_STORE_MEMBASE_REG) &&
2087                             ins->inst_basereg == last_ins->inst_destbasereg &&
2088                             ins->inst_offset == last_ins->inst_offset) {
2089                                     ins->opcode = OP_X86_PUSH;
2090                                     ins->sreg1 = last_ins->sreg1;
2091                         }
2092                         break;
2093                 }
2094
2095                 mono_peephole_ins (bb, ins);
2096         }
2097 }
2098
2099 void
2100 mono_arch_peephole_pass_2 (MonoCompile *cfg, MonoBasicBlock *bb)
2101 {
2102         MonoInst *ins, *n;
2103
2104         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
2105                 switch (ins->opcode) {
2106                 case OP_ICONST:
2107                         /* reg = 0 -> XOR (reg, reg) */
2108                         /* XOR sets cflags on x86, so we cant do it always */
2109                         if (ins->inst_c0 == 0 && (!ins->next || (ins->next && INST_IGNORES_CFLAGS (ins->next->opcode)))) {
2110                                 MonoInst *ins2;
2111
2112                                 ins->opcode = OP_IXOR;
2113                                 ins->sreg1 = ins->dreg;
2114                                 ins->sreg2 = ins->dreg;
2115
2116                                 /* 
2117                                  * Convert succeeding STORE_MEMBASE_IMM 0 ins to STORE_MEMBASE_REG 
2118                                  * since it takes 3 bytes instead of 7.
2119                                  */
2120                                 for (ins2 = ins->next; ins2; ins2 = ins2->next) {
2121                                         if ((ins2->opcode == OP_STORE_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2122                                                 ins2->opcode = OP_STORE_MEMBASE_REG;
2123                                                 ins2->sreg1 = ins->dreg;
2124                                         }
2125                                         else if ((ins2->opcode == OP_STOREI4_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2126                                                 ins2->opcode = OP_STOREI4_MEMBASE_REG;
2127                                                 ins2->sreg1 = ins->dreg;
2128                                         }
2129                                         else if ((ins2->opcode == OP_STOREI1_MEMBASE_IMM) || (ins2->opcode == OP_STOREI2_MEMBASE_IMM)) {
2130                                                 /* Continue iteration */
2131                                         }
2132                                         else
2133                                                 break;
2134                                 }
2135                         }
2136                         break;
2137                 case OP_IADD_IMM:
2138                 case OP_ADD_IMM:
2139                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2140                                 ins->opcode = OP_X86_INC_REG;
2141                         break;
2142                 case OP_ISUB_IMM:
2143                 case OP_SUB_IMM:
2144                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2145                                 ins->opcode = OP_X86_DEC_REG;
2146                         break;
2147                 }
2148
2149                 mono_peephole_ins (bb, ins);
2150         }
2151 }
2152
2153 /*
2154  * mono_arch_lowering_pass:
2155  *
2156  *  Converts complex opcodes into simpler ones so that each IR instruction
2157  * corresponds to one machine instruction.
2158  */
2159 void
2160 mono_arch_lowering_pass (MonoCompile *cfg, MonoBasicBlock *bb)
2161 {
2162         MonoInst *ins, *next;
2163
2164         /*
2165          * FIXME: Need to add more instructions, but the current machine 
2166          * description can't model some parts of the composite instructions like
2167          * cdq.
2168          */
2169         MONO_BB_FOR_EACH_INS_SAFE (bb, next, ins) {
2170                 switch (ins->opcode) {
2171                 case OP_IREM_IMM:
2172                 case OP_IDIV_IMM:
2173                 case OP_IDIV_UN_IMM:
2174                 case OP_IREM_UN_IMM:
2175                         /* 
2176                          * Keep the cases where we could generated optimized code, otherwise convert
2177                          * to the non-imm variant.
2178                          */
2179                         if ((ins->opcode == OP_IREM_IMM) && mono_is_power_of_two (ins->inst_imm) >= 0)
2180                                 break;
2181                         mono_decompose_op_imm (cfg, bb, ins);
2182                         break;
2183                 default:
2184                         break;
2185                 }
2186         }
2187
2188         bb->max_vreg = cfg->next_vreg;
2189 }
2190
2191 static const int 
2192 branch_cc_table [] = {
2193         X86_CC_EQ, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2194         X86_CC_NE, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2195         X86_CC_O, X86_CC_NO, X86_CC_C, X86_CC_NC
2196 };
2197
2198 /* Maps CMP_... constants to X86_CC_... constants */
2199 static const int
2200 cc_table [] = {
2201         X86_CC_EQ, X86_CC_NE, X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT,
2202         X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT
2203 };
2204
2205 static const int
2206 cc_signed_table [] = {
2207         TRUE, TRUE, TRUE, TRUE, TRUE, TRUE,
2208         FALSE, FALSE, FALSE, FALSE
2209 };
2210
2211 static unsigned char*
2212 emit_float_to_int (MonoCompile *cfg, guchar *code, int dreg, int size, gboolean is_signed)
2213 {
2214 #define XMM_TEMP_REG 0
2215         /*This SSE2 optimization must not be done which OPT_SIMD in place as it clobbers xmm0.*/
2216         /*The xmm pass decomposes OP_FCONV_ ops anyway anyway.*/
2217         if (cfg->opt & MONO_OPT_SSE2 && size < 8 && !(cfg->opt & MONO_OPT_SIMD)) {
2218                 /* optimize by assigning a local var for this use so we avoid
2219                  * the stack manipulations */
2220                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2221                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
2222                 x86_movsd_reg_membase (code, XMM_TEMP_REG, X86_ESP, 0);
2223                 x86_cvttsd2si (code, dreg, XMM_TEMP_REG);
2224                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
2225                 if (size == 1)
2226                         x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2227                 else if (size == 2)
2228                         x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2229                 return code;
2230         }
2231         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
2232         x86_fnstcw_membase(code, X86_ESP, 0);
2233         x86_mov_reg_membase (code, dreg, X86_ESP, 0, 2);
2234         x86_alu_reg_imm (code, X86_OR, dreg, 0xc00);
2235         x86_mov_membase_reg (code, X86_ESP, 2, dreg, 2);
2236         x86_fldcw_membase (code, X86_ESP, 2);
2237         if (size == 8) {
2238                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2239                 x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
2240                 x86_pop_reg (code, dreg);
2241                 /* FIXME: need the high register 
2242                  * x86_pop_reg (code, dreg_high);
2243                  */
2244         } else {
2245                 x86_push_reg (code, X86_EAX); // SP = SP - 4
2246                 x86_fist_pop_membase (code, X86_ESP, 0, FALSE);
2247                 x86_pop_reg (code, dreg);
2248         }
2249         x86_fldcw_membase (code, X86_ESP, 0);
2250         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
2251
2252         if (size == 1)
2253                 x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2254         else if (size == 2)
2255                 x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2256         return code;
2257 }
2258
2259 static unsigned char*
2260 mono_emit_stack_alloc (MonoCompile *cfg, guchar *code, MonoInst* tree)
2261 {
2262         int sreg = tree->sreg1;
2263         int need_touch = FALSE;
2264
2265 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
2266         need_touch = TRUE;
2267 #endif
2268
2269         if (need_touch) {
2270                 guint8* br[5];
2271
2272                 /*
2273                  * Under Windows:
2274                  * If requested stack size is larger than one page,
2275                  * perform stack-touch operation
2276                  */
2277                 /*
2278                  * Generate stack probe code.
2279                  * Under Windows, it is necessary to allocate one page at a time,
2280                  * "touching" stack after each successful sub-allocation. This is
2281                  * because of the way stack growth is implemented - there is a
2282                  * guard page before the lowest stack page that is currently commited.
2283                  * Stack normally grows sequentially so OS traps access to the
2284                  * guard page and commits more pages when needed.
2285                  */
2286                 x86_test_reg_imm (code, sreg, ~0xFFF);
2287                 br[0] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2288
2289                 br[2] = code; /* loop */
2290                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
2291                 x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
2292
2293                 /* 
2294                  * By the end of the loop, sreg2 is smaller than 0x1000, so the init routine
2295                  * that follows only initializes the last part of the area.
2296                  */
2297                 /* Same as the init code below with size==0x1000 */
2298                 if (tree->flags & MONO_INST_INIT) {
2299                         x86_push_reg (code, X86_EAX);
2300                         x86_push_reg (code, X86_ECX);
2301                         x86_push_reg (code, X86_EDI);
2302                         x86_mov_reg_imm (code, X86_ECX, (0x1000 >> 2));
2303                         x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);                              
2304                         if (cfg->param_area && cfg->arch.no_pushes)
2305                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12 + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2306                         else
2307                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12);
2308                         x86_cld (code);
2309                         x86_prefix (code, X86_REP_PREFIX);
2310                         x86_stosl (code);
2311                         x86_pop_reg (code, X86_EDI);
2312                         x86_pop_reg (code, X86_ECX);
2313                         x86_pop_reg (code, X86_EAX);
2314                 }
2315
2316                 x86_alu_reg_imm (code, X86_SUB, sreg, 0x1000);
2317                 x86_alu_reg_imm (code, X86_CMP, sreg, 0x1000);
2318                 br[3] = code; x86_branch8 (code, X86_CC_AE, 0, FALSE);
2319                 x86_patch (br[3], br[2]);
2320                 x86_test_reg_reg (code, sreg, sreg);
2321                 br[4] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2322                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2323
2324                 br[1] = code; x86_jump8 (code, 0);
2325
2326                 x86_patch (br[0], code);
2327                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2328                 x86_patch (br[1], code);
2329                 x86_patch (br[4], code);
2330         }
2331         else
2332                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, tree->sreg1);
2333
2334         if (tree->flags & MONO_INST_INIT) {
2335                 int offset = 0;
2336                 if (tree->dreg != X86_EAX && sreg != X86_EAX) {
2337                         x86_push_reg (code, X86_EAX);
2338                         offset += 4;
2339                 }
2340                 if (tree->dreg != X86_ECX && sreg != X86_ECX) {
2341                         x86_push_reg (code, X86_ECX);
2342                         offset += 4;
2343                 }
2344                 if (tree->dreg != X86_EDI && sreg != X86_EDI) {
2345                         x86_push_reg (code, X86_EDI);
2346                         offset += 4;
2347                 }
2348                 
2349                 x86_shift_reg_imm (code, X86_SHR, sreg, 2);
2350                 if (sreg != X86_ECX)
2351                         x86_mov_reg_reg (code, X86_ECX, sreg, 4);
2352                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);
2353                                 
2354                 if (cfg->param_area && cfg->arch.no_pushes)
2355                         x86_lea_membase (code, X86_EDI, X86_ESP, offset + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2356                 else
2357                         x86_lea_membase (code, X86_EDI, X86_ESP, offset);
2358                 x86_cld (code);
2359                 x86_prefix (code, X86_REP_PREFIX);
2360                 x86_stosl (code);
2361                 
2362                 if (tree->dreg != X86_EDI && sreg != X86_EDI)
2363                         x86_pop_reg (code, X86_EDI);
2364                 if (tree->dreg != X86_ECX && sreg != X86_ECX)
2365                         x86_pop_reg (code, X86_ECX);
2366                 if (tree->dreg != X86_EAX && sreg != X86_EAX)
2367                         x86_pop_reg (code, X86_EAX);
2368         }
2369         return code;
2370 }
2371
2372
2373 static guint8*
2374 emit_move_return_value (MonoCompile *cfg, MonoInst *ins, guint8 *code)
2375 {
2376         /* Move return value to the target register */
2377         switch (ins->opcode) {
2378         case OP_CALL:
2379         case OP_CALL_REG:
2380         case OP_CALL_MEMBASE:
2381                 if (ins->dreg != X86_EAX)
2382                         x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
2383                 break;
2384         default:
2385                 break;
2386         }
2387
2388         return code;
2389 }
2390
2391 #ifdef __APPLE__
2392 static int tls_gs_offset;
2393 #endif
2394
2395 gboolean
2396 mono_x86_have_tls_get (void)
2397 {
2398 #ifdef __APPLE__
2399         static gboolean have_tls_get = FALSE;
2400         static gboolean inited = FALSE;
2401         guint32 *ins;
2402
2403         if (inited)
2404                 return have_tls_get;
2405
2406         ins = (guint32*)pthread_getspecific;
2407         /*
2408          * We're looking for these two instructions:
2409          *
2410          * mov    0x4(%esp),%eax
2411          * mov    %gs:[offset](,%eax,4),%eax
2412          */
2413         have_tls_get = ins [0] == 0x0424448b && ins [1] == 0x85048b65;
2414         tls_gs_offset = ins [2];
2415
2416         inited = TRUE;
2417
2418         return have_tls_get;
2419 #elif defined(TARGET_ANDROID)
2420         return FALSE;
2421 #else
2422         return TRUE;
2423 #endif
2424 }
2425
2426 static guint8*
2427 mono_x86_emit_tls_set (guint8* code, int sreg, int tls_offset)
2428 {
2429 #if defined(__APPLE__)
2430         x86_prefix (code, X86_GS_PREFIX);
2431         x86_mov_mem_reg (code, tls_gs_offset + (tls_offset * 4), sreg, 4);
2432 #elif defined(TARGET_WIN32)
2433         g_assert_not_reached ();
2434 #else
2435         x86_prefix (code, X86_GS_PREFIX);
2436         x86_mov_mem_reg (code, tls_offset, sreg, 4);
2437 #endif
2438         return code;
2439 }
2440
2441 /*
2442  * mono_x86_emit_tls_get:
2443  * @code: buffer to store code to
2444  * @dreg: hard register where to place the result
2445  * @tls_offset: offset info
2446  *
2447  * mono_x86_emit_tls_get emits in @code the native code that puts in
2448  * the dreg register the item in the thread local storage identified
2449  * by tls_offset.
2450  *
2451  * Returns: a pointer to the end of the stored code
2452  */
2453 guint8*
2454 mono_x86_emit_tls_get (guint8* code, int dreg, int tls_offset)
2455 {
2456 #if defined(__APPLE__)
2457         x86_prefix (code, X86_GS_PREFIX);
2458         x86_mov_reg_mem (code, dreg, tls_gs_offset + (tls_offset * 4), 4);
2459 #elif defined(TARGET_WIN32)
2460         /* 
2461          * See the Under the Hood article in the May 1996 issue of Microsoft Systems 
2462          * Journal and/or a disassembly of the TlsGet () function.
2463          */
2464         x86_prefix (code, X86_FS_PREFIX);
2465         x86_mov_reg_mem (code, dreg, 0x18, 4);
2466         if (tls_offset < 64) {
2467                 x86_mov_reg_membase (code, dreg, dreg, 3600 + (tls_offset * 4), 4);
2468         } else {
2469                 guint8 *buf [16];
2470
2471                 g_assert (tls_offset < 0x440);
2472                 /* Load TEB->TlsExpansionSlots */
2473                 x86_mov_reg_membase (code, dreg, dreg, 0xf94, 4);
2474                 x86_test_reg_reg (code, dreg, dreg);
2475                 buf [0] = code;
2476                 x86_branch (code, X86_CC_EQ, code, TRUE);
2477                 x86_mov_reg_membase (code, dreg, dreg, (tls_offset * 4) - 0x100, 4);
2478                 x86_patch (buf [0], code);
2479         }
2480 #else
2481         if (optimize_for_xen) {
2482                 x86_prefix (code, X86_GS_PREFIX);
2483                 x86_mov_reg_mem (code, dreg, 0, 4);
2484                 x86_mov_reg_membase (code, dreg, dreg, tls_offset, 4);
2485         } else {
2486                 x86_prefix (code, X86_GS_PREFIX);
2487                 x86_mov_reg_mem (code, dreg, tls_offset, 4);
2488         }
2489 #endif
2490         return code;
2491 }
2492
2493 static guint8*
2494 emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2495 {
2496         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2497 #if defined(__APPLE__) || defined(__linux__)
2498         if (dreg != offset_reg)
2499                 x86_mov_reg_reg (code, dreg, offset_reg, sizeof (mgreg_t));
2500         x86_prefix (code, X86_GS_PREFIX);
2501         x86_mov_reg_membase (code, dreg, dreg, 0, sizeof (mgreg_t));
2502 #else
2503         g_assert_not_reached ();
2504 #endif
2505         return code;
2506 }
2507
2508 guint8*
2509 mono_x86_emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2510 {
2511         return emit_tls_get_reg (code, dreg, offset_reg);
2512 }
2513
2514 static guint8*
2515 emit_tls_set_reg (guint8* code, int sreg, int offset_reg)
2516 {
2517         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2518 #ifdef HOST_WIN32
2519         g_assert_not_reached ();
2520 #elif defined(__APPLE__) || defined(__linux__)
2521         x86_prefix (code, X86_GS_PREFIX);
2522         x86_mov_membase_reg (code, offset_reg, 0, sreg, sizeof (mgreg_t));
2523 #else
2524         g_assert_not_reached ();
2525 #endif
2526         return code;
2527 }
2528  
2529  /*
2530  * mono_arch_translate_tls_offset:
2531  *
2532  *   Translate the TLS offset OFFSET computed by MONO_THREAD_VAR_OFFSET () into a format usable by OP_TLS_GET_REG/OP_TLS_SET_REG.
2533  */
2534 int
2535 mono_arch_translate_tls_offset (int offset)
2536 {
2537 #ifdef __APPLE__
2538         return tls_gs_offset + (offset * 4);
2539 #else
2540         return offset;
2541 #endif
2542 }
2543
2544 /*
2545  * emit_setup_lmf:
2546  *
2547  *   Emit code to initialize an LMF structure at LMF_OFFSET.
2548  */
2549 static guint8*
2550 emit_setup_lmf (MonoCompile *cfg, guint8 *code, gint32 lmf_offset, int cfa_offset)
2551 {
2552         /* save all caller saved regs */
2553         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), X86_EBX, sizeof (mgreg_t));
2554         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx));
2555         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), X86_EDI, sizeof (mgreg_t));
2556         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi));
2557         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), X86_ESI, sizeof (mgreg_t));
2558         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi));
2559         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), X86_EBP, sizeof (mgreg_t));
2560
2561         /* save the current IP */
2562         if (cfg->compile_aot) {
2563                 /* This pushes the current ip */
2564                 x86_call_imm (code, 0);
2565                 x86_pop_reg (code, X86_EAX);
2566         } else {
2567                 mono_add_patch_info (cfg, code + 1 - cfg->native_code, MONO_PATCH_INFO_IP, NULL);
2568                 x86_mov_reg_imm (code, X86_EAX, 0);
2569         }
2570         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), X86_EAX, sizeof (mgreg_t));
2571
2572         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), SLOT_NOREF);
2573         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), SLOT_NOREF);
2574         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), SLOT_NOREF);
2575         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), SLOT_NOREF);
2576         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), SLOT_NOREF);
2577         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esp), SLOT_NOREF);
2578         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, method), SLOT_NOREF);
2579         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, lmf_addr), SLOT_NOREF);
2580         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, previous_lmf), SLOT_NOREF);
2581
2582         return code;
2583 }
2584
2585 #define REAL_PRINT_REG(text,reg) \
2586 mono_assert (reg >= 0); \
2587 x86_push_reg (code, X86_EAX); \
2588 x86_push_reg (code, X86_EDX); \
2589 x86_push_reg (code, X86_ECX); \
2590 x86_push_reg (code, reg); \
2591 x86_push_imm (code, reg); \
2592 x86_push_imm (code, text " %d %p\n"); \
2593 x86_mov_reg_imm (code, X86_EAX, printf); \
2594 x86_call_reg (code, X86_EAX); \
2595 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 3*4); \
2596 x86_pop_reg (code, X86_ECX); \
2597 x86_pop_reg (code, X86_EDX); \
2598 x86_pop_reg (code, X86_EAX);
2599
2600 /* REAL_PRINT_REG does not appear to be used, and was not adapted to work with Native Client. */
2601 #ifdef __native__client_codegen__
2602 #define REAL_PRINT_REG(text, reg) g_assert_not_reached()
2603 #endif
2604
2605 /* benchmark and set based on cpu */
2606 #define LOOP_ALIGNMENT 8
2607 #define bb_is_loop_start(bb) ((bb)->loop_body_start && (bb)->nesting)
2608
2609 #ifndef DISABLE_JIT
2610 void
2611 mono_arch_output_basic_block (MonoCompile *cfg, MonoBasicBlock *bb)
2612 {
2613         MonoInst *ins;
2614         MonoCallInst *call;
2615         guint offset;
2616         guint8 *code = cfg->native_code + cfg->code_len;
2617         int max_len, cpos;
2618
2619         if (cfg->opt & MONO_OPT_LOOP) {
2620                 int pad, align = LOOP_ALIGNMENT;
2621                 /* set alignment depending on cpu */
2622                 if (bb_is_loop_start (bb) && (pad = (cfg->code_len & (align - 1)))) {
2623                         pad = align - pad;
2624                         /*g_print ("adding %d pad at %x to loop in %s\n", pad, cfg->code_len, cfg->method->name);*/
2625                         x86_padding (code, pad);
2626                         cfg->code_len += pad;
2627                         bb->native_offset = cfg->code_len;
2628                 }
2629         }
2630 #ifdef __native_client_codegen__
2631         {
2632                 /* For Native Client, all indirect call/jump targets must be   */
2633                 /* 32-byte aligned.  Exception handler blocks are jumped to    */
2634                 /* indirectly as well.                                         */
2635                 gboolean bb_needs_alignment = (bb->flags & BB_INDIRECT_JUMP_TARGET) ||
2636                         (bb->flags & BB_EXCEPTION_HANDLER);
2637
2638                 /* if ((cfg->code_len & kNaClAlignmentMask) != 0) { */
2639                 if ( bb_needs_alignment && ((cfg->code_len & kNaClAlignmentMask) != 0)) {
2640             int pad = kNaClAlignment - (cfg->code_len & kNaClAlignmentMask);
2641             if (pad != kNaClAlignment) code = mono_arch_nacl_pad(code, pad);
2642             cfg->code_len += pad;
2643             bb->native_offset = cfg->code_len;
2644                 }
2645         }
2646 #endif  /* __native_client_codegen__ */
2647         if (cfg->verbose_level > 2)
2648                 g_print ("Basic block %d starting at offset 0x%x\n", bb->block_num, bb->native_offset);
2649
2650         cpos = bb->max_offset;
2651
2652         if (cfg->prof_options & MONO_PROFILE_COVERAGE) {
2653                 MonoProfileCoverageInfo *cov = cfg->coverage_info;
2654                 g_assert (!cfg->compile_aot);
2655                 cpos += 6;
2656
2657                 cov->data [bb->dfn].cil_code = bb->cil_code;
2658                 /* this is not thread save, but good enough */
2659                 x86_inc_mem (code, &cov->data [bb->dfn].count); 
2660         }
2661
2662         offset = code - cfg->native_code;
2663
2664         mono_debug_open_block (cfg, bb, offset);
2665
2666     if (mono_break_at_bb_method && mono_method_desc_full_match (mono_break_at_bb_method, cfg->method) && bb->block_num == mono_break_at_bb_bb_num)
2667                 x86_breakpoint (code);
2668
2669         MONO_BB_FOR_EACH_INS (bb, ins) {
2670                 offset = code - cfg->native_code;
2671
2672                 max_len = ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
2673
2674 #define EXTRA_CODE_SPACE (NACL_SIZE (16, 16 + kNaClAlignment))
2675
2676                 if (G_UNLIKELY (offset > (cfg->code_size - max_len - EXTRA_CODE_SPACE))) {
2677                         cfg->code_size *= 2;
2678                         cfg->native_code = mono_realloc_native_code(cfg);
2679                         code = cfg->native_code + offset;
2680                         cfg->stat_code_reallocs++;
2681                 }
2682
2683                 if (cfg->debug_info)
2684                         mono_debug_record_line_number (cfg, ins, offset);
2685
2686                 switch (ins->opcode) {
2687                 case OP_BIGMUL:
2688                         x86_mul_reg (code, ins->sreg2, TRUE);
2689                         break;
2690                 case OP_BIGMUL_UN:
2691                         x86_mul_reg (code, ins->sreg2, FALSE);
2692                         break;
2693                 case OP_X86_SETEQ_MEMBASE:
2694                 case OP_X86_SETNE_MEMBASE:
2695                         x86_set_membase (code, ins->opcode == OP_X86_SETEQ_MEMBASE ? X86_CC_EQ : X86_CC_NE,
2696                                          ins->inst_basereg, ins->inst_offset, TRUE);
2697                         break;
2698                 case OP_STOREI1_MEMBASE_IMM:
2699                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 1);
2700                         break;
2701                 case OP_STOREI2_MEMBASE_IMM:
2702                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 2);
2703                         break;
2704                 case OP_STORE_MEMBASE_IMM:
2705                 case OP_STOREI4_MEMBASE_IMM:
2706                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 4);
2707                         break;
2708                 case OP_STOREI1_MEMBASE_REG:
2709                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 1);
2710                         break;
2711                 case OP_STOREI2_MEMBASE_REG:
2712                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 2);
2713                         break;
2714                 case OP_STORE_MEMBASE_REG:
2715                 case OP_STOREI4_MEMBASE_REG:
2716                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 4);
2717                         break;
2718                 case OP_STORE_MEM_IMM:
2719                         x86_mov_mem_imm (code, ins->inst_p0, ins->inst_c0, 4);
2720                         break;
2721                 case OP_LOADU4_MEM:
2722                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2723                         break;
2724                 case OP_LOAD_MEM:
2725                 case OP_LOADI4_MEM:
2726                         /* These are created by the cprop pass so they use inst_imm as the source */
2727                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2728                         break;
2729                 case OP_LOADU1_MEM:
2730                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, FALSE);
2731                         break;
2732                 case OP_LOADU2_MEM:
2733                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, TRUE);
2734                         break;
2735                 case OP_LOAD_MEMBASE:
2736                 case OP_LOADI4_MEMBASE:
2737                 case OP_LOADU4_MEMBASE:
2738                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 4);
2739                         break;
2740                 case OP_LOADU1_MEMBASE:
2741                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE);
2742                         break;
2743                 case OP_LOADI1_MEMBASE:
2744                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
2745                         break;
2746                 case OP_LOADU2_MEMBASE:
2747                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE);
2748                         break;
2749                 case OP_LOADI2_MEMBASE:
2750                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
2751                         break;
2752                 case OP_ICONV_TO_I1:
2753                 case OP_SEXT_I1:
2754                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, FALSE);
2755                         break;
2756                 case OP_ICONV_TO_I2:
2757                 case OP_SEXT_I2:
2758                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, TRUE);
2759                         break;
2760                 case OP_ICONV_TO_U1:
2761                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, FALSE);
2762                         break;
2763                 case OP_ICONV_TO_U2:
2764                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, TRUE);
2765                         break;
2766                 case OP_COMPARE:
2767                 case OP_ICOMPARE:
2768                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
2769                         break;
2770                 case OP_COMPARE_IMM:
2771                 case OP_ICOMPARE_IMM:
2772                         x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
2773                         break;
2774                 case OP_X86_COMPARE_MEMBASE_REG:
2775                         x86_alu_membase_reg (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2776                         break;
2777                 case OP_X86_COMPARE_MEMBASE_IMM:
2778                         x86_alu_membase_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2779                         break;
2780                 case OP_X86_COMPARE_MEMBASE8_IMM:
2781                         x86_alu_membase8_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2782                         break;
2783                 case OP_X86_COMPARE_REG_MEMBASE:
2784                         x86_alu_reg_membase (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset);
2785                         break;
2786                 case OP_X86_COMPARE_MEM_IMM:
2787                         x86_alu_mem_imm (code, X86_CMP, ins->inst_offset, ins->inst_imm);
2788                         break;
2789                 case OP_X86_TEST_NULL:
2790                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
2791                         break;
2792                 case OP_X86_ADD_MEMBASE_IMM:
2793                         x86_alu_membase_imm (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2794                         break;
2795                 case OP_X86_ADD_REG_MEMBASE:
2796                         x86_alu_reg_membase (code, X86_ADD, ins->sreg1, ins->sreg2, ins->inst_offset);
2797                         break;
2798                 case OP_X86_SUB_MEMBASE_IMM:
2799                         x86_alu_membase_imm (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2800                         break;
2801                 case OP_X86_SUB_REG_MEMBASE:
2802                         x86_alu_reg_membase (code, X86_SUB, ins->sreg1, ins->sreg2, ins->inst_offset);
2803                         break;
2804                 case OP_X86_AND_MEMBASE_IMM:
2805                         x86_alu_membase_imm (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2806                         break;
2807                 case OP_X86_OR_MEMBASE_IMM:
2808                         x86_alu_membase_imm (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2809                         break;
2810                 case OP_X86_XOR_MEMBASE_IMM:
2811                         x86_alu_membase_imm (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2812                         break;
2813                 case OP_X86_ADD_MEMBASE_REG:
2814                         x86_alu_membase_reg (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2815                         break;
2816                 case OP_X86_SUB_MEMBASE_REG:
2817                         x86_alu_membase_reg (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2818                         break;
2819                 case OP_X86_AND_MEMBASE_REG:
2820                         x86_alu_membase_reg (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2821                         break;
2822                 case OP_X86_OR_MEMBASE_REG:
2823                         x86_alu_membase_reg (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2824                         break;
2825                 case OP_X86_XOR_MEMBASE_REG:
2826                         x86_alu_membase_reg (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2827                         break;
2828                 case OP_X86_INC_MEMBASE:
2829                         x86_inc_membase (code, ins->inst_basereg, ins->inst_offset);
2830                         break;
2831                 case OP_X86_INC_REG:
2832                         x86_inc_reg (code, ins->dreg);
2833                         break;
2834                 case OP_X86_DEC_MEMBASE:
2835                         x86_dec_membase (code, ins->inst_basereg, ins->inst_offset);
2836                         break;
2837                 case OP_X86_DEC_REG:
2838                         x86_dec_reg (code, ins->dreg);
2839                         break;
2840                 case OP_X86_MUL_REG_MEMBASE:
2841                         x86_imul_reg_membase (code, ins->sreg1, ins->sreg2, ins->inst_offset);
2842                         break;
2843                 case OP_X86_AND_REG_MEMBASE:
2844                         x86_alu_reg_membase (code, X86_AND, ins->sreg1, ins->sreg2, ins->inst_offset);
2845                         break;
2846                 case OP_X86_OR_REG_MEMBASE:
2847                         x86_alu_reg_membase (code, X86_OR, ins->sreg1, ins->sreg2, ins->inst_offset);
2848                         break;
2849                 case OP_X86_XOR_REG_MEMBASE:
2850                         x86_alu_reg_membase (code, X86_XOR, ins->sreg1, ins->sreg2, ins->inst_offset);
2851                         break;
2852                 case OP_BREAK:
2853                         x86_breakpoint (code);
2854                         break;
2855                 case OP_RELAXED_NOP:
2856                         x86_prefix (code, X86_REP_PREFIX);
2857                         x86_nop (code);
2858                         break;
2859                 case OP_HARD_NOP:
2860                         x86_nop (code);
2861                         break;
2862                 case OP_NOP:
2863                 case OP_DUMMY_USE:
2864                 case OP_DUMMY_STORE:
2865                 case OP_DUMMY_ICONST:
2866                 case OP_DUMMY_R8CONST:
2867                 case OP_NOT_REACHED:
2868                 case OP_NOT_NULL:
2869                         break;
2870                 case OP_SEQ_POINT: {
2871                         int i;
2872
2873                         if (cfg->compile_aot)
2874                                 NOT_IMPLEMENTED;
2875
2876                         /* 
2877                          * Read from the single stepping trigger page. This will cause a
2878                          * SIGSEGV when single stepping is enabled.
2879                          * We do this _before_ the breakpoint, so single stepping after
2880                          * a breakpoint is hit will step to the next IL offset.
2881                          */
2882                         if (ins->flags & MONO_INST_SINGLE_STEP_LOC)
2883                                 x86_alu_reg_mem (code, X86_CMP, X86_EAX, (guint32)ss_trigger_page);
2884
2885                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
2886
2887                         /* 
2888                          * A placeholder for a possible breakpoint inserted by
2889                          * mono_arch_set_breakpoint ().
2890                          */
2891                         for (i = 0; i < 6; ++i)
2892                                 x86_nop (code);
2893                         /*
2894                          * Add an additional nop so skipping the bp doesn't cause the ip to point
2895                          * to another IL offset.
2896                          */
2897                         x86_nop (code);
2898                         break;
2899                 }
2900                 case OP_ADDCC:
2901                 case OP_IADDCC:
2902                 case OP_IADD:
2903                         x86_alu_reg_reg (code, X86_ADD, ins->sreg1, ins->sreg2);
2904                         break;
2905                 case OP_ADC:
2906                 case OP_IADC:
2907                         x86_alu_reg_reg (code, X86_ADC, ins->sreg1, ins->sreg2);
2908                         break;
2909                 case OP_ADDCC_IMM:
2910                 case OP_ADD_IMM:
2911                 case OP_IADD_IMM:
2912                         x86_alu_reg_imm (code, X86_ADD, ins->dreg, ins->inst_imm);
2913                         break;
2914                 case OP_ADC_IMM:
2915                 case OP_IADC_IMM:
2916                         x86_alu_reg_imm (code, X86_ADC, ins->dreg, ins->inst_imm);
2917                         break;
2918                 case OP_SUBCC:
2919                 case OP_ISUBCC:
2920                 case OP_ISUB:
2921                         x86_alu_reg_reg (code, X86_SUB, ins->sreg1, ins->sreg2);
2922                         break;
2923                 case OP_SBB:
2924                 case OP_ISBB:
2925                         x86_alu_reg_reg (code, X86_SBB, ins->sreg1, ins->sreg2);
2926                         break;
2927                 case OP_SUBCC_IMM:
2928                 case OP_SUB_IMM:
2929                 case OP_ISUB_IMM:
2930                         x86_alu_reg_imm (code, X86_SUB, ins->dreg, ins->inst_imm);
2931                         break;
2932                 case OP_SBB_IMM:
2933                 case OP_ISBB_IMM:
2934                         x86_alu_reg_imm (code, X86_SBB, ins->dreg, ins->inst_imm);
2935                         break;
2936                 case OP_IAND:
2937                         x86_alu_reg_reg (code, X86_AND, ins->sreg1, ins->sreg2);
2938                         break;
2939                 case OP_AND_IMM:
2940                 case OP_IAND_IMM:
2941                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_imm);
2942                         break;
2943                 case OP_IDIV:
2944                 case OP_IREM:
2945 #if defined( __native_client_codegen__ )
2946                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2947                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2948 #endif
2949                         /* 
2950                          * The code is the same for div/rem, the allocator will allocate dreg
2951                          * to RAX/RDX as appropriate.
2952                          */
2953                         if (ins->sreg2 == X86_EDX) {
2954                                 /* cdq clobbers this */
2955                                 x86_push_reg (code, ins->sreg2);
2956                                 x86_cdq (code);
2957                                 x86_div_membase (code, X86_ESP, 0, TRUE);
2958                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2959                         } else {
2960                                 x86_cdq (code);
2961                                 x86_div_reg (code, ins->sreg2, TRUE);
2962                         }
2963                         break;
2964                 case OP_IDIV_UN:
2965                 case OP_IREM_UN:
2966 #if defined( __native_client_codegen__ )
2967                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2968                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2969 #endif
2970                         if (ins->sreg2 == X86_EDX) {
2971                                 x86_push_reg (code, ins->sreg2);
2972                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2973                                 x86_div_membase (code, X86_ESP, 0, FALSE);
2974                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2975                         } else {
2976                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2977                                 x86_div_reg (code, ins->sreg2, FALSE);
2978                         }
2979                         break;
2980                 case OP_DIV_IMM:
2981 #if defined( __native_client_codegen__ )
2982                         if (ins->inst_imm == 0) {
2983                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "DivideByZeroException");
2984                                 x86_jump32 (code, 0);
2985                                 break;
2986                         }
2987 #endif
2988                         x86_mov_reg_imm (code, ins->sreg2, ins->inst_imm);
2989                         x86_cdq (code);
2990                         x86_div_reg (code, ins->sreg2, TRUE);
2991                         break;
2992                 case OP_IREM_IMM: {
2993                         int power = mono_is_power_of_two (ins->inst_imm);
2994
2995                         g_assert (ins->sreg1 == X86_EAX);
2996                         g_assert (ins->dreg == X86_EAX);
2997                         g_assert (power >= 0);
2998
2999                         if (power == 1) {
3000                                 /* Based on http://compilers.iecc.com/comparch/article/93-04-079 */
3001                                 x86_cdq (code);
3002                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, 1);
3003                                 /* 
3004                                  * If the divident is >= 0, this does not nothing. If it is positive, it
3005                                  * it transforms %eax=0 into %eax=0, and %eax=1 into %eax=-1.
3006                                  */
3007                                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EDX);
3008                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
3009                         } else if (power == 0) {
3010                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3011                         } else {
3012                                 /* Based on gcc code */
3013
3014                                 /* Add compensation for negative dividents */
3015                                 x86_cdq (code);
3016                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, 32 - power);
3017                                 x86_alu_reg_reg (code, X86_ADD, X86_EAX, X86_EDX);
3018                                 /* Compute remainder */
3019                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, (1 << power) - 1);
3020                                 /* Remove compensation */
3021                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
3022                         }
3023                         break;
3024                 }
3025                 case OP_IOR:
3026                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
3027                         break;
3028                 case OP_OR_IMM:
3029                 case OP_IOR_IMM:
3030                         x86_alu_reg_imm (code, X86_OR, ins->sreg1, ins->inst_imm);
3031                         break;
3032                 case OP_IXOR:
3033                         x86_alu_reg_reg (code, X86_XOR, ins->sreg1, ins->sreg2);
3034                         break;
3035                 case OP_XOR_IMM:
3036                 case OP_IXOR_IMM:
3037                         x86_alu_reg_imm (code, X86_XOR, ins->sreg1, ins->inst_imm);
3038                         break;
3039                 case OP_ISHL:
3040                         g_assert (ins->sreg2 == X86_ECX);
3041                         x86_shift_reg (code, X86_SHL, ins->dreg);
3042                         break;
3043                 case OP_ISHR:
3044                         g_assert (ins->sreg2 == X86_ECX);
3045                         x86_shift_reg (code, X86_SAR, ins->dreg);
3046                         break;
3047                 case OP_SHR_IMM:
3048                 case OP_ISHR_IMM:
3049                         x86_shift_reg_imm (code, X86_SAR, ins->dreg, ins->inst_imm);
3050                         break;
3051                 case OP_SHR_UN_IMM:
3052                 case OP_ISHR_UN_IMM:
3053                         x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_imm);
3054                         break;
3055                 case OP_ISHR_UN:
3056                         g_assert (ins->sreg2 == X86_ECX);
3057                         x86_shift_reg (code, X86_SHR, ins->dreg);
3058                         break;
3059                 case OP_SHL_IMM:
3060                 case OP_ISHL_IMM:
3061                         x86_shift_reg_imm (code, X86_SHL, ins->dreg, ins->inst_imm);
3062                         break;
3063                 case OP_LSHL: {
3064                         guint8 *jump_to_end;
3065
3066                         /* handle shifts below 32 bits */
3067                         x86_shld_reg (code, ins->backend.reg3, ins->sreg1);
3068                         x86_shift_reg (code, X86_SHL, ins->sreg1);
3069
3070                         x86_test_reg_imm (code, X86_ECX, 32);
3071                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
3072
3073                         /* handle shift over 32 bit */
3074                         x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
3075                         x86_clear_reg (code, ins->sreg1);
3076                         
3077                         x86_patch (jump_to_end, code);
3078                         }
3079                         break;
3080                 case OP_LSHR: {
3081                         guint8 *jump_to_end;
3082
3083                         /* handle shifts below 32 bits */
3084                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
3085                         x86_shift_reg (code, X86_SAR, ins->backend.reg3);
3086
3087                         x86_test_reg_imm (code, X86_ECX, 32);
3088                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3089
3090                         /* handle shifts over 31 bits */
3091                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3092                         x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 31);
3093                         
3094                         x86_patch (jump_to_end, code);
3095                         }
3096                         break;
3097                 case OP_LSHR_UN: {
3098                         guint8 *jump_to_end;
3099
3100                         /* handle shifts below 32 bits */
3101                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
3102                         x86_shift_reg (code, X86_SHR, ins->backend.reg3);
3103
3104                         x86_test_reg_imm (code, X86_ECX, 32);
3105                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3106
3107                         /* handle shifts over 31 bits */
3108                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3109                         x86_clear_reg (code, ins->backend.reg3);
3110                         
3111                         x86_patch (jump_to_end, code);
3112                         }
3113                         break;
3114                 case OP_LSHL_IMM:
3115                         if (ins->inst_imm >= 32) {
3116                                 x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
3117                                 x86_clear_reg (code, ins->sreg1);
3118                                 x86_shift_reg_imm (code, X86_SHL, ins->backend.reg3, ins->inst_imm - 32);
3119                         } else {
3120                                 x86_shld_reg_imm (code, ins->backend.reg3, ins->sreg1, ins->inst_imm);
3121                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg1, ins->inst_imm);
3122                         }
3123                         break;
3124                 case OP_LSHR_IMM:
3125                         if (ins->inst_imm >= 32) {
3126                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3,  4);
3127                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 0x1f);
3128                                 x86_shift_reg_imm (code, X86_SAR, ins->sreg1, ins->inst_imm - 32);
3129                         } else {
3130                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3131                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, ins->inst_imm);
3132                         }
3133                         break;
3134                 case OP_LSHR_UN_IMM:
3135                         if (ins->inst_imm >= 32) {
3136                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3137                                 x86_clear_reg (code, ins->backend.reg3);
3138                                 x86_shift_reg_imm (code, X86_SHR, ins->sreg1, ins->inst_imm - 32);
3139                         } else {
3140                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3141                                 x86_shift_reg_imm (code, X86_SHR, ins->backend.reg3, ins->inst_imm);
3142                         }
3143                         break;
3144                 case OP_INOT:
3145                         x86_not_reg (code, ins->sreg1);
3146                         break;
3147                 case OP_INEG:
3148                         x86_neg_reg (code, ins->sreg1);
3149                         break;
3150
3151                 case OP_IMUL:
3152                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3153                         break;
3154                 case OP_MUL_IMM:
3155                 case OP_IMUL_IMM:
3156                         switch (ins->inst_imm) {
3157                         case 2:
3158                                 /* MOV r1, r2 */
3159                                 /* ADD r1, r1 */
3160                                 if (ins->dreg != ins->sreg1)
3161                                         x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3162                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3163                                 break;
3164                         case 3:
3165                                 /* LEA r1, [r2 + r2*2] */
3166                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3167                                 break;
3168                         case 5:
3169                                 /* LEA r1, [r2 + r2*4] */
3170                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3171                                 break;
3172                         case 6:
3173                                 /* LEA r1, [r2 + r2*2] */
3174                                 /* ADD r1, r1          */
3175                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3176                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3177                                 break;
3178                         case 9:
3179                                 /* LEA r1, [r2 + r2*8] */
3180                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 3);
3181                                 break;
3182                         case 10:
3183                                 /* LEA r1, [r2 + r2*4] */
3184                                 /* ADD r1, r1          */
3185                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3186                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3187                                 break;
3188                         case 12:
3189                                 /* LEA r1, [r2 + r2*2] */
3190                                 /* SHL r1, 2           */
3191                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3192                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3193                                 break;
3194                         case 25:
3195                                 /* LEA r1, [r2 + r2*4] */
3196                                 /* LEA r1, [r1 + r1*4] */
3197                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3198                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3199                                 break;
3200                         case 100:
3201                                 /* LEA r1, [r2 + r2*4] */
3202                                 /* SHL r1, 2           */
3203                                 /* LEA r1, [r1 + r1*4] */
3204                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3205                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3206                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3207                                 break;
3208                         default:
3209                                 x86_imul_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_imm);
3210                                 break;
3211                         }
3212                         break;
3213                 case OP_IMUL_OVF:
3214                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3215                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3216                         break;
3217                 case OP_IMUL_OVF_UN: {
3218                         /* the mul operation and the exception check should most likely be split */
3219                         int non_eax_reg, saved_eax = FALSE, saved_edx = FALSE;
3220                         /*g_assert (ins->sreg2 == X86_EAX);
3221                         g_assert (ins->dreg == X86_EAX);*/
3222                         if (ins->sreg2 == X86_EAX) {
3223                                 non_eax_reg = ins->sreg1;
3224                         } else if (ins->sreg1 == X86_EAX) {
3225                                 non_eax_reg = ins->sreg2;
3226                         } else {
3227                                 /* no need to save since we're going to store to it anyway */
3228                                 if (ins->dreg != X86_EAX) {
3229                                         saved_eax = TRUE;
3230                                         x86_push_reg (code, X86_EAX);
3231                                 }
3232                                 x86_mov_reg_reg (code, X86_EAX, ins->sreg1, 4);
3233                                 non_eax_reg = ins->sreg2;
3234                         }
3235                         if (ins->dreg == X86_EDX) {
3236                                 if (!saved_eax) {
3237                                         saved_eax = TRUE;
3238                                         x86_push_reg (code, X86_EAX);
3239                                 }
3240                         } else if (ins->dreg != X86_EAX) {
3241                                 saved_edx = TRUE;
3242                                 x86_push_reg (code, X86_EDX);
3243                         }
3244                         x86_mul_reg (code, non_eax_reg, FALSE);
3245                         /* save before the check since pop and mov don't change the flags */
3246                         if (ins->dreg != X86_EAX)
3247                                 x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
3248                         if (saved_edx)
3249                                 x86_pop_reg (code, X86_EDX);
3250                         if (saved_eax)
3251                                 x86_pop_reg (code, X86_EAX);
3252                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3253                         break;
3254                 }
3255                 case OP_ICONST:
3256                         x86_mov_reg_imm (code, ins->dreg, ins->inst_c0);
3257                         break;
3258                 case OP_AOTCONST:
3259                         g_assert_not_reached ();
3260                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3261                         x86_mov_reg_imm (code, ins->dreg, 0);
3262                         break;
3263                 case OP_JUMP_TABLE:
3264                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3265                         x86_mov_reg_imm (code, ins->dreg, 0);
3266                         break;
3267                 case OP_LOAD_GOTADDR:
3268                         g_assert (ins->dreg == MONO_ARCH_GOT_REG);
3269                         code = mono_arch_emit_load_got_addr (cfg->native_code, code, cfg, NULL);
3270                         break;
3271                 case OP_GOT_ENTRY:
3272                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3273                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, 0xf0f0f0f0, 4);
3274                         break;
3275                 case OP_X86_PUSH_GOT_ENTRY:
3276                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3277                         x86_push_membase (code, ins->inst_basereg, 0xf0f0f0f0);
3278                         break;
3279                 case OP_MOVE:
3280                         x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3281                         break;
3282                 case OP_TAILCALL: {
3283                         MonoCallInst *call = (MonoCallInst*)ins;
3284                         int pos = 0, i;
3285
3286                         ins->flags |= MONO_INST_GC_CALLSITE;
3287                         ins->backend.pc_offset = code - cfg->native_code;
3288
3289                         /* reset offset to make max_len work */
3290                         offset = code - cfg->native_code;
3291
3292                         g_assert (!cfg->method->save_lmf);
3293
3294                         /* restore callee saved registers */
3295                         for (i = 0; i < X86_NREG; ++i)
3296                                 if (X86_IS_CALLEE_SAVED_REG (i) && cfg->used_int_regs & (1 << i))
3297                                         pos -= 4;
3298                         if (cfg->used_int_regs & (1 << X86_ESI)) {
3299                                 x86_mov_reg_membase (code, X86_ESI, X86_EBP, pos, 4);
3300                                 pos += 4;
3301                         }
3302                         if (cfg->used_int_regs & (1 << X86_EDI)) {
3303                                 x86_mov_reg_membase (code, X86_EDI, X86_EBP, pos, 4);
3304                                 pos += 4;
3305                         }
3306                         if (cfg->used_int_regs & (1 << X86_EBX)) {
3307                                 x86_mov_reg_membase (code, X86_EBX, X86_EBP, pos, 4);
3308                                 pos += 4;
3309                         }
3310
3311                         /* Copy arguments on the stack to our argument area */
3312                         for (i = 0; i < call->stack_usage - call->stack_align_amount; i += 4) {
3313                                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, i, 4);
3314                                 x86_mov_membase_reg (code, X86_EBP, 8 + i, X86_EAX, 4);
3315                         }
3316         
3317                         /* restore ESP/EBP */
3318                         x86_leave (code);
3319                         offset = code - cfg->native_code;
3320                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_METHOD_JUMP, call->method);
3321                         x86_jump32 (code, 0);
3322
3323                         ins->flags |= MONO_INST_GC_CALLSITE;
3324                         cfg->disable_aot = TRUE;
3325                         break;
3326                 }
3327                 case OP_CHECK_THIS:
3328                         /* ensure ins->sreg1 is not NULL
3329                          * note that cmp DWORD PTR [eax], eax is one byte shorter than
3330                          * cmp DWORD PTR [eax], 0
3331                          */
3332                         x86_alu_membase_reg (code, X86_CMP, ins->sreg1, 0, ins->sreg1);
3333                         break;
3334                 case OP_ARGLIST: {
3335                         int hreg = ins->sreg1 == X86_EAX? X86_ECX: X86_EAX;
3336                         x86_push_reg (code, hreg);
3337                         x86_lea_membase (code, hreg, X86_EBP, cfg->sig_cookie);
3338                         x86_mov_membase_reg (code, ins->sreg1, 0, hreg, 4);
3339                         x86_pop_reg (code, hreg);
3340                         break;
3341                 }
3342                 case OP_FCALL:
3343                 case OP_LCALL:
3344                 case OP_VCALL:
3345                 case OP_VCALL2:
3346                 case OP_VOIDCALL:
3347                 case OP_CALL:
3348                 case OP_FCALL_REG:
3349                 case OP_LCALL_REG:
3350                 case OP_VCALL_REG:
3351                 case OP_VCALL2_REG:
3352                 case OP_VOIDCALL_REG:
3353                 case OP_CALL_REG:
3354                 case OP_FCALL_MEMBASE:
3355                 case OP_LCALL_MEMBASE:
3356                 case OP_VCALL_MEMBASE:
3357                 case OP_VCALL2_MEMBASE:
3358                 case OP_VOIDCALL_MEMBASE:
3359                 case OP_CALL_MEMBASE: {
3360                         CallInfo *cinfo;
3361
3362                         call = (MonoCallInst*)ins;
3363                         cinfo = (CallInfo*)call->call_info;
3364
3365                         switch (ins->opcode) {
3366                         case OP_FCALL:
3367                         case OP_LCALL:
3368                         case OP_VCALL:
3369                         case OP_VCALL2:
3370                         case OP_VOIDCALL:
3371                         case OP_CALL:
3372                                 if (ins->flags & MONO_INST_HAS_METHOD)
3373                                         code = emit_call (cfg, code, MONO_PATCH_INFO_METHOD, call->method);
3374                                 else
3375                                         code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, call->fptr);
3376                                 break;
3377                         case OP_FCALL_REG:
3378                         case OP_LCALL_REG:
3379                         case OP_VCALL_REG:
3380                         case OP_VCALL2_REG:
3381                         case OP_VOIDCALL_REG:
3382                         case OP_CALL_REG:
3383                                 x86_call_reg (code, ins->sreg1);
3384                                 break;
3385                         case OP_FCALL_MEMBASE:
3386                         case OP_LCALL_MEMBASE:
3387                         case OP_VCALL_MEMBASE:
3388                         case OP_VCALL2_MEMBASE:
3389                         case OP_VOIDCALL_MEMBASE:
3390                         case OP_CALL_MEMBASE:
3391                                 x86_call_membase (code, ins->sreg1, ins->inst_offset);
3392                                 break;
3393                         default:
3394                                 g_assert_not_reached ();
3395                                 break;
3396                         }
3397                         ins->flags |= MONO_INST_GC_CALLSITE;
3398                         ins->backend.pc_offset = code - cfg->native_code;
3399                         if (call->stack_usage && !CALLCONV_IS_STDCALL (call->signature) && !cfg->arch.no_pushes) {
3400                                 /* a pop is one byte, while an add reg, imm is 3. So if there are 4 or 8
3401                                  * bytes to pop, we want to use pops. GCC does this (note it won't happen
3402                                  * for P4 or i686 because gcc will avoid using pop push at all. But we aren't
3403                                  * smart enough to do that optimization yet
3404                                  *
3405                                  * It turns out that on my P4, doing two pops for 8 bytes on the stack makes
3406                                  * mcs botstrap slow down. However, doing 1 pop for 4 bytes creates a small,
3407                                  * (most likely from locality benefits). People with other processors should
3408                                  * check on theirs to see what happens.
3409                                  */
3410                                 if (call->stack_usage == 4) {
3411                                         /* we want to use registers that won't get used soon, so use
3412                                          * ecx, as eax will get allocated first. edx is used by long calls,
3413                                          * so we can't use that.
3414                                          */
3415                                         
3416                                         x86_pop_reg (code, X86_ECX);
3417                                 } else {
3418                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, call->stack_usage);
3419                                 }
3420                         } else if (cinfo->callee_stack_pop && cfg->arch.no_pushes) {
3421                                 /* Have to compensate for the stack space popped by the callee */
3422                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, cinfo->callee_stack_pop);
3423                         }
3424                         code = emit_move_return_value (cfg, ins, code);
3425                         break;
3426                 }
3427                 case OP_X86_PUSH:
3428                         g_assert (!cfg->arch.no_pushes);
3429                         x86_push_reg (code, ins->sreg1);
3430                         break;
3431                 case OP_X86_PUSH_IMM:
3432                         g_assert (!cfg->arch.no_pushes);
3433                         x86_push_imm (code, ins->inst_imm);
3434                         break;
3435                 case OP_X86_PUSH_MEMBASE:
3436                         g_assert (!cfg->arch.no_pushes);
3437                         x86_push_membase (code, ins->inst_basereg, ins->inst_offset);
3438                         break;
3439                 case OP_X86_PUSH_OBJ: 
3440                         g_assert (!cfg->arch.no_pushes);
3441                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, ins->inst_imm);
3442                         x86_push_reg (code, X86_EDI);
3443                         x86_push_reg (code, X86_ESI);
3444                         x86_push_reg (code, X86_ECX);
3445                         if (ins->inst_offset)
3446                                 x86_lea_membase (code, X86_ESI, ins->inst_basereg, ins->inst_offset);
3447                         else
3448                                 x86_mov_reg_reg (code, X86_ESI, ins->inst_basereg, 4);
3449                         x86_lea_membase (code, X86_EDI, X86_ESP, 12);
3450                         x86_mov_reg_imm (code, X86_ECX, (ins->inst_imm >> 2));
3451                         x86_cld (code);
3452                         x86_prefix (code, X86_REP_PREFIX);
3453                         x86_movsd (code);
3454                         x86_pop_reg (code, X86_ECX);
3455                         x86_pop_reg (code, X86_ESI);
3456                         x86_pop_reg (code, X86_EDI);
3457                         break;
3458                 case OP_X86_LEA:
3459                         x86_lea_memindex (code, ins->dreg, ins->sreg1, ins->inst_imm, ins->sreg2, ins->backend.shift_amount);
3460                         break;
3461                 case OP_X86_LEA_MEMBASE:
3462                         x86_lea_membase (code, ins->dreg, ins->sreg1, ins->inst_imm);
3463                         break;
3464                 case OP_X86_XCHG:
3465                         x86_xchg_reg_reg (code, ins->sreg1, ins->sreg2, 4);
3466                         break;
3467                 case OP_LOCALLOC:
3468                         /* keep alignment */
3469                         x86_alu_reg_imm (code, X86_ADD, ins->sreg1, MONO_ARCH_LOCALLOC_ALIGNMENT - 1);
3470                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ~(MONO_ARCH_LOCALLOC_ALIGNMENT - 1));
3471                         code = mono_emit_stack_alloc (cfg, code, ins);
3472                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3473                         if (cfg->param_area && cfg->arch.no_pushes)
3474                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3475                         break;
3476                 case OP_LOCALLOC_IMM: {
3477                         guint32 size = ins->inst_imm;
3478                         size = (size + (MONO_ARCH_FRAME_ALIGNMENT - 1)) & ~ (MONO_ARCH_FRAME_ALIGNMENT - 1);
3479
3480                         if (ins->flags & MONO_INST_INIT) {
3481                                 /* FIXME: Optimize this */
3482                                 x86_mov_reg_imm (code, ins->dreg, size);
3483                                 ins->sreg1 = ins->dreg;
3484
3485                                 code = mono_emit_stack_alloc (cfg, code, ins);
3486                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3487                         } else {
3488                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, size);
3489                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3490                         }
3491                         if (cfg->param_area && cfg->arch.no_pushes)
3492                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3493                         break;
3494                 }
3495                 case OP_THROW: {
3496                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3497                         x86_push_reg (code, ins->sreg1);
3498                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3499                                                           (gpointer)"mono_arch_throw_exception");
3500                         ins->flags |= MONO_INST_GC_CALLSITE;
3501                         ins->backend.pc_offset = code - cfg->native_code;
3502                         break;
3503                 }
3504                 case OP_RETHROW: {
3505                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3506                         x86_push_reg (code, ins->sreg1);
3507                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3508                                                           (gpointer)"mono_arch_rethrow_exception");
3509                         ins->flags |= MONO_INST_GC_CALLSITE;
3510                         ins->backend.pc_offset = code - cfg->native_code;
3511                         break;
3512                 }
3513                 case OP_CALL_HANDLER:
3514                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3515                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3516                         x86_call_imm (code, 0);
3517                         mono_cfg_add_try_hole (cfg, ins->inst_eh_block, code, bb);
3518                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3519                         break;
3520                 case OP_START_HANDLER: {
3521                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3522                         x86_mov_membase_reg (code, spvar->inst_basereg, spvar->inst_offset, X86_ESP, 4);
3523                         if (cfg->param_area && cfg->arch.no_pushes) {
3524                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3525                         }
3526                         break;
3527                 }
3528                 case OP_ENDFINALLY: {
3529                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3530                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3531                         x86_ret (code);
3532                         break;
3533                 }
3534                 case OP_ENDFILTER: {
3535                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3536                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3537                         /* The local allocator will put the result into EAX */
3538                         x86_ret (code);
3539                         break;
3540                 }
3541
3542                 case OP_LABEL:
3543                         ins->inst_c0 = code - cfg->native_code;
3544                         break;
3545                 case OP_BR:
3546                         if (ins->inst_target_bb->native_offset) {
3547                                 x86_jump_code (code, cfg->native_code + ins->inst_target_bb->native_offset); 
3548                         } else {
3549                                 mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3550                                 if ((cfg->opt & MONO_OPT_BRANCH) &&
3551                                     x86_is_imm8 (ins->inst_target_bb->max_offset - cpos))
3552                                         x86_jump8 (code, 0);
3553                                 else 
3554                                         x86_jump32 (code, 0);
3555                         }
3556                         break;
3557                 case OP_BR_REG:
3558                         x86_jump_reg (code, ins->sreg1);
3559                         break;
3560                 case OP_ICNEQ:
3561                 case OP_ICGE:
3562                 case OP_ICLE:
3563                 case OP_ICGE_UN:
3564                 case OP_ICLE_UN:
3565
3566                 case OP_CEQ:
3567                 case OP_CLT:
3568                 case OP_CLT_UN:
3569                 case OP_CGT:
3570                 case OP_CGT_UN:
3571                 case OP_CNE:
3572                 case OP_ICEQ:
3573                 case OP_ICLT:
3574                 case OP_ICLT_UN:
3575                 case OP_ICGT:
3576                 case OP_ICGT_UN:
3577                         x86_set_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3578                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3579                         break;
3580                 case OP_COND_EXC_EQ:
3581                 case OP_COND_EXC_NE_UN:
3582                 case OP_COND_EXC_LT:
3583                 case OP_COND_EXC_LT_UN:
3584                 case OP_COND_EXC_GT:
3585                 case OP_COND_EXC_GT_UN:
3586                 case OP_COND_EXC_GE:
3587                 case OP_COND_EXC_GE_UN:
3588                 case OP_COND_EXC_LE:
3589                 case OP_COND_EXC_LE_UN:
3590                 case OP_COND_EXC_IEQ:
3591                 case OP_COND_EXC_INE_UN:
3592                 case OP_COND_EXC_ILT:
3593                 case OP_COND_EXC_ILT_UN:
3594                 case OP_COND_EXC_IGT:
3595                 case OP_COND_EXC_IGT_UN:
3596                 case OP_COND_EXC_IGE:
3597                 case OP_COND_EXC_IGE_UN:
3598                 case OP_COND_EXC_ILE:
3599                 case OP_COND_EXC_ILE_UN:
3600                         EMIT_COND_SYSTEM_EXCEPTION (cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->inst_p1);
3601                         break;
3602                 case OP_COND_EXC_OV:
3603                 case OP_COND_EXC_NO:
3604                 case OP_COND_EXC_C:
3605                 case OP_COND_EXC_NC:
3606                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_EQ], (ins->opcode < OP_COND_EXC_NE_UN), ins->inst_p1);
3607                         break;
3608                 case OP_COND_EXC_IOV:
3609                 case OP_COND_EXC_INO:
3610                 case OP_COND_EXC_IC:
3611                 case OP_COND_EXC_INC:
3612                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_IEQ], (ins->opcode < OP_COND_EXC_INE_UN), ins->inst_p1);
3613                         break;
3614                 case OP_IBEQ:
3615                 case OP_IBNE_UN:
3616                 case OP_IBLT:
3617                 case OP_IBLT_UN:
3618                 case OP_IBGT:
3619                 case OP_IBGT_UN:
3620                 case OP_IBGE:
3621                 case OP_IBGE_UN:
3622                 case OP_IBLE:
3623                 case OP_IBLE_UN:
3624                         EMIT_COND_BRANCH (ins, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3625                         break;
3626
3627                 case OP_CMOV_IEQ:
3628                 case OP_CMOV_IGE:
3629                 case OP_CMOV_IGT:
3630                 case OP_CMOV_ILE:
3631                 case OP_CMOV_ILT:
3632                 case OP_CMOV_INE_UN:
3633                 case OP_CMOV_IGE_UN:
3634                 case OP_CMOV_IGT_UN:
3635                 case OP_CMOV_ILE_UN:
3636                 case OP_CMOV_ILT_UN:
3637                         g_assert (ins->dreg == ins->sreg1);
3638                         x86_cmov_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, ins->sreg2);
3639                         break;
3640
3641                 /* floating point opcodes */
3642                 case OP_R8CONST: {
3643                         double d = *(double *)ins->inst_p0;
3644
3645                         if ((d == 0.0) && (mono_signbit (d) == 0)) {
3646                                 x86_fldz (code);
3647                         } else if (d == 1.0) {
3648                                 x86_fld1 (code);
3649                         } else {
3650                                 if (cfg->compile_aot) {
3651                                         guint32 *val = (guint32*)&d;
3652                                         x86_push_imm (code, val [1]);
3653                                         x86_push_imm (code, val [0]);
3654                                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3655                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3656                                 }
3657                                 else {
3658                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R8, ins->inst_p0);
3659                                         x86_fld (code, NULL, TRUE);
3660                                 }
3661                         }
3662                         break;
3663                 }
3664                 case OP_R4CONST: {
3665                         float f = *(float *)ins->inst_p0;
3666
3667                         if ((f == 0.0) && (mono_signbit (f) == 0)) {
3668                                 x86_fldz (code);
3669                         } else if (f == 1.0) {
3670                                 x86_fld1 (code);
3671                         } else {
3672                                 if (cfg->compile_aot) {
3673                                         guint32 val = *(guint32*)&f;
3674                                         x86_push_imm (code, val);
3675                                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3676                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3677                                 }
3678                                 else {
3679                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R4, ins->inst_p0);
3680                                         x86_fld (code, NULL, FALSE);
3681                                 }
3682                         }
3683                         break;
3684                 }
3685                 case OP_STORER8_MEMBASE_REG:
3686                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, TRUE, TRUE);
3687                         break;
3688                 case OP_LOADR8_MEMBASE:
3689                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3690                         break;
3691                 case OP_STORER4_MEMBASE_REG:
3692                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, FALSE, TRUE);
3693                         break;
3694                 case OP_LOADR4_MEMBASE:
3695                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3696                         break;
3697                 case OP_ICONV_TO_R4:
3698                         x86_push_reg (code, ins->sreg1);
3699                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3700                         /* Change precision */
3701                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3702                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3703                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3704                         break;
3705                 case OP_ICONV_TO_R8:
3706                         x86_push_reg (code, ins->sreg1);
3707                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3708                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3709                         break;
3710                 case OP_ICONV_TO_R_UN:
3711                         x86_push_imm (code, 0);
3712                         x86_push_reg (code, ins->sreg1);
3713                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3714                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3715                         break;
3716                 case OP_X86_FP_LOAD_I8:
3717                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3718                         break;
3719                 case OP_X86_FP_LOAD_I4:
3720                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3721                         break;
3722                 case OP_FCONV_TO_R4:
3723                         /* Change precision */
3724                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3725                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3726                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3727                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3728                         break;
3729                 case OP_FCONV_TO_I1:
3730                         code = emit_float_to_int (cfg, code, ins->dreg, 1, TRUE);
3731                         break;
3732                 case OP_FCONV_TO_U1:
3733                         code = emit_float_to_int (cfg, code, ins->dreg, 1, FALSE);
3734                         break;
3735                 case OP_FCONV_TO_I2:
3736                         code = emit_float_to_int (cfg, code, ins->dreg, 2, TRUE);
3737                         break;
3738                 case OP_FCONV_TO_U2:
3739                         code = emit_float_to_int (cfg, code, ins->dreg, 2, FALSE);
3740                         break;
3741                 case OP_FCONV_TO_I4:
3742                 case OP_FCONV_TO_I:
3743                         code = emit_float_to_int (cfg, code, ins->dreg, 4, TRUE);
3744                         break;
3745                 case OP_FCONV_TO_I8:
3746                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3747                         x86_fnstcw_membase(code, X86_ESP, 0);
3748                         x86_mov_reg_membase (code, ins->dreg, X86_ESP, 0, 2);
3749                         x86_alu_reg_imm (code, X86_OR, ins->dreg, 0xc00);
3750                         x86_mov_membase_reg (code, X86_ESP, 2, ins->dreg, 2);
3751                         x86_fldcw_membase (code, X86_ESP, 2);
3752                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
3753                         x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
3754                         x86_pop_reg (code, ins->dreg);
3755                         x86_pop_reg (code, ins->backend.reg3);
3756                         x86_fldcw_membase (code, X86_ESP, 0);
3757                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3758                         break;
3759                 case OP_LCONV_TO_R8_2:
3760                         x86_push_reg (code, ins->sreg2);
3761                         x86_push_reg (code, ins->sreg1);
3762                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3763                         /* Change precision */
3764                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3765                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3766                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3767                         break;
3768                 case OP_LCONV_TO_R4_2:
3769                         x86_push_reg (code, ins->sreg2);
3770                         x86_push_reg (code, ins->sreg1);
3771                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3772                         /* Change precision */
3773                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3774                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3775                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3776                         break;
3777                 case OP_LCONV_TO_R_UN_2: { 
3778                         static guint8 mn[] = { 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x80, 0x3f, 0x40 };
3779                         guint8 *br;
3780
3781                         /* load 64bit integer to FP stack */
3782                         x86_push_reg (code, ins->sreg2);
3783                         x86_push_reg (code, ins->sreg1);
3784                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3785                         
3786                         /* test if lreg is negative */
3787                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3788                         br = code; x86_branch8 (code, X86_CC_GEZ, 0, TRUE);
3789         
3790                         /* add correction constant mn */
3791                         if (cfg->compile_aot) {
3792                                 x86_push_imm (code, (((guint32)mn [9]) << 24) | ((guint32)mn [8] << 16) | ((guint32)mn [7] << 8) | ((guint32)mn [6]));
3793                                 x86_push_imm (code, (((guint32)mn [5]) << 24) | ((guint32)mn [4] << 16) | ((guint32)mn [3] << 8) | ((guint32)mn [2]));
3794                                 x86_push_imm (code, (((guint32)mn [1]) << 24) | ((guint32)mn [0] << 16));
3795                                 x86_fld80_membase (code, X86_ESP, 2);
3796                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 12);
3797                         } else {
3798                                 x86_fld80_mem (code, mn);
3799                         }
3800                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3801
3802                         x86_patch (br, code);
3803
3804                         /* Change precision */
3805                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3806                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3807
3808                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3809
3810                         break;
3811                 }
3812                 case OP_LCONV_TO_OVF_I:
3813                 case OP_LCONV_TO_OVF_I4_2: {
3814                         guint8 *br [3], *label [1];
3815                         MonoInst *tins;
3816
3817                         /* 
3818                          * Valid ints: 0xffffffff:8000000 to 00000000:0x7f000000
3819                          */
3820                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
3821
3822                         /* If the low word top bit is set, see if we are negative */
3823                         br [0] = code; x86_branch8 (code, X86_CC_LT, 0, TRUE);
3824                         /* We are not negative (no top bit set, check for our top word to be zero */
3825                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3826                         br [1] = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
3827                         label [0] = code;
3828
3829                         /* throw exception */
3830                         tins = mono_branch_optimize_exception_target (cfg, bb, "OverflowException");
3831                         if (tins) {
3832                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, tins->inst_true_bb);
3833                                 if ((cfg->opt & MONO_OPT_BRANCH) && x86_is_imm8 (tins->inst_true_bb->max_offset - cpos))
3834                                         x86_jump8 (code, 0);
3835                                 else
3836                                         x86_jump32 (code, 0);
3837                         } else {
3838                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "OverflowException");
3839                                 x86_jump32 (code, 0);
3840                         }
3841         
3842         
3843                         x86_patch (br [0], code);
3844                         /* our top bit is set, check that top word is 0xfffffff */
3845                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0xffffffff);
3846                 
3847                         x86_patch (br [1], code);
3848                         /* nope, emit exception */
3849                         br [2] = code; x86_branch8 (code, X86_CC_NE, 0, TRUE);
3850                         x86_patch (br [2], label [0]);
3851
3852                         if (ins->dreg != ins->sreg1)
3853                                 x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3854                         break;
3855                 }
3856                 case OP_FMOVE:
3857                         /* Not needed on the fp stack */
3858                         break;
3859                 case OP_FADD:
3860                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3861                         break;
3862                 case OP_FSUB:
3863                         x86_fp_op_reg (code, X86_FSUB, 1, TRUE);
3864                         break;          
3865                 case OP_FMUL:
3866                         x86_fp_op_reg (code, X86_FMUL, 1, TRUE);
3867                         break;          
3868                 case OP_FDIV:
3869                         x86_fp_op_reg (code, X86_FDIV, 1, TRUE);
3870                         break;          
3871                 case OP_FNEG:
3872                         x86_fchs (code);
3873                         break;          
3874                 case OP_SIN:
3875                         x86_fsin (code);
3876                         x86_fldz (code);
3877                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3878                         break;          
3879                 case OP_COS:
3880                         x86_fcos (code);
3881                         x86_fldz (code);
3882                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3883                         break;          
3884                 case OP_ABS:
3885                         x86_fabs (code);
3886                         break;          
3887                 case OP_TAN: {
3888                         /* 
3889                          * it really doesn't make sense to inline all this code,
3890                          * it's here just to show that things may not be as simple 
3891                          * as they appear.
3892                          */
3893                         guchar *check_pos, *end_tan, *pop_jump;
3894                         x86_push_reg (code, X86_EAX);
3895                         x86_fptan (code);
3896                         x86_fnstsw (code);
3897                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3898                         check_pos = code;
3899                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3900                         x86_fstp (code, 0); /* pop the 1.0 */
3901                         end_tan = code;
3902                         x86_jump8 (code, 0);
3903                         x86_fldpi (code);
3904                         x86_fp_op (code, X86_FADD, 0);
3905                         x86_fxch (code, 1);
3906                         x86_fprem1 (code);
3907                         x86_fstsw (code);
3908                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3909                         pop_jump = code;
3910                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3911                         x86_fstp (code, 1);
3912                         x86_fptan (code);
3913                         x86_patch (pop_jump, code);
3914                         x86_fstp (code, 0); /* pop the 1.0 */
3915                         x86_patch (check_pos, code);
3916                         x86_patch (end_tan, code);
3917                         x86_fldz (code);
3918                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3919                         x86_pop_reg (code, X86_EAX);
3920                         break;
3921                 }
3922                 case OP_ATAN:
3923                         x86_fld1 (code);
3924                         x86_fpatan (code);
3925                         x86_fldz (code);
3926                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3927                         break;          
3928                 case OP_SQRT:
3929                         x86_fsqrt (code);
3930                         break;
3931                 case OP_ROUND:
3932                         x86_frndint (code);
3933                         break;
3934                 case OP_IMIN:
3935                         g_assert (cfg->opt & MONO_OPT_CMOV);
3936                         g_assert (ins->dreg == ins->sreg1);
3937                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3938                         x86_cmov_reg (code, X86_CC_GT, TRUE, ins->dreg, ins->sreg2);
3939                         break;
3940                 case OP_IMIN_UN:
3941                         g_assert (cfg->opt & MONO_OPT_CMOV);
3942                         g_assert (ins->dreg == ins->sreg1);
3943                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3944                         x86_cmov_reg (code, X86_CC_GT, FALSE, ins->dreg, ins->sreg2);
3945                         break;
3946                 case OP_IMAX:
3947                         g_assert (cfg->opt & MONO_OPT_CMOV);
3948                         g_assert (ins->dreg == ins->sreg1);
3949                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3950                         x86_cmov_reg (code, X86_CC_LT, TRUE, ins->dreg, ins->sreg2);
3951                         break;
3952                 case OP_IMAX_UN:
3953                         g_assert (cfg->opt & MONO_OPT_CMOV);
3954                         g_assert (ins->dreg == ins->sreg1);
3955                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3956                         x86_cmov_reg (code, X86_CC_LT, FALSE, ins->dreg, ins->sreg2);
3957                         break;
3958                 case OP_X86_FPOP:
3959                         x86_fstp (code, 0);
3960                         break;
3961                 case OP_X86_FXCH:
3962                         x86_fxch (code, ins->inst_imm);
3963                         break;
3964                 case OP_FREM: {
3965                         guint8 *l1, *l2;
3966
3967                         x86_push_reg (code, X86_EAX);
3968                         /* we need to exchange ST(0) with ST(1) */
3969                         x86_fxch (code, 1);
3970
3971                         /* this requires a loop, because fprem somtimes 
3972                          * returns a partial remainder */
3973                         l1 = code;
3974                         /* looks like MS is using fprem instead of the IEEE compatible fprem1 */
3975                         /* x86_fprem1 (code); */
3976                         x86_fprem (code);
3977                         x86_fnstsw (code);
3978                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_C2);
3979                         l2 = code;
3980                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3981                         x86_patch (l2, l1);
3982
3983                         /* pop result */
3984                         x86_fstp (code, 1);
3985
3986                         x86_pop_reg (code, X86_EAX);
3987                         break;
3988                 }
3989                 case OP_FCOMPARE:
3990                         if (cfg->opt & MONO_OPT_FCMOV) {
3991                                 x86_fcomip (code, 1);
3992                                 x86_fstp (code, 0);
3993                                 break;
3994                         }
3995                         /* this overwrites EAX */
3996                         EMIT_FPCOMPARE(code);
3997                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3998                         break;
3999                 case OP_FCEQ:
4000                 case OP_FCNEQ:
4001                         if (cfg->opt & MONO_OPT_FCMOV) {
4002                                 /* zeroing the register at the start results in 
4003                                  * shorter and faster code (we can also remove the widening op)
4004                                  */
4005                                 guchar *unordered_check;
4006                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4007                                 x86_fcomip (code, 1);
4008                                 x86_fstp (code, 0);
4009                                 unordered_check = code;
4010                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4011                                 if (ins->opcode == OP_FCEQ) {
4012                                         x86_set_reg (code, X86_CC_EQ, ins->dreg, FALSE);
4013                                         x86_patch (unordered_check, code);
4014                                 } else {
4015                                         guchar *jump_to_end;
4016                                         x86_set_reg (code, X86_CC_NE, ins->dreg, FALSE);
4017                                         jump_to_end = code;
4018                                         x86_jump8 (code, 0);
4019                                         x86_patch (unordered_check, code);
4020                                         x86_inc_reg (code, ins->dreg);
4021                                         x86_patch (jump_to_end, code);
4022                                 }
4023
4024                                 break;
4025                         }
4026                         if (ins->dreg != X86_EAX) 
4027                                 x86_push_reg (code, X86_EAX);
4028
4029                         EMIT_FPCOMPARE(code);
4030                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4031                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
4032                         x86_set_reg (code, ins->opcode == OP_FCEQ ? X86_CC_EQ : X86_CC_NE, ins->dreg, TRUE);
4033                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4034
4035                         if (ins->dreg != X86_EAX) 
4036                                 x86_pop_reg (code, X86_EAX);
4037                         break;
4038                 case OP_FCLT:
4039                 case OP_FCLT_UN:
4040                         if (cfg->opt & MONO_OPT_FCMOV) {
4041                                 /* zeroing the register at the start results in 
4042                                  * shorter and faster code (we can also remove the widening op)
4043                                  */
4044                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4045                                 x86_fcomip (code, 1);
4046                                 x86_fstp (code, 0);
4047                                 if (ins->opcode == OP_FCLT_UN) {
4048                                         guchar *unordered_check = code;
4049                                         guchar *jump_to_end;
4050                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4051                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
4052                                         jump_to_end = code;
4053                                         x86_jump8 (code, 0);
4054                                         x86_patch (unordered_check, code);
4055                                         x86_inc_reg (code, ins->dreg);
4056                                         x86_patch (jump_to_end, code);
4057                                 } else {
4058                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
4059                                 }
4060                                 break;
4061                         }
4062                         if (ins->dreg != X86_EAX) 
4063                                 x86_push_reg (code, X86_EAX);
4064
4065                         EMIT_FPCOMPARE(code);
4066                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4067                         if (ins->opcode == OP_FCLT_UN) {
4068                                 guchar *is_not_zero_check, *end_jump;
4069                                 is_not_zero_check = code;
4070                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4071                                 end_jump = code;
4072                                 x86_jump8 (code, 0);
4073                                 x86_patch (is_not_zero_check, code);
4074                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4075
4076                                 x86_patch (end_jump, code);
4077                         }
4078                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
4079                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4080
4081                         if (ins->dreg != X86_EAX) 
4082                                 x86_pop_reg (code, X86_EAX);
4083                         break;
4084                 case OP_FCLE: {
4085                         guchar *unordered_check;
4086                         guchar *jump_to_end;
4087                         if (cfg->opt & MONO_OPT_FCMOV) {
4088                                 /* zeroing the register at the start results in
4089                                  * shorter and faster code (we can also remove the widening op)
4090                                  */
4091                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4092                                 x86_fcomip (code, 1);
4093                                 x86_fstp (code, 0);
4094                                 unordered_check = code;
4095                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4096                                 x86_set_reg (code, X86_CC_NB, ins->dreg, FALSE);
4097                                 x86_patch (unordered_check, code);
4098                                 break;
4099                         }
4100                         if (ins->dreg != X86_EAX)
4101                                 x86_push_reg (code, X86_EAX);
4102
4103                         EMIT_FPCOMPARE(code);
4104                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4105                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
4106                         unordered_check = code;
4107                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
4108
4109                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4110                         x86_set_reg (code, X86_CC_NE, ins->dreg, TRUE);
4111                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4112                         jump_to_end = code;
4113                         x86_jump8 (code, 0);
4114                         x86_patch (unordered_check, code);
4115                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4116                         x86_patch (jump_to_end, code);
4117
4118                         if (ins->dreg != X86_EAX)
4119                                 x86_pop_reg (code, X86_EAX);
4120                         break;
4121                 }
4122                 case OP_FCGT:
4123                 case OP_FCGT_UN:
4124                         if (cfg->opt & MONO_OPT_FCMOV) {
4125                                 /* zeroing the register at the start results in 
4126                                  * shorter and faster code (we can also remove the widening op)
4127                                  */
4128                                 guchar *unordered_check;
4129                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4130                                 x86_fcomip (code, 1);
4131                                 x86_fstp (code, 0);
4132                                 if (ins->opcode == OP_FCGT) {
4133                                         unordered_check = code;
4134                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4135                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
4136                                         x86_patch (unordered_check, code);
4137                                 } else {
4138                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
4139                                 }
4140                                 break;
4141                         }
4142                         if (ins->dreg != X86_EAX) 
4143                                 x86_push_reg (code, X86_EAX);
4144
4145                         EMIT_FPCOMPARE(code);
4146                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4147                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4148                         if (ins->opcode == OP_FCGT_UN) {
4149                                 guchar *is_not_zero_check, *end_jump;
4150                                 is_not_zero_check = code;
4151                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4152                                 end_jump = code;
4153                                 x86_jump8 (code, 0);
4154                                 x86_patch (is_not_zero_check, code);
4155                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4156         
4157                                 x86_patch (end_jump, code);
4158                         }
4159                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
4160                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4161
4162                         if (ins->dreg != X86_EAX) 
4163                                 x86_pop_reg (code, X86_EAX);
4164                         break;
4165                 case OP_FCGE: {
4166                         guchar *unordered_check;
4167                         guchar *jump_to_end;
4168                         if (cfg->opt & MONO_OPT_FCMOV) {
4169                                 /* zeroing the register at the start results in
4170                                  * shorter and faster code (we can also remove the widening op)
4171                                  */
4172                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4173                                 x86_fcomip (code, 1);
4174                                 x86_fstp (code, 0);
4175                                 unordered_check = code;
4176                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4177                                 x86_set_reg (code, X86_CC_NA, ins->dreg, FALSE);
4178                                 x86_patch (unordered_check, code);
4179                                 break;
4180                         }
4181                         if (ins->dreg != X86_EAX)
4182                                 x86_push_reg (code, X86_EAX);
4183
4184                         EMIT_FPCOMPARE(code);
4185                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4186                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
4187                         unordered_check = code;
4188                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
4189
4190                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4191                         x86_set_reg (code, X86_CC_GE, ins->dreg, TRUE);
4192                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4193                         jump_to_end = code;
4194                         x86_jump8 (code, 0);
4195                         x86_patch (unordered_check, code);
4196                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4197                         x86_patch (jump_to_end, code);
4198
4199                         if (ins->dreg != X86_EAX)
4200                                 x86_pop_reg (code, X86_EAX);
4201                         break;
4202                 }
4203                 case OP_FBEQ:
4204                         if (cfg->opt & MONO_OPT_FCMOV) {
4205                                 guchar *jump = code;
4206                                 x86_branch8 (code, X86_CC_P, 0, TRUE);
4207                                 EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4208                                 x86_patch (jump, code);
4209                                 break;
4210                         }
4211                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
4212                         EMIT_COND_BRANCH (ins, X86_CC_EQ, TRUE);
4213                         break;
4214                 case OP_FBNE_UN:
4215                         /* Branch if C013 != 100 */
4216                         if (cfg->opt & MONO_OPT_FCMOV) {
4217                                 /* branch if !ZF or (PF|CF) */
4218                                 EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4219                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4220                                 EMIT_COND_BRANCH (ins, X86_CC_B, FALSE);
4221                                 break;
4222                         }
4223                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4224                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4225                         break;
4226                 case OP_FBLT:
4227                         if (cfg->opt & MONO_OPT_FCMOV) {
4228                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4229                                 break;
4230                         }
4231                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4232                         break;
4233                 case OP_FBLT_UN:
4234                         if (cfg->opt & MONO_OPT_FCMOV) {
4235                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4236                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4237                                 break;
4238                         }
4239                         if (ins->opcode == OP_FBLT_UN) {
4240                                 guchar *is_not_zero_check, *end_jump;
4241                                 is_not_zero_check = code;
4242                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4243                                 end_jump = code;
4244                                 x86_jump8 (code, 0);
4245                                 x86_patch (is_not_zero_check, code);
4246                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4247
4248                                 x86_patch (end_jump, code);
4249                         }
4250                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4251                         break;
4252                 case OP_FBGT:
4253                 case OP_FBGT_UN:
4254                         if (cfg->opt & MONO_OPT_FCMOV) {
4255                                 if (ins->opcode == OP_FBGT) {
4256                                         guchar *br1;
4257
4258                                         /* skip branch if C1=1 */
4259                                         br1 = code;
4260                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4261                                         /* branch if (C0 | C3) = 1 */
4262                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4263                                         x86_patch (br1, code);
4264                                 } else {
4265                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4266                                 }
4267                                 break;
4268                         }
4269                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4270                         if (ins->opcode == OP_FBGT_UN) {
4271                                 guchar *is_not_zero_check, *end_jump;
4272                                 is_not_zero_check = code;
4273                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4274                                 end_jump = code;
4275                                 x86_jump8 (code, 0);
4276                                 x86_patch (is_not_zero_check, code);
4277                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4278
4279                                 x86_patch (end_jump, code);
4280                         }
4281                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4282                         break;
4283                 case OP_FBGE:
4284                         /* Branch if C013 == 100 or 001 */
4285                         if (cfg->opt & MONO_OPT_FCMOV) {
4286                                 guchar *br1;
4287
4288                                 /* skip branch if C1=1 */
4289                                 br1 = code;
4290                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4291                                 /* branch if (C0 | C3) = 1 */
4292                                 EMIT_COND_BRANCH (ins, X86_CC_BE, FALSE);
4293                                 x86_patch (br1, code);
4294                                 break;
4295                         }
4296                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4297                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4298                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4299                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4300                         break;
4301                 case OP_FBGE_UN:
4302                         /* Branch if C013 == 000 */
4303                         if (cfg->opt & MONO_OPT_FCMOV) {
4304                                 EMIT_COND_BRANCH (ins, X86_CC_LE, FALSE);
4305                                 break;
4306                         }
4307                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4308                         break;
4309                 case OP_FBLE:
4310                         /* Branch if C013=000 or 100 */
4311                         if (cfg->opt & MONO_OPT_FCMOV) {
4312                                 guchar *br1;
4313
4314                                 /* skip branch if C1=1 */
4315                                 br1 = code;
4316                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4317                                 /* branch if C0=0 */
4318                                 EMIT_COND_BRANCH (ins, X86_CC_NB, FALSE);
4319                                 x86_patch (br1, code);
4320                                 break;
4321                         }
4322                         x86_alu_reg_imm (code, X86_AND, X86_EAX, (X86_FP_C0|X86_FP_C1));
4323                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0);
4324                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4325                         break;
4326                 case OP_FBLE_UN:
4327                         /* Branch if C013 != 001 */
4328                         if (cfg->opt & MONO_OPT_FCMOV) {
4329                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4330                                 EMIT_COND_BRANCH (ins, X86_CC_GE, FALSE);
4331                                 break;
4332                         }
4333                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4334                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4335                         break;
4336                 case OP_CKFINITE: {
4337                         guchar *br1;
4338                         x86_push_reg (code, X86_EAX);
4339                         x86_fxam (code);
4340                         x86_fnstsw (code);
4341                         x86_alu_reg_imm (code, X86_AND, X86_EAX, 0x4100);
4342                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4343                         x86_pop_reg (code, X86_EAX);
4344
4345                         /* Have to clean up the fp stack before throwing the exception */
4346                         br1 = code;
4347                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
4348
4349                         x86_fstp (code, 0);                     
4350                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, FALSE, "ArithmeticException");
4351
4352                         x86_patch (br1, code);
4353                         break;
4354                 }
4355                 case OP_TLS_GET: {
4356                         code = mono_x86_emit_tls_get (code, ins->dreg, ins->inst_offset);
4357                         break;
4358                 }
4359                 case OP_TLS_GET_REG: {
4360                         code = emit_tls_get_reg (code, ins->dreg, ins->sreg1);
4361                         break;
4362                 }
4363                 case OP_TLS_SET: {
4364                         code = mono_x86_emit_tls_set (code, ins->sreg1, ins->inst_offset);
4365                         break;
4366                 }
4367                 case OP_TLS_SET_REG: {
4368                         code = emit_tls_set_reg (code, ins->sreg1, ins->sreg2);
4369                         break;
4370                 }
4371                 case OP_MEMORY_BARRIER: {
4372                         /* x86 only needs barrier for StoreLoad and FullBarrier */
4373                         switch (ins->backend.memory_barrier_kind) {
4374                         case StoreLoadBarrier:
4375                         case FullBarrier:
4376                                 /* http://blogs.sun.com/dave/resource/NHM-Pipeline-Blog-V2.txt */
4377                                 x86_prefix (code, X86_LOCK_PREFIX);
4378                                 x86_alu_membase_imm (code, X86_ADD, X86_ESP, 0, 0);
4379                                 break;
4380                         }
4381                         break;
4382                 }
4383                 case OP_ATOMIC_ADD_I4: {
4384                         int dreg = ins->dreg;
4385
4386                         g_assert (cfg->has_atomic_add_i4);
4387
4388                         /* hack: limit in regalloc, dreg != sreg1 && dreg != sreg2 */
4389                         if (ins->sreg2 == dreg) {
4390                                 if (dreg == X86_EBX) {
4391                                         dreg = X86_EDI;
4392                                         if (ins->inst_basereg == X86_EDI)
4393                                                 dreg = X86_ESI;
4394                                 } else {
4395                                         dreg = X86_EBX;
4396                                         if (ins->inst_basereg == X86_EBX)
4397                                                 dreg = X86_EDI;
4398                                 }
4399                         } else if (ins->inst_basereg == dreg) {
4400                                 if (dreg == X86_EBX) {
4401                                         dreg = X86_EDI;
4402                                         if (ins->sreg2 == X86_EDI)
4403                                                 dreg = X86_ESI;
4404                                 } else {
4405                                         dreg = X86_EBX;
4406                                         if (ins->sreg2 == X86_EBX)
4407                                                 dreg = X86_EDI;
4408                                 }
4409                         }
4410
4411                         if (dreg != ins->dreg) {
4412                                 x86_push_reg (code, dreg);
4413                         }
4414
4415                         x86_mov_reg_reg (code, dreg, ins->sreg2, 4);
4416                         x86_prefix (code, X86_LOCK_PREFIX);
4417                         x86_xadd_membase_reg (code, ins->inst_basereg, ins->inst_offset, dreg, 4);
4418                         /* dreg contains the old value, add with sreg2 value */
4419                         x86_alu_reg_reg (code, X86_ADD, dreg, ins->sreg2);
4420                         
4421                         if (ins->dreg != dreg) {
4422                                 x86_mov_reg_reg (code, ins->dreg, dreg, 4);
4423                                 x86_pop_reg (code, dreg);
4424                         }
4425
4426                         break;
4427                 }
4428                 case OP_ATOMIC_EXCHANGE_I4: {
4429                         guchar *br[2];
4430                         int sreg2 = ins->sreg2;
4431                         int breg = ins->inst_basereg;
4432
4433                         g_assert (cfg->has_atomic_exchange_i4);
4434
4435                         /* cmpxchg uses eax as comperand, need to make sure we can use it
4436                          * hack to overcome limits in x86 reg allocator 
4437                          * (req: dreg == eax and sreg2 != eax and breg != eax) 
4438                          */
4439                         g_assert (ins->dreg == X86_EAX);
4440                         
4441                         /* We need the EAX reg for the cmpxchg */
4442                         if (ins->sreg2 == X86_EAX) {
4443                                 sreg2 = (breg == X86_EDX) ? X86_EBX : X86_EDX;
4444                                 x86_push_reg (code, sreg2);
4445                                 x86_mov_reg_reg (code, sreg2, X86_EAX, 4);
4446                         }
4447
4448                         if (breg == X86_EAX) {
4449                                 breg = (sreg2 == X86_ESI) ? X86_EDI : X86_ESI;
4450                                 x86_push_reg (code, breg);
4451                                 x86_mov_reg_reg (code, breg, X86_EAX, 4);
4452                         }
4453
4454                         x86_mov_reg_membase (code, X86_EAX, breg, ins->inst_offset, 4);
4455
4456                         br [0] = code; x86_prefix (code, X86_LOCK_PREFIX);
4457                         x86_cmpxchg_membase_reg (code, breg, ins->inst_offset, sreg2);
4458                         br [1] = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4459                         x86_patch (br [1], br [0]);
4460
4461                         if (breg != ins->inst_basereg)
4462                                 x86_pop_reg (code, breg);
4463
4464                         if (ins->sreg2 != sreg2)
4465                                 x86_pop_reg (code, sreg2);
4466
4467                         break;
4468                 }
4469                 case OP_ATOMIC_CAS_I4: {
4470                         g_assert (ins->dreg == X86_EAX);
4471                         g_assert (ins->sreg3 == X86_EAX);
4472                         g_assert (ins->sreg1 != X86_EAX);
4473                         g_assert (ins->sreg1 != ins->sreg2);
4474
4475                         x86_prefix (code, X86_LOCK_PREFIX);
4476                         x86_cmpxchg_membase_reg (code, ins->sreg1, ins->inst_offset, ins->sreg2);
4477                         break;
4478                 }
4479                 case OP_CARD_TABLE_WBARRIER: {
4480                         int ptr = ins->sreg1;
4481                         int value = ins->sreg2;
4482                         guchar *br = NULL;
4483                         int nursery_shift, card_table_shift;
4484                         gpointer card_table_mask;
4485                         size_t nursery_size;
4486                         gulong card_table = (gulong)mono_gc_get_card_table (&card_table_shift, &card_table_mask);
4487                         gulong nursery_start = (gulong)mono_gc_get_nursery (&nursery_shift, &nursery_size);
4488                         gboolean card_table_nursery_check = mono_gc_card_table_nursery_check ();
4489
4490                         /*
4491                          * We need one register we can clobber, we choose EDX and make sreg1
4492                          * fixed EAX to work around limitations in the local register allocator.
4493                          * sreg2 might get allocated to EDX, but that is not a problem since
4494                          * we use it before clobbering EDX.
4495                          */
4496                         g_assert (ins->sreg1 == X86_EAX);
4497
4498                         /*
4499                          * This is the code we produce:
4500                          *
4501                          *   edx = value
4502                          *   edx >>= nursery_shift
4503                          *   cmp edx, (nursery_start >> nursery_shift)
4504                          *   jne done
4505                          *   edx = ptr
4506                          *   edx >>= card_table_shift
4507                          *   card_table[edx] = 1
4508                          * done:
4509                          */
4510
4511                         if (card_table_nursery_check) {
4512                                 if (value != X86_EDX)
4513                                         x86_mov_reg_reg (code, X86_EDX, value, 4);
4514                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, nursery_shift);
4515                                 x86_alu_reg_imm (code, X86_CMP, X86_EDX, nursery_start >> nursery_shift);
4516                                 br = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4517                         }
4518                         x86_mov_reg_reg (code, X86_EDX, ptr, 4);
4519                         x86_shift_reg_imm (code, X86_SHR, X86_EDX, card_table_shift);
4520                         if (card_table_mask)
4521                                 x86_alu_reg_imm (code, X86_AND, X86_EDX, (int)card_table_mask);
4522                         x86_mov_membase_imm (code, X86_EDX, card_table, 1, 1);
4523                         if (card_table_nursery_check)
4524                                 x86_patch (br, code);
4525                         break;
4526                 }
4527 #ifdef MONO_ARCH_SIMD_INTRINSICS
4528                 case OP_ADDPS:
4529                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4530                         break;
4531                 case OP_DIVPS:
4532                         x86_sse_alu_ps_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4533                         break;
4534                 case OP_MULPS:
4535                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4536                         break;
4537                 case OP_SUBPS:
4538                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4539                         break;
4540                 case OP_MAXPS:
4541                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4542                         break;
4543                 case OP_MINPS:
4544                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4545                         break;
4546                 case OP_COMPPS:
4547                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4548                         x86_sse_alu_ps_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4549                         break;
4550                 case OP_ANDPS:
4551                         x86_sse_alu_ps_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4552                         break;
4553                 case OP_ANDNPS:
4554                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4555                         break;
4556                 case OP_ORPS:
4557                         x86_sse_alu_ps_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4558                         break;
4559                 case OP_XORPS:
4560                         x86_sse_alu_ps_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4561                         break;
4562                 case OP_SQRTPS:
4563                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4564                         break;
4565                 case OP_RSQRTPS:
4566                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RSQRT, ins->dreg, ins->sreg1);
4567                         break;
4568                 case OP_RCPPS:
4569                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RCP, ins->dreg, ins->sreg1);
4570                         break;
4571                 case OP_ADDSUBPS:
4572                         x86_sse_alu_sd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4573                         break;
4574                 case OP_HADDPS:
4575                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4576                         break;
4577                 case OP_HSUBPS:
4578                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4579                         break;
4580                 case OP_DUPPS_HIGH:
4581                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSHDUP, ins->dreg, ins->sreg1);
4582                         break;
4583                 case OP_DUPPS_LOW:
4584                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSLDUP, ins->dreg, ins->sreg1);
4585                         break;
4586
4587                 case OP_PSHUFLEW_HIGH:
4588                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4589                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 1);
4590                         break;
4591                 case OP_PSHUFLEW_LOW:
4592                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4593                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 0);
4594                         break;
4595                 case OP_PSHUFLED:
4596                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4597                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->sreg1, ins->inst_c0);
4598                         break;
4599                 case OP_SHUFPS:
4600                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4601                         x86_sse_alu_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4602                         break; 
4603                 case OP_SHUFPD:
4604                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0x3);
4605                         x86_sse_alu_pd_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4606                         break; 
4607
4608                 case OP_ADDPD:
4609                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4610                         break;
4611                 case OP_DIVPD:
4612                         x86_sse_alu_pd_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4613                         break;
4614                 case OP_MULPD:
4615                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4616                         break;
4617                 case OP_SUBPD:
4618                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4619                         break;
4620                 case OP_MAXPD:
4621                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4622                         break;
4623                 case OP_MINPD:
4624                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4625                         break;
4626                 case OP_COMPPD:
4627                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4628                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4629                         break;
4630                 case OP_ANDPD:
4631                         x86_sse_alu_pd_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4632                         break;
4633                 case OP_ANDNPD:
4634                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4635                         break;
4636                 case OP_ORPD:
4637                         x86_sse_alu_pd_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4638                         break;
4639                 case OP_XORPD:
4640                         x86_sse_alu_pd_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4641                         break;
4642                 case OP_SQRTPD:
4643                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4644                         break;
4645                 case OP_ADDSUBPD:
4646                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4647                         break;
4648                 case OP_HADDPD:
4649                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4650                         break;
4651                 case OP_HSUBPD:
4652                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4653                         break;
4654                 case OP_DUPPD:
4655                         x86_sse_alu_sd_reg_reg (code, X86_SSE_MOVDDUP, ins->dreg, ins->sreg1);
4656                         break;
4657                         
4658                 case OP_EXTRACT_MASK:
4659                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMOVMSKB, ins->dreg, ins->sreg1);
4660                         break;
4661         
4662                 case OP_PAND:
4663                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAND, ins->sreg1, ins->sreg2);
4664                         break;
4665                 case OP_POR:
4666                         x86_sse_alu_pd_reg_reg (code, X86_SSE_POR, ins->sreg1, ins->sreg2);
4667                         break;
4668                 case OP_PXOR:
4669                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->sreg1, ins->sreg2);
4670                         break;
4671
4672                 case OP_PADDB:
4673                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDB, ins->sreg1, ins->sreg2);
4674                         break;
4675                 case OP_PADDW:
4676                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDW, ins->sreg1, ins->sreg2);
4677                         break;
4678                 case OP_PADDD:
4679                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDD, ins->sreg1, ins->sreg2);
4680                         break;
4681                 case OP_PADDQ:
4682                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDQ, ins->sreg1, ins->sreg2);
4683                         break;
4684
4685                 case OP_PSUBB:
4686                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBB, ins->sreg1, ins->sreg2);
4687                         break;
4688                 case OP_PSUBW:
4689                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBW, ins->sreg1, ins->sreg2);
4690                         break;
4691                 case OP_PSUBD:
4692                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBD, ins->sreg1, ins->sreg2);
4693                         break;
4694                 case OP_PSUBQ:
4695                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBQ, ins->sreg1, ins->sreg2);
4696                         break;
4697
4698                 case OP_PMAXB_UN:
4699                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXUB, ins->sreg1, ins->sreg2);
4700                         break;
4701                 case OP_PMAXW_UN:
4702                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUW, ins->sreg1, ins->sreg2);
4703                         break;
4704                 case OP_PMAXD_UN:
4705                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUD, ins->sreg1, ins->sreg2);
4706                         break;
4707                 
4708                 case OP_PMAXB:
4709                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSB, ins->sreg1, ins->sreg2);
4710                         break;
4711                 case OP_PMAXW:
4712                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXSW, ins->sreg1, ins->sreg2);
4713                         break;
4714                 case OP_PMAXD:
4715                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSD, ins->sreg1, ins->sreg2);
4716                         break;
4717
4718                 case OP_PAVGB_UN:
4719                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGB, ins->sreg1, ins->sreg2);
4720                         break;
4721                 case OP_PAVGW_UN:
4722                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGW, ins->sreg1, ins->sreg2);
4723                         break;
4724
4725                 case OP_PMINB_UN:
4726                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINUB, ins->sreg1, ins->sreg2);
4727                         break;
4728                 case OP_PMINW_UN:
4729                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUW, ins->sreg1, ins->sreg2);
4730                         break;
4731                 case OP_PMIND_UN:
4732                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUD, ins->sreg1, ins->sreg2);
4733                         break;
4734
4735                 case OP_PMINB:
4736                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSB, ins->sreg1, ins->sreg2);
4737                         break;
4738                 case OP_PMINW:
4739                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINSW, ins->sreg1, ins->sreg2);
4740                         break;
4741                 case OP_PMIND:
4742                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSD, ins->sreg1, ins->sreg2);
4743                         break;
4744
4745                 case OP_PCMPEQB:
4746                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQB, ins->sreg1, ins->sreg2);
4747                         break;
4748                 case OP_PCMPEQW:
4749                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQW, ins->sreg1, ins->sreg2);
4750                         break;
4751                 case OP_PCMPEQD:
4752                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQD, ins->sreg1, ins->sreg2);
4753                         break;
4754                 case OP_PCMPEQQ:
4755                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPEQQ, ins->sreg1, ins->sreg2);
4756                         break;
4757
4758                 case OP_PCMPGTB:
4759                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTB, ins->sreg1, ins->sreg2);
4760                         break;
4761                 case OP_PCMPGTW:
4762                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTW, ins->sreg1, ins->sreg2);
4763                         break;
4764                 case OP_PCMPGTD:
4765                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTD, ins->sreg1, ins->sreg2);
4766                         break;
4767                 case OP_PCMPGTQ:
4768                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPGTQ, ins->sreg1, ins->sreg2);
4769                         break;
4770
4771                 case OP_PSUM_ABS_DIFF:
4772                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSADBW, ins->sreg1, ins->sreg2);
4773                         break;
4774
4775                 case OP_UNPACK_LOWB:
4776                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLBW, ins->sreg1, ins->sreg2);
4777                         break;
4778                 case OP_UNPACK_LOWW:
4779                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLWD, ins->sreg1, ins->sreg2);
4780                         break;
4781                 case OP_UNPACK_LOWD:
4782                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLDQ, ins->sreg1, ins->sreg2);
4783                         break;
4784                 case OP_UNPACK_LOWQ:
4785                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLQDQ, ins->sreg1, ins->sreg2);
4786                         break;
4787                 case OP_UNPACK_LOWPS:
4788                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4789                         break;
4790                 case OP_UNPACK_LOWPD:
4791                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4792                         break;
4793
4794                 case OP_UNPACK_HIGHB:
4795                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHBW, ins->sreg1, ins->sreg2);
4796                         break;
4797                 case OP_UNPACK_HIGHW:
4798                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHWD, ins->sreg1, ins->sreg2);
4799                         break;
4800                 case OP_UNPACK_HIGHD:
4801                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHDQ, ins->sreg1, ins->sreg2);
4802                         break;
4803                 case OP_UNPACK_HIGHQ:
4804                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHQDQ, ins->sreg1, ins->sreg2);
4805                         break;
4806                 case OP_UNPACK_HIGHPS:
4807                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4808                         break;
4809                 case OP_UNPACK_HIGHPD:
4810                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4811                         break;
4812
4813                 case OP_PACKW:
4814                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSWB, ins->sreg1, ins->sreg2);
4815                         break;
4816                 case OP_PACKD:
4817                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSDW, ins->sreg1, ins->sreg2);
4818                         break;
4819                 case OP_PACKW_UN:
4820                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKUSWB, ins->sreg1, ins->sreg2);
4821                         break;
4822                 case OP_PACKD_UN:
4823                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PACKUSDW, ins->sreg1, ins->sreg2);
4824                         break;
4825
4826                 case OP_PADDB_SAT_UN:
4827                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSB, ins->sreg1, ins->sreg2);
4828                         break;
4829                 case OP_PSUBB_SAT_UN:
4830                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSB, ins->sreg1, ins->sreg2);
4831                         break;
4832                 case OP_PADDW_SAT_UN:
4833                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSW, ins->sreg1, ins->sreg2);
4834                         break;
4835                 case OP_PSUBW_SAT_UN:
4836                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSW, ins->sreg1, ins->sreg2);
4837                         break;
4838
4839                 case OP_PADDB_SAT:
4840                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSB, ins->sreg1, ins->sreg2);
4841                         break;
4842                 case OP_PSUBB_SAT:
4843                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSB, ins->sreg1, ins->sreg2);
4844                         break;
4845                 case OP_PADDW_SAT:
4846                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSW, ins->sreg1, ins->sreg2);
4847                         break;
4848                 case OP_PSUBW_SAT:
4849                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSW, ins->sreg1, ins->sreg2);
4850                         break;
4851                         
4852                 case OP_PMULW:
4853                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULLW, ins->sreg1, ins->sreg2);
4854                         break;
4855                 case OP_PMULD:
4856                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMULLD, ins->sreg1, ins->sreg2);
4857                         break;
4858                 case OP_PMULQ:
4859                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULUDQ, ins->sreg1, ins->sreg2);
4860                         break;
4861                 case OP_PMULW_HIGH_UN:
4862                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHUW, ins->sreg1, ins->sreg2);
4863                         break;
4864                 case OP_PMULW_HIGH:
4865                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHW, ins->sreg1, ins->sreg2);
4866                         break;
4867
4868                 case OP_PSHRW:
4869                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4870                         break;
4871                 case OP_PSHRW_REG:
4872                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLW_REG, ins->dreg, ins->sreg2);
4873                         break;
4874
4875                 case OP_PSARW:
4876                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4877                         break;
4878                 case OP_PSARW_REG:
4879                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAW_REG, ins->dreg, ins->sreg2);
4880                         break;
4881
4882                 case OP_PSHLW:
4883                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4884                         break;
4885                 case OP_PSHLW_REG:
4886                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLW_REG, ins->dreg, ins->sreg2);
4887                         break;
4888
4889                 case OP_PSHRD:
4890                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4891                         break;
4892                 case OP_PSHRD_REG:
4893                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLD_REG, ins->dreg, ins->sreg2);
4894                         break;
4895
4896                 case OP_PSARD:
4897                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4898                         break;
4899                 case OP_PSARD_REG:
4900                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAD_REG, ins->dreg, ins->sreg2);
4901                         break;
4902
4903                 case OP_PSHLD:
4904                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4905                         break;
4906                 case OP_PSHLD_REG:
4907                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLD_REG, ins->dreg, ins->sreg2);
4908                         break;
4909
4910                 case OP_PSHRQ:
4911                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4912                         break;
4913                 case OP_PSHRQ_REG:
4914                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLQ_REG, ins->dreg, ins->sreg2);
4915                         break;
4916
4917                 case OP_PSHLQ:
4918                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4919                         break;
4920                 case OP_PSHLQ_REG:
4921                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLQ_REG, ins->dreg, ins->sreg2);
4922                         break;          
4923                         
4924                 case OP_ICONV_TO_X:
4925                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
4926                         break;
4927                 case OP_EXTRACT_I4:
4928                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4929                         break;
4930                 case OP_EXTRACT_I1:
4931                 case OP_EXTRACT_U1:
4932                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4933                         if (ins->inst_c0)
4934                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_c0 * 8);
4935                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I1, FALSE);
4936                         break;
4937                 case OP_EXTRACT_I2:
4938                 case OP_EXTRACT_U2:
4939                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4940                         if (ins->inst_c0)
4941                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, 16);
4942                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I2, TRUE);
4943                         break;
4944                 case OP_EXTRACT_R8:
4945                         if (ins->inst_c0)
4946                                 x86_sse_alu_pd_membase_reg (code, X86_SSE_MOVHPD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4947                         else
4948                                 x86_sse_alu_sd_membase_reg (code, X86_SSE_MOVSD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4949                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE);
4950                         break;
4951
4952                 case OP_INSERT_I2:
4953                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->sreg1, ins->sreg2, ins->inst_c0);
4954                         break;
4955                 case OP_EXTRACTX_U2:
4956                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PEXTRW, ins->dreg, ins->sreg1, ins->inst_c0);
4957                         break;
4958                 case OP_INSERTX_U1_SLOW:
4959                         /*sreg1 is the extracted ireg (scratch)
4960                         /sreg2 is the to be inserted ireg (scratch)
4961                         /dreg is the xreg to receive the value*/
4962
4963                         /*clear the bits from the extracted word*/
4964                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_c0 & 1 ? 0x00FF : 0xFF00);
4965                         /*shift the value to insert if needed*/
4966                         if (ins->inst_c0 & 1)
4967                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg2, 8);
4968                         /*join them together*/
4969                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
4970                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, ins->inst_c0 / 2);
4971                         break;
4972                 case OP_INSERTX_I4_SLOW:
4973                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2);
4974                         x86_shift_reg_imm (code, X86_SHR, ins->sreg2, 16);
4975                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2 + 1);
4976                         break;
4977
4978                 case OP_INSERTX_R4_SLOW:
4979                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
4980                         /*TODO if inst_c0 == 0 use movss*/
4981                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 0, ins->inst_c0 * 2);
4982                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 2, ins->inst_c0 * 2 + 1);
4983                         break;
4984                 case OP_INSERTX_R8_SLOW:
4985                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4986                         if (cfg->verbose_level)
4987                                 printf ("CONVERTING a OP_INSERTX_R8_SLOW %d offset %x\n", ins->inst_c0, offset);
4988                         if (ins->inst_c0)
4989                                 x86_sse_alu_pd_reg_membase (code, X86_SSE_MOVHPD_REG_MEMBASE, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4990                         else
4991                                 x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4992                         break;
4993
4994                 case OP_STOREX_MEMBASE_REG:
4995                 case OP_STOREX_MEMBASE:
4996                         x86_movups_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
4997                         break;
4998                 case OP_LOADX_MEMBASE:
4999                         x86_movups_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
5000                         break;
5001                 case OP_LOADX_ALIGNED_MEMBASE:
5002                         x86_movaps_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
5003                         break;
5004                 case OP_STOREX_ALIGNED_MEMBASE_REG:
5005                         x86_movaps_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
5006                         break;
5007                 case OP_STOREX_NTA_MEMBASE_REG:
5008                         x86_sse_alu_reg_membase (code, X86_SSE_MOVNTPS, ins->dreg, ins->sreg1, ins->inst_offset);
5009                         break;
5010                 case OP_PREFETCH_MEMBASE:
5011                         x86_sse_alu_reg_membase (code, X86_SSE_PREFETCH, ins->backend.arg_info, ins->sreg1, ins->inst_offset);
5012
5013                         break;
5014                 case OP_XMOVE:
5015                         /*FIXME the peephole pass should have killed this*/
5016                         if (ins->dreg != ins->sreg1)
5017                                 x86_movaps_reg_reg (code, ins->dreg, ins->sreg1);
5018                         break;          
5019                 case OP_XZERO:
5020                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->dreg, ins->dreg);
5021                         break;
5022                 case OP_ICONV_TO_R8_RAW:
5023                         x86_mov_membase_reg (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1, 4);
5024                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE);
5025                         break;
5026
5027                 case OP_FCONV_TO_R8_X:
5028                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
5029                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
5030                         break;
5031
5032                 case OP_XCONV_R8_TO_I4:
5033                         x86_cvttsd2si (code, ins->dreg, ins->sreg1);
5034                         switch (ins->backend.source_opcode) {
5035                         case OP_FCONV_TO_I1:
5036                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, FALSE);
5037                                 break;
5038                         case OP_FCONV_TO_U1:
5039                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
5040                                 break;
5041                         case OP_FCONV_TO_I2:
5042                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, TRUE);
5043                                 break;
5044                         case OP_FCONV_TO_U2:
5045                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, TRUE);
5046                                 break;
5047                         }                       
5048                         break;
5049
5050                 case OP_EXPAND_I1:
5051                         /*FIXME this causes a partial register stall, maybe it would not be that bad to use shift + mask + or*/
5052                         /*The +4 is to get a mov ?h, ?l over the same reg.*/
5053                         x86_mov_reg_reg (code, ins->dreg + 4, ins->dreg, 1);
5054                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
5055                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
5056                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5057                         break;
5058                 case OP_EXPAND_I2:
5059                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
5060                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
5061                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5062                         break;
5063                 case OP_EXPAND_I4:
5064                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
5065                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5066                         break;
5067                 case OP_EXPAND_R4:
5068                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
5069                         x86_movd_xreg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
5070                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5071                         break;
5072                 case OP_EXPAND_R8:
5073                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
5074                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
5075                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0x44);
5076                         break;
5077
5078                 case OP_CVTDQ2PD:
5079                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTDQ2PD, ins->dreg, ins->sreg1);
5080                         break;
5081                 case OP_CVTDQ2PS:
5082                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTDQ2PS, ins->dreg, ins->sreg1);
5083                         break;
5084                 case OP_CVTPD2DQ:
5085                         x86_sse_alu_sd_reg_reg (code, X86_SSE_CVTPD2DQ, ins->dreg, ins->sreg1);
5086                         break;
5087                 case OP_CVTPD2PS:
5088                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPD2PS, ins->dreg, ins->sreg1);
5089                         break;
5090                 case OP_CVTPS2DQ:
5091                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPS2DQ, ins->dreg, ins->sreg1);
5092                         break;
5093                 case OP_CVTPS2PD:
5094                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTPS2PD, ins->dreg, ins->sreg1);
5095                         break;
5096                 case OP_CVTTPD2DQ:
5097                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTTPD2DQ, ins->dreg, ins->sreg1);
5098                         break;
5099                 case OP_CVTTPS2DQ:
5100                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTTPS2DQ, ins->dreg, ins->sreg1);
5101                         break;
5102
5103 #endif
5104                 case OP_LIVERANGE_START: {
5105                         if (cfg->verbose_level > 1)
5106                                 printf ("R%d START=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
5107                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_start = code - cfg->native_code;
5108                         break;
5109                 }
5110                 case OP_LIVERANGE_END: {
5111                         if (cfg->verbose_level > 1)
5112                                 printf ("R%d END=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
5113                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_end = code - cfg->native_code;
5114                         break;
5115                 }
5116                 case OP_NACL_GC_SAFE_POINT: {
5117 #if defined(__native_client_codegen__) && defined(__native_client_gc__)
5118                         if (cfg->compile_aot)
5119                                 code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)mono_nacl_gc);
5120                         else {
5121                                 guint8 *br [1];
5122
5123                                 x86_test_mem_imm8 (code, (gpointer)&__nacl_thread_suspension_needed, 0xFFFFFFFF);
5124                                 br[0] = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
5125                                 code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)mono_nacl_gc);
5126                                 x86_patch (br[0], code);
5127                         }
5128 #endif
5129                         break;
5130                 }
5131                 case OP_GC_LIVENESS_DEF:
5132                 case OP_GC_LIVENESS_USE:
5133                 case OP_GC_PARAM_SLOT_LIVENESS_DEF:
5134                         ins->backend.pc_offset = code - cfg->native_code;
5135                         break;
5136                 case OP_GC_SPILL_SLOT_LIVENESS_DEF:
5137                         ins->backend.pc_offset = code - cfg->native_code;
5138                         bb->spill_slot_defs = g_slist_prepend_mempool (cfg->mempool, bb->spill_slot_defs, ins);
5139                         break;
5140                 case OP_GET_SP:
5141                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, sizeof (mgreg_t));
5142                         break;
5143                 case OP_SET_SP:
5144                         x86_mov_reg_reg (code, X86_ESP, ins->sreg1, sizeof (mgreg_t));
5145                         break;
5146                 default:
5147                         g_warning ("unknown opcode %s\n", mono_inst_name (ins->opcode));
5148                         g_assert_not_reached ();
5149                 }
5150
5151                 if (G_UNLIKELY ((code - cfg->native_code - offset) > max_len)) {
5152 #ifndef __native_client_codegen__
5153                         g_warning ("wrong maximal instruction length of instruction %s (expected %d, got %d)",
5154                                            mono_inst_name (ins->opcode), max_len, code - cfg->native_code - offset);
5155                         g_assert_not_reached ();
5156 #endif  /* __native_client_codegen__ */
5157                 }
5158                
5159                 cpos += max_len;
5160         }
5161
5162         cfg->code_len = code - cfg->native_code;
5163 }
5164
5165 #endif /* DISABLE_JIT */
5166
5167 void
5168 mono_arch_register_lowlevel_calls (void)
5169 {
5170 }
5171
5172 void
5173 mono_arch_patch_code (MonoMethod *method, MonoDomain *domain, guint8 *code, MonoJumpInfo *ji, MonoCodeManager *dyn_code_mp, gboolean run_cctors)
5174 {
5175         MonoJumpInfo *patch_info;
5176         gboolean compile_aot = !run_cctors;
5177
5178         for (patch_info = ji; patch_info; patch_info = patch_info->next) {
5179                 unsigned char *ip = patch_info->ip.i + code;
5180                 const unsigned char *target;
5181
5182                 if (compile_aot) {
5183                         switch (patch_info->type) {
5184                         case MONO_PATCH_INFO_BB:
5185                         case MONO_PATCH_INFO_LABEL:
5186                                 break;
5187                         default:
5188                                 /* No need to patch these */
5189                                 continue;
5190                         }
5191                 }
5192
5193                 target = mono_resolve_patch_target (method, domain, code, patch_info, run_cctors);
5194
5195                 switch (patch_info->type) {
5196                 case MONO_PATCH_INFO_IP:
5197                         *((gconstpointer *)(ip)) = target;
5198                         break;
5199                 case MONO_PATCH_INFO_CLASS_INIT: {
5200                         guint8 *code = ip;
5201                         /* Might already been changed to a nop */
5202                         x86_call_code (code, 0);
5203                         x86_patch (ip, target);
5204                         break;
5205                 }
5206                 case MONO_PATCH_INFO_ABS:
5207                 case MONO_PATCH_INFO_METHOD:
5208                 case MONO_PATCH_INFO_METHOD_JUMP:
5209                 case MONO_PATCH_INFO_INTERNAL_METHOD:
5210                 case MONO_PATCH_INFO_BB:
5211                 case MONO_PATCH_INFO_LABEL:
5212                 case MONO_PATCH_INFO_RGCTX_FETCH:
5213                 case MONO_PATCH_INFO_GENERIC_CLASS_INIT:
5214                 case MONO_PATCH_INFO_MONITOR_ENTER:
5215                 case MONO_PATCH_INFO_MONITOR_EXIT:
5216                 case MONO_PATCH_INFO_JIT_ICALL_ADDR:
5217 #if defined(__native_client_codegen__) && defined(__native_client__)
5218                         if (nacl_is_code_address (code)) {
5219                                 /* For tail calls, code is patched after being installed */
5220                                 /* but not through the normal "patch callsite" method.   */
5221                                 unsigned char buf[kNaClAlignment];
5222                                 unsigned char *aligned_code = (uintptr_t)code & ~kNaClAlignmentMask;
5223                                 unsigned char *_target = target;
5224                                 int ret;
5225                                 /* All patch targets modified in x86_patch */
5226                                 /* are IP relative.                        */
5227                                 _target = _target + (uintptr_t)buf - (uintptr_t)aligned_code;
5228                                 memcpy (buf, aligned_code, kNaClAlignment);
5229                                 /* Patch a temp buffer of bundle size, */
5230                                 /* then install to actual location.    */
5231                                 x86_patch (buf + ((uintptr_t)code - (uintptr_t)aligned_code), _target);
5232                                 ret = nacl_dyncode_modify (aligned_code, buf, kNaClAlignment);
5233                                 g_assert (ret == 0);
5234                         }
5235                         else {
5236                                 x86_patch (ip, target);
5237                         }
5238 #else
5239                         x86_patch (ip, target);
5240 #endif
5241                         break;
5242                 case MONO_PATCH_INFO_NONE:
5243                         break;
5244                 case MONO_PATCH_INFO_R4:
5245                 case MONO_PATCH_INFO_R8: {
5246                         guint32 offset = mono_arch_get_patch_offset (ip);
5247                         *((gconstpointer *)(ip + offset)) = target;
5248                         break;
5249                 }
5250                 default: {
5251                         guint32 offset = mono_arch_get_patch_offset (ip);
5252 #if !defined(__native_client__)
5253                         *((gconstpointer *)(ip + offset)) = target;
5254 #else
5255                         *((gconstpointer *)(ip + offset)) = nacl_modify_patch_target (target);
5256 #endif
5257                         break;
5258                 }
5259                 }
5260         }
5261 }
5262
5263 static G_GNUC_UNUSED void
5264 stack_unaligned (MonoMethod *m, gpointer caller)
5265 {
5266         printf ("%s\n", mono_method_full_name (m, TRUE));
5267         g_assert_not_reached ();
5268 }
5269
5270 guint8 *
5271 mono_arch_emit_prolog (MonoCompile *cfg)
5272 {
5273         MonoMethod *method = cfg->method;
5274         MonoBasicBlock *bb;
5275         MonoMethodSignature *sig;
5276         MonoInst *inst;
5277         int alloc_size, pos, max_offset, i, cfa_offset;
5278         guint8 *code;
5279         gboolean need_stack_frame;
5280 #ifdef __native_client_codegen__
5281         guint alignment_check;
5282 #endif
5283
5284         cfg->code_size = MAX (cfg->header->code_size * 4, 10240);
5285
5286         if (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE)
5287                 cfg->code_size += 512;
5288
5289 #if defined(__default_codegen__)
5290         code = cfg->native_code = g_malloc (cfg->code_size);
5291 #elif defined(__native_client_codegen__)
5292         /* native_code_alloc is not 32-byte aligned, native_code is. */
5293         cfg->code_size = NACL_BUNDLE_ALIGN_UP (cfg->code_size);
5294         cfg->native_code_alloc = g_malloc (cfg->code_size + kNaClAlignment);
5295
5296         /* Align native_code to next nearest kNaclAlignment byte. */
5297         cfg->native_code = (guint)cfg->native_code_alloc + kNaClAlignment; 
5298         cfg->native_code = (guint)cfg->native_code & ~kNaClAlignmentMask;
5299         
5300         code = cfg->native_code;
5301
5302         alignment_check = (guint)cfg->native_code & kNaClAlignmentMask;
5303         g_assert(alignment_check == 0);
5304 #endif
5305
5306 #if 0
5307         {
5308                 guint8 *br [16];
5309
5310         /* Check that the stack is aligned on osx */
5311         x86_mov_reg_reg (code, X86_EAX, X86_ESP, sizeof (mgreg_t));
5312         x86_alu_reg_imm (code, X86_AND, X86_EAX, 15);
5313         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0xc);
5314         br [0] = code;
5315         x86_branch_disp (code, X86_CC_Z, 0, FALSE);
5316         x86_push_membase (code, X86_ESP, 0);
5317         x86_push_imm (code, cfg->method);
5318         x86_mov_reg_imm (code, X86_EAX, stack_unaligned);
5319         x86_call_reg (code, X86_EAX);
5320         x86_patch (br [0], code);
5321         }
5322 #endif
5323
5324         /* Offset between RSP and the CFA */
5325         cfa_offset = 0;
5326
5327         // CFA = sp + 4
5328         cfa_offset = sizeof (gpointer);
5329         mono_emit_unwind_op_def_cfa (cfg, code, X86_ESP, sizeof (gpointer));
5330         // IP saved at CFA - 4
5331         /* There is no IP reg on x86 */
5332         mono_emit_unwind_op_offset (cfg, code, X86_NREG, -cfa_offset);
5333         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5334
5335         need_stack_frame = needs_stack_frame (cfg);
5336
5337         if (need_stack_frame) {
5338                 x86_push_reg (code, X86_EBP);
5339                 cfa_offset += sizeof (gpointer);
5340                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
5341                 mono_emit_unwind_op_offset (cfg, code, X86_EBP, - cfa_offset);
5342                 x86_mov_reg_reg (code, X86_EBP, X86_ESP, 4);
5343                 mono_emit_unwind_op_def_cfa_reg (cfg, code, X86_EBP);
5344                 /* These are handled automatically by the stack marking code */
5345                 mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5346         } else {
5347                 cfg->frame_reg = X86_ESP;
5348         }
5349
5350         if (cfg->arch.no_pushes) {
5351                 cfg->stack_offset += cfg->param_area;
5352                 cfg->stack_offset = ALIGN_TO (cfg->stack_offset, MONO_ARCH_FRAME_ALIGNMENT);
5353         }
5354
5355         alloc_size = cfg->stack_offset;
5356         pos = 0;
5357
5358         if (!method->save_lmf) {
5359                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5360                         x86_push_reg (code, X86_EBX);
5361                         pos += 4;
5362                         cfa_offset += sizeof (gpointer);
5363                         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset);
5364                         /* These are handled automatically by the stack marking code */
5365                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5366                 }
5367
5368                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5369                         x86_push_reg (code, X86_EDI);
5370                         pos += 4;
5371                         cfa_offset += sizeof (gpointer);
5372                         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset);
5373                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5374                 }
5375
5376                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5377                         x86_push_reg (code, X86_ESI);
5378                         pos += 4;
5379                         cfa_offset += sizeof (gpointer);
5380                         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset);
5381                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5382                 }
5383         }
5384
5385         alloc_size -= pos;
5386
5387         /* the original alloc_size is already aligned: there is %ebp and retip pushed, so realign */
5388         if (mono_do_x86_stack_align && need_stack_frame) {
5389                 int tot = alloc_size + pos + 4; /* ret ip */
5390                 if (need_stack_frame)
5391                         tot += 4; /* ebp */
5392                 tot &= MONO_ARCH_FRAME_ALIGNMENT - 1;
5393                 if (tot) {
5394                         alloc_size += MONO_ARCH_FRAME_ALIGNMENT - tot;
5395                         for (i = 0; i < MONO_ARCH_FRAME_ALIGNMENT - tot; i += sizeof (mgreg_t))
5396                                 mini_gc_set_slot_type_from_fp (cfg, - (alloc_size + pos - i), SLOT_NOREF);
5397                 }
5398         }
5399
5400         cfg->arch.sp_fp_offset = alloc_size + pos;
5401
5402         if (alloc_size) {
5403                 /* See mono_emit_stack_alloc */
5404 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
5405                 guint32 remaining_size = alloc_size;
5406                 /*FIXME handle unbounded code expansion, we should use a loop in case of more than X interactions*/
5407                 guint32 required_code_size = ((remaining_size / 0x1000) + 1) * 8; /*8 is the max size of x86_alu_reg_imm + x86_test_membase_reg*/
5408                 guint32 offset = code - cfg->native_code;
5409                 if (G_UNLIKELY (required_code_size >= (cfg->code_size - offset))) {
5410                         while (required_code_size >= (cfg->code_size - offset))
5411                                 cfg->code_size *= 2;
5412                         cfg->native_code = mono_realloc_native_code(cfg);
5413                         code = cfg->native_code + offset;
5414                         cfg->stat_code_reallocs++;
5415                 }
5416                 while (remaining_size >= 0x1000) {
5417                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
5418                         x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
5419                         remaining_size -= 0x1000;
5420                 }
5421                 if (remaining_size)
5422                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, remaining_size);
5423 #else
5424                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, alloc_size);
5425 #endif
5426
5427                 g_assert (need_stack_frame);
5428         }
5429
5430         if (cfg->method->wrapper_type == MONO_WRAPPER_NATIVE_TO_MANAGED ||
5431                         cfg->method->wrapper_type == MONO_WRAPPER_RUNTIME_INVOKE) {
5432                 x86_alu_reg_imm (code, X86_AND, X86_ESP, -MONO_ARCH_FRAME_ALIGNMENT);
5433         }
5434
5435 #if DEBUG_STACK_ALIGNMENT
5436         /* check the stack is aligned */
5437         if (need_stack_frame && method->wrapper_type == MONO_WRAPPER_NONE) {
5438                 x86_mov_reg_reg (code, X86_ECX, X86_ESP, 4);
5439                 x86_alu_reg_imm (code, X86_AND, X86_ECX, MONO_ARCH_FRAME_ALIGNMENT - 1);
5440                 x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5441                 x86_branch_disp (code, X86_CC_EQ, 3, FALSE);
5442                 x86_breakpoint (code);
5443         }
5444 #endif
5445
5446         /* compute max_offset in order to use short forward jumps */
5447         max_offset = 0;
5448         if (cfg->opt & MONO_OPT_BRANCH) {
5449                 for (bb = cfg->bb_entry; bb; bb = bb->next_bb) {
5450                         MonoInst *ins;
5451                         bb->max_offset = max_offset;
5452
5453                         if (cfg->prof_options & MONO_PROFILE_COVERAGE)
5454                                 max_offset += 6;
5455                         /* max alignment for loops */
5456                         if ((cfg->opt & MONO_OPT_LOOP) && bb_is_loop_start (bb))
5457                                 max_offset += LOOP_ALIGNMENT;
5458 #ifdef __native_client_codegen__
5459                         /* max alignment for native client */
5460                         if (bb->flags & BB_INDIRECT_JUMP_TARGET || bb->flags & BB_EXCEPTION_HANDLER)
5461                                 max_offset += kNaClAlignment;
5462 #endif
5463                         MONO_BB_FOR_EACH_INS (bb, ins) {
5464                                 if (ins->opcode == OP_LABEL)
5465                                         ins->inst_c1 = max_offset;
5466 #ifdef __native_client_codegen__
5467                                 switch (ins->opcode)
5468                                 {
5469                                         case OP_FCALL:
5470                                         case OP_LCALL:
5471                                         case OP_VCALL:
5472                                         case OP_VCALL2:
5473                                         case OP_VOIDCALL:
5474                                         case OP_CALL:
5475                                         case OP_FCALL_REG:
5476                                         case OP_LCALL_REG:
5477                                         case OP_VCALL_REG:
5478                                         case OP_VCALL2_REG:
5479                                         case OP_VOIDCALL_REG:
5480                                         case OP_CALL_REG:
5481                                         case OP_FCALL_MEMBASE:
5482                                         case OP_LCALL_MEMBASE:
5483                                         case OP_VCALL_MEMBASE:
5484                                         case OP_VCALL2_MEMBASE:
5485                                         case OP_VOIDCALL_MEMBASE:
5486                                         case OP_CALL_MEMBASE:
5487                                                 max_offset += kNaClAlignment;
5488                                                 break;
5489                                         default:
5490                                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN] - 1;
5491                                                 break;
5492                                 }
5493 #endif  /* __native_client_codegen__ */
5494                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
5495                         }
5496                 }
5497         }
5498
5499         /* store runtime generic context */
5500         if (cfg->rgctx_var) {
5501                 g_assert (cfg->rgctx_var->opcode == OP_REGOFFSET && cfg->rgctx_var->inst_basereg == X86_EBP);
5502
5503                 x86_mov_membase_reg (code, X86_EBP, cfg->rgctx_var->inst_offset, MONO_ARCH_RGCTX_REG, 4);
5504         }
5505
5506         if (method->save_lmf)
5507                 code = emit_setup_lmf (cfg, code, cfg->lmf_var->inst_offset, cfa_offset);
5508
5509         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5510                 code = mono_arch_instrument_prolog (cfg, mono_trace_enter_method, code, TRUE);
5511
5512         /* load arguments allocated to register from the stack */
5513         sig = mono_method_signature (method);
5514         pos = 0;
5515
5516         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
5517                 inst = cfg->args [pos];
5518                 if (inst->opcode == OP_REGVAR) {
5519                         g_assert (need_stack_frame);
5520                         x86_mov_reg_membase (code, inst->dreg, X86_EBP, inst->inst_offset, 4);
5521                         if (cfg->verbose_level > 2)
5522                                 g_print ("Argument %d assigned to register %s\n", pos, mono_arch_regname (inst->dreg));
5523                 }
5524                 pos++;
5525         }
5526
5527         cfg->code_len = code - cfg->native_code;
5528
5529         g_assert (cfg->code_len < cfg->code_size);
5530
5531         return code;
5532 }
5533
5534 void
5535 mono_arch_emit_epilog (MonoCompile *cfg)
5536 {
5537         MonoMethod *method = cfg->method;
5538         MonoMethodSignature *sig = mono_method_signature (method);
5539         int i, quad, pos;
5540         guint32 stack_to_pop;
5541         guint8 *code;
5542         int max_epilog_size = 16;
5543         CallInfo *cinfo;
5544         gboolean need_stack_frame = needs_stack_frame (cfg);
5545
5546         if (cfg->method->save_lmf)
5547                 max_epilog_size += 128;
5548
5549         while (cfg->code_len + max_epilog_size > (cfg->code_size - 16)) {
5550                 cfg->code_size *= 2;
5551                 cfg->native_code = mono_realloc_native_code(cfg);
5552                 cfg->stat_code_reallocs++;
5553         }
5554
5555         code = cfg->native_code + cfg->code_len;
5556
5557         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5558                 code = mono_arch_instrument_epilog (cfg, mono_trace_leave_method, code, TRUE);
5559
5560         /* the code restoring the registers must be kept in sync with OP_TAILCALL */
5561         pos = 0;
5562         
5563         if (method->save_lmf) {
5564                 gint32 lmf_offset = cfg->lmf_var->inst_offset;
5565                 guint8 *patch;
5566                 gboolean supported = FALSE;
5567
5568                 if (cfg->compile_aot) {
5569 #if defined(__APPLE__) || defined(__linux__)
5570                         supported = TRUE;
5571 #endif
5572                 } else if (mono_get_jit_tls_offset () != -1) {
5573                         supported = TRUE;
5574                 }
5575
5576                 /* check if we need to restore protection of the stack after a stack overflow */
5577                 if (supported) {
5578                         if (cfg->compile_aot) {
5579                                 code = emit_load_aotconst (NULL, code, cfg, NULL, X86_ECX, MONO_PATCH_INFO_TLS_OFFSET, GINT_TO_POINTER (TLS_KEY_JIT_TLS));
5580
5581                                 code = emit_tls_get_reg (code, X86_ECX, X86_ECX);
5582                         } else {
5583                                 code = mono_x86_emit_tls_get (code, X86_ECX, mono_get_jit_tls_offset ());
5584                         }
5585
5586                         /* we load the value in a separate instruction: this mechanism may be
5587                          * used later as a safer way to do thread interruption
5588                          */
5589                         x86_mov_reg_membase (code, X86_ECX, X86_ECX, MONO_STRUCT_OFFSET (MonoJitTlsData, restore_stack_prot), 4);
5590                         x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5591                         patch = code;
5592                         x86_branch8 (code, X86_CC_Z, 0, FALSE);
5593                         /* note that the call trampoline will preserve eax/edx */
5594                         x86_call_reg (code, X86_ECX);
5595                         x86_patch (patch, code);
5596                 } else {
5597                         /* FIXME: maybe save the jit tls in the prolog */
5598                 }
5599
5600                 /* restore caller saved regs */
5601                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5602                         x86_mov_reg_membase (code, X86_EBX, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), 4);
5603                 }
5604
5605                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5606                         x86_mov_reg_membase (code, X86_EDI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), 4);
5607                 }
5608                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5609                         x86_mov_reg_membase (code, X86_ESI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), 4);
5610                 }
5611
5612                 /* EBP is restored by LEAVE */
5613         } else {
5614                 for (i = 0; i < X86_NREG; ++i) {
5615                         if ((cfg->used_int_regs & X86_CALLER_REGS & (1 << i)) && (i != X86_EBP)) {
5616                                 pos -= 4;
5617                         }
5618                 }
5619
5620                 if (pos) {
5621                         g_assert (need_stack_frame);
5622                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5623                 }
5624
5625                 if (pos) {
5626                         g_assert (need_stack_frame);
5627                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5628                 }
5629
5630                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5631                         x86_pop_reg (code, X86_ESI);
5632                 }
5633                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5634                         x86_pop_reg (code, X86_EDI);
5635                 }
5636                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5637                         x86_pop_reg (code, X86_EBX);
5638                 }
5639         }
5640
5641         /* Load returned vtypes into registers if needed */
5642         cinfo = get_call_info (cfg->generic_sharing_context, cfg->mempool, sig);
5643         if (cinfo->ret.storage == ArgValuetypeInReg) {
5644                 for (quad = 0; quad < 2; quad ++) {
5645                         switch (cinfo->ret.pair_storage [quad]) {
5646                         case ArgInIReg:
5647                                 x86_mov_reg_membase (code, cinfo->ret.pair_regs [quad], cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), 4);
5648                                 break;
5649                         case ArgOnFloatFpStack:
5650                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), FALSE);
5651                                 break;
5652                         case ArgOnDoubleFpStack:
5653                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), TRUE);
5654                                 break;
5655                         case ArgNone:
5656                                 break;
5657                         default:
5658                                 g_assert_not_reached ();
5659                         }
5660                 }
5661         }
5662
5663         if (need_stack_frame)
5664                 x86_leave (code);
5665
5666         if (CALLCONV_IS_STDCALL (sig)) {
5667                 MonoJitArgumentInfo *arg_info = alloca (sizeof (MonoJitArgumentInfo) * (sig->param_count + 1));
5668
5669                 stack_to_pop = mono_arch_get_argument_info (NULL, sig, sig->param_count, arg_info);
5670         } else if (cinfo->callee_stack_pop)
5671                 stack_to_pop = cinfo->callee_stack_pop;
5672         else
5673                 stack_to_pop = 0;
5674
5675         if (stack_to_pop) {
5676                 g_assert (need_stack_frame);
5677                 x86_ret_imm (code, stack_to_pop);
5678         } else {
5679                 x86_ret (code);
5680         }
5681
5682         cfg->code_len = code - cfg->native_code;
5683
5684         g_assert (cfg->code_len < cfg->code_size);
5685 }
5686
5687 void
5688 mono_arch_emit_exceptions (MonoCompile *cfg)
5689 {
5690         MonoJumpInfo *patch_info;
5691         int nthrows, i;
5692         guint8 *code;
5693         MonoClass *exc_classes [16];
5694         guint8 *exc_throw_start [16], *exc_throw_end [16];
5695         guint32 code_size;
5696         int exc_count = 0;
5697
5698         /* Compute needed space */
5699         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5700                 if (patch_info->type == MONO_PATCH_INFO_EXC)
5701                         exc_count++;
5702         }
5703
5704         /* 
5705          * make sure we have enough space for exceptions
5706          * 16 is the size of two push_imm instructions and a call
5707          */
5708         if (cfg->compile_aot)
5709                 code_size = exc_count * 32;
5710         else
5711                 code_size = exc_count * 16;
5712
5713         while (cfg->code_len + code_size > (cfg->code_size - 16)) {
5714                 cfg->code_size *= 2;
5715                 cfg->native_code = mono_realloc_native_code(cfg);
5716                 cfg->stat_code_reallocs++;
5717         }
5718
5719         code = cfg->native_code + cfg->code_len;
5720
5721         nthrows = 0;
5722         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5723                 switch (patch_info->type) {
5724                 case MONO_PATCH_INFO_EXC: {
5725                         MonoClass *exc_class;
5726                         guint8 *buf, *buf2;
5727                         guint32 throw_ip;
5728
5729                         x86_patch (patch_info->ip.i + cfg->native_code, code);
5730
5731                         exc_class = mono_class_from_name (mono_defaults.corlib, "System", patch_info->data.name);
5732                         g_assert (exc_class);
5733                         throw_ip = patch_info->ip.i;
5734
5735                         /* Find a throw sequence for the same exception class */
5736                         for (i = 0; i < nthrows; ++i)
5737                                 if (exc_classes [i] == exc_class)
5738                                         break;
5739                         if (i < nthrows) {
5740                                 x86_push_imm (code, (exc_throw_end [i] - cfg->native_code) - throw_ip);
5741                                 x86_jump_code (code, exc_throw_start [i]);
5742                                 patch_info->type = MONO_PATCH_INFO_NONE;
5743                         }
5744                         else {
5745                                 guint32 size;
5746
5747                                 /* Compute size of code following the push <OFFSET> */
5748 #if defined(__default_codegen__)
5749                                 size = 5 + 5;
5750 #elif defined(__native_client_codegen__)
5751                                 code = mono_nacl_align (code);
5752                                 size = kNaClAlignment;
5753 #endif
5754                                 /*This is aligned to 16 bytes by the callee. This way we save a few bytes here.*/
5755
5756                                 if ((code - cfg->native_code) - throw_ip < 126 - size) {
5757                                         /* Use the shorter form */
5758                                         buf = buf2 = code;
5759                                         x86_push_imm (code, 0);
5760                                 }
5761                                 else {
5762                                         buf = code;
5763                                         x86_push_imm (code, 0xf0f0f0f0);
5764                                         buf2 = code;
5765                                 }
5766
5767                                 if (nthrows < 16) {
5768                                         exc_classes [nthrows] = exc_class;
5769                                         exc_throw_start [nthrows] = code;
5770                                 }
5771
5772                                 x86_push_imm (code, exc_class->type_token - MONO_TOKEN_TYPE_DEF);
5773                                 patch_info->data.name = "mono_arch_throw_corlib_exception";
5774                                 patch_info->type = MONO_PATCH_INFO_INTERNAL_METHOD;
5775                                 patch_info->ip.i = code - cfg->native_code;
5776                                 x86_call_code (code, 0);
5777                                 x86_push_imm (buf, (code - cfg->native_code) - throw_ip);
5778                                 while (buf < buf2)
5779                                         x86_nop (buf);
5780
5781                                 if (nthrows < 16) {
5782                                         exc_throw_end [nthrows] = code;
5783                                         nthrows ++;
5784                                 }
5785                         }
5786                         break;
5787                 }
5788                 default:
5789                         /* do nothing */
5790                         break;
5791                 }
5792         }
5793
5794         cfg->code_len = code - cfg->native_code;
5795
5796         g_assert (cfg->code_len < cfg->code_size);
5797 }
5798
5799 void
5800 mono_arch_flush_icache (guint8 *code, gint size)
5801 {
5802         /* not needed */
5803 }
5804
5805 void
5806 mono_arch_flush_register_windows (void)
5807 {
5808 }
5809
5810 gboolean 
5811 mono_arch_is_inst_imm (gint64 imm)
5812 {
5813         return TRUE;
5814 }
5815
5816 void
5817 mono_arch_finish_init (void)
5818 {
5819         if (!g_getenv ("MONO_NO_TLS")) {
5820 #ifndef TARGET_WIN32
5821 #if MONO_XEN_OPT
5822                 optimize_for_xen = access ("/proc/xen", F_OK) == 0;
5823 #endif
5824 #endif
5825         }               
5826 }
5827
5828 void
5829 mono_arch_free_jit_tls_data (MonoJitTlsData *tls)
5830 {
5831 }
5832
5833 // Linear handler, the bsearch head compare is shorter
5834 //[2 + 4] x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
5835 //[1 + 1] x86_branch8(inst,cond,imm,is_signed)
5836 //        x86_patch(ins,target)
5837 //[1 + 5] x86_jump_mem(inst,mem)
5838
5839 #define CMP_SIZE 6
5840 #if defined(__default_codegen__)
5841 #define BR_SMALL_SIZE 2
5842 #define BR_LARGE_SIZE 5
5843 #elif defined(__native_client_codegen__)
5844 /* I suspect the size calculation below is actually incorrect. */
5845 /* TODO: fix the calculation that uses these sizes.  */
5846 #define BR_SMALL_SIZE 16
5847 #define BR_LARGE_SIZE 12
5848 #endif  /*__native_client_codegen__*/
5849 #define JUMP_IMM_SIZE 6
5850 #define ENABLE_WRONG_METHOD_CHECK 0
5851 #define DEBUG_IMT 0
5852
5853 static int
5854 imt_branch_distance (MonoIMTCheckItem **imt_entries, int start, int target)
5855 {
5856         int i, distance = 0;
5857         for (i = start; i < target; ++i)
5858                 distance += imt_entries [i]->chunk_size;
5859         return distance;
5860 }
5861
5862 /*
5863  * LOCKING: called with the domain lock held
5864  */
5865 gpointer
5866 mono_arch_build_imt_thunk (MonoVTable *vtable, MonoDomain *domain, MonoIMTCheckItem **imt_entries, int count,
5867         gpointer fail_tramp)
5868 {
5869         int i;
5870         int size = 0;
5871         guint8 *code, *start;
5872
5873         for (i = 0; i < count; ++i) {
5874                 MonoIMTCheckItem *item = imt_entries [i];
5875                 if (item->is_equals) {
5876                         if (item->check_target_idx) {
5877                                 if (!item->compare_done)
5878                                         item->chunk_size += CMP_SIZE;
5879                                 item->chunk_size += BR_SMALL_SIZE + JUMP_IMM_SIZE;
5880                         } else {
5881                                 if (fail_tramp) {
5882                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + JUMP_IMM_SIZE * 2;
5883                                 } else {
5884                                         item->chunk_size += JUMP_IMM_SIZE;
5885 #if ENABLE_WRONG_METHOD_CHECK
5886                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + 1;
5887 #endif
5888                                 }
5889                         }
5890                 } else {
5891                         item->chunk_size += CMP_SIZE + BR_LARGE_SIZE;
5892                         imt_entries [item->check_target_idx]->compare_done = TRUE;
5893                 }
5894                 size += item->chunk_size;
5895         }
5896 #if defined(__native_client__) && defined(__native_client_codegen__)
5897         /* In Native Client, we don't re-use thunks, allocate from the */
5898         /* normal code manager paths. */
5899         size = NACL_BUNDLE_ALIGN_UP (size);
5900         code = mono_domain_code_reserve (domain, size);
5901 #else
5902         if (fail_tramp)
5903                 code = mono_method_alloc_generic_virtual_thunk (domain, size);
5904         else
5905                 code = mono_domain_code_reserve (domain, size);
5906 #endif
5907         start = code;
5908         for (i = 0; i < count; ++i) {
5909                 MonoIMTCheckItem *item = imt_entries [i];
5910                 item->code_target = code;
5911                 if (item->is_equals) {
5912                         if (item->check_target_idx) {
5913                                 if (!item->compare_done)
5914                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5915                                 item->jmp_code = code;
5916                                 x86_branch8 (code, X86_CC_NE, 0, FALSE);
5917                                 if (item->has_target_code)
5918                                         x86_jump_code (code, item->value.target_code);
5919                                 else
5920                                         x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5921                         } else {
5922                                 if (fail_tramp) {
5923                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5924                                         item->jmp_code = code;
5925                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5926                                         if (item->has_target_code)
5927                                                 x86_jump_code (code, item->value.target_code);
5928                                         else
5929                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5930                                         x86_patch (item->jmp_code, code);
5931                                         x86_jump_code (code, fail_tramp);
5932                                         item->jmp_code = NULL;
5933                                 } else {
5934                                         /* enable the commented code to assert on wrong method */
5935 #if ENABLE_WRONG_METHOD_CHECK
5936                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5937                                         item->jmp_code = code;
5938                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5939 #endif
5940                                         if (item->has_target_code)
5941                                                 x86_jump_code (code, item->value.target_code);
5942                                         else
5943                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5944 #if ENABLE_WRONG_METHOD_CHECK
5945                                         x86_patch (item->jmp_code, code);
5946                                         x86_breakpoint (code);
5947                                         item->jmp_code = NULL;
5948 #endif
5949                                 }
5950                         }
5951                 } else {
5952                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5953                         item->jmp_code = code;
5954                         if (x86_is_imm8 (imt_branch_distance (imt_entries, i, item->check_target_idx)))
5955                                 x86_branch8 (code, X86_CC_GE, 0, FALSE);
5956                         else
5957                                 x86_branch32 (code, X86_CC_GE, 0, FALSE);
5958                 }
5959         }
5960         /* patch the branches to get to the target items */
5961         for (i = 0; i < count; ++i) {
5962                 MonoIMTCheckItem *item = imt_entries [i];
5963                 if (item->jmp_code) {
5964                         if (item->check_target_idx) {
5965                                 x86_patch (item->jmp_code, imt_entries [item->check_target_idx]->code_target);
5966                         }
5967                 }
5968         }
5969
5970         if (!fail_tramp)
5971                 mono_stats.imt_thunks_size += code - start;
5972         g_assert (code - start <= size);
5973
5974 #if DEBUG_IMT
5975         {
5976                 char *buff = g_strdup_printf ("thunk_for_class_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5977                 mono_disassemble_code (NULL, (guint8*)start, code - start, buff);
5978                 g_free (buff);
5979         }
5980 #endif
5981         if (mono_jit_map_is_enabled ()) {
5982                 char *buff;
5983                 if (vtable)
5984                         buff = g_strdup_printf ("imt_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5985                 else
5986                         buff = g_strdup_printf ("imt_thunk_entries_%d", count);
5987                 mono_emit_jit_tramp (start, code - start, buff);
5988                 g_free (buff);
5989         }
5990
5991         nacl_domain_code_validate (domain, &start, size, &code);
5992
5993         return start;
5994 }
5995
5996 MonoMethod*
5997 mono_arch_find_imt_method (mgreg_t *regs, guint8 *code)
5998 {
5999         return (MonoMethod*) regs [MONO_ARCH_IMT_REG];
6000 }
6001
6002 MonoVTable*
6003 mono_arch_find_static_call_vtable (mgreg_t *regs, guint8 *code)
6004 {
6005         return (MonoVTable*) regs [MONO_ARCH_RGCTX_REG];
6006 }
6007
6008 GSList*
6009 mono_arch_get_cie_program (void)
6010 {
6011         GSList *l = NULL;
6012
6013         mono_add_unwind_op_def_cfa (l, (guint8*)NULL, (guint8*)NULL, X86_ESP, 4);
6014         mono_add_unwind_op_offset (l, (guint8*)NULL, (guint8*)NULL, X86_NREG, -4);
6015
6016         return l;
6017 }
6018
6019 MonoInst*
6020 mono_arch_emit_inst_for_method (MonoCompile *cfg, MonoMethod *cmethod, MonoMethodSignature *fsig, MonoInst **args)
6021 {
6022         MonoInst *ins = NULL;
6023         int opcode = 0;
6024
6025         if (cmethod->klass == mono_defaults.math_class) {
6026                 if (strcmp (cmethod->name, "Sin") == 0) {
6027                         opcode = OP_SIN;
6028                 } else if (strcmp (cmethod->name, "Cos") == 0) {
6029                         opcode = OP_COS;
6030                 } else if (strcmp (cmethod->name, "Tan") == 0) {
6031                         opcode = OP_TAN;
6032                 } else if (strcmp (cmethod->name, "Atan") == 0) {
6033                         opcode = OP_ATAN;
6034                 } else if (strcmp (cmethod->name, "Sqrt") == 0) {
6035                         opcode = OP_SQRT;
6036                 } else if (strcmp (cmethod->name, "Abs") == 0 && fsig->params [0]->type == MONO_TYPE_R8) {
6037                         opcode = OP_ABS;
6038                 } else if (strcmp (cmethod->name, "Round") == 0 && fsig->param_count == 1 && fsig->params [0]->type == MONO_TYPE_R8) {
6039                         opcode = OP_ROUND;
6040                 }
6041                 
6042                 if (opcode) {
6043                         MONO_INST_NEW (cfg, ins, opcode);
6044                         ins->type = STACK_R8;
6045                         ins->dreg = mono_alloc_freg (cfg);
6046                         ins->sreg1 = args [0]->dreg;
6047                         MONO_ADD_INS (cfg->cbb, ins);
6048                 }
6049
6050                 if (cfg->opt & MONO_OPT_CMOV) {
6051                         int opcode = 0;
6052
6053                         if (strcmp (cmethod->name, "Min") == 0) {
6054                                 if (fsig->params [0]->type == MONO_TYPE_I4)
6055                                         opcode = OP_IMIN;
6056                         } else if (strcmp (cmethod->name, "Max") == 0) {
6057                                 if (fsig->params [0]->type == MONO_TYPE_I4)
6058                                         opcode = OP_IMAX;
6059                         }               
6060
6061                         if (opcode) {
6062                                 MONO_INST_NEW (cfg, ins, opcode);
6063                                 ins->type = STACK_I4;
6064                                 ins->dreg = mono_alloc_ireg (cfg);
6065                                 ins->sreg1 = args [0]->dreg;
6066                                 ins->sreg2 = args [1]->dreg;
6067                                 MONO_ADD_INS (cfg->cbb, ins);
6068                         }
6069                 }
6070
6071 #if 0
6072                 /* OP_FREM is not IEEE compatible */
6073                 else if (strcmp (cmethod->name, "IEEERemainder") == 0) {
6074                         MONO_INST_NEW (cfg, ins, OP_FREM);
6075                         ins->inst_i0 = args [0];
6076                         ins->inst_i1 = args [1];
6077                 }
6078 #endif
6079         }
6080
6081         return ins;
6082 }
6083
6084 gboolean
6085 mono_arch_print_tree (MonoInst *tree, int arity)
6086 {
6087         return 0;
6088 }
6089
6090 guint32
6091 mono_arch_get_patch_offset (guint8 *code)
6092 {
6093         if ((code [0] == 0x8b) && (x86_modrm_mod (code [1]) == 0x2))
6094                 return 2;
6095         else if (code [0] == 0xba)
6096                 return 1;
6097         else if (code [0] == 0x68)
6098                 /* push IMM */
6099                 return 1;
6100         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x6))
6101                 /* push <OFFSET>(<REG>) */
6102                 return 2;
6103         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x2))
6104                 /* call *<OFFSET>(<REG>) */
6105                 return 2;
6106         else if ((code [0] == 0xdd) || (code [0] == 0xd9))
6107                 /* fldl <ADDR> */
6108                 return 2;
6109         else if ((code [0] == 0x58) && (code [1] == 0x05))
6110                 /* pop %eax; add <OFFSET>, %eax */
6111                 return 2;
6112         else if ((code [0] >= 0x58) && (code [0] <= 0x58 + X86_NREG) && (code [1] == 0x81))
6113                 /* pop <REG>; add <OFFSET>, <REG> */
6114                 return 3;
6115         else if ((code [0] >= 0xb8) && (code [0] < 0xb8 + 8))
6116                 /* mov <REG>, imm */
6117                 return 1;
6118         else {
6119                 g_assert_not_reached ();
6120                 return -1;
6121         }
6122 }
6123
6124 /**
6125  * mono_breakpoint_clean_code:
6126  *
6127  * Copy @size bytes from @code - @offset to the buffer @buf. If the debugger inserted software
6128  * breakpoints in the original code, they are removed in the copy.
6129  *
6130  * Returns TRUE if no sw breakpoint was present.
6131  */
6132 gboolean
6133 mono_breakpoint_clean_code (guint8 *method_start, guint8 *code, int offset, guint8 *buf, int size)
6134 {
6135         int i;
6136         gboolean can_write = TRUE;
6137         /*
6138          * If method_start is non-NULL we need to perform bound checks, since we access memory
6139          * at code - offset we could go before the start of the method and end up in a different
6140          * page of memory that is not mapped or read incorrect data anyway. We zero-fill the bytes
6141          * instead.
6142          */
6143         if (!method_start || code - offset >= method_start) {
6144                 memcpy (buf, code - offset, size);
6145         } else {
6146                 int diff = code - method_start;
6147                 memset (buf, 0, size);
6148                 memcpy (buf + offset - diff, method_start, diff + size - offset);
6149         }
6150         code -= offset;
6151         for (i = 0; i < MONO_BREAKPOINT_ARRAY_SIZE; ++i) {
6152                 int idx = mono_breakpoint_info_index [i];
6153                 guint8 *ptr;
6154                 if (idx < 1)
6155                         continue;
6156                 ptr = mono_breakpoint_info [idx].address;
6157                 if (ptr >= code && ptr < code + size) {
6158                         guint8 saved_byte = mono_breakpoint_info [idx].saved_byte;
6159                         can_write = FALSE;
6160                         /*g_print ("patching %p with 0x%02x (was: 0x%02x)\n", ptr, saved_byte, buf [ptr - code]);*/
6161                         buf [ptr - code] = saved_byte;
6162                 }
6163         }
6164         return can_write;
6165 }
6166
6167 /*
6168  * mono_x86_get_this_arg_offset:
6169  *
6170  *   Return the offset of the stack location where this is passed during a virtual
6171  * call.
6172  */
6173 guint32
6174 mono_x86_get_this_arg_offset (MonoGenericSharingContext *gsctx, MonoMethodSignature *sig)
6175 {
6176         return 0;
6177 }
6178
6179 gpointer
6180 mono_arch_get_this_arg_from_call (mgreg_t *regs, guint8 *code)
6181 {
6182         guint32 esp = regs [X86_ESP];
6183         CallInfo *cinfo = NULL;
6184         gpointer res;
6185         int offset;
6186
6187         offset = 0;
6188
6189         /*
6190          * The stack looks like:
6191          * <other args>
6192          * <this=delegate>
6193          */
6194         res = ((MonoObject**)esp) [0];
6195         if (cinfo)
6196                 g_free (cinfo);
6197         return res;
6198 }
6199
6200 #define MAX_ARCH_DELEGATE_PARAMS 10
6201
6202 static gpointer
6203 get_delegate_invoke_impl (gboolean has_target, guint32 param_count, guint32 *code_len)
6204 {
6205         guint8 *code, *start;
6206         int code_reserve = 64;
6207
6208         /*
6209          * The stack contains:
6210          * <delegate>
6211          * <return addr>
6212          */
6213
6214         if (has_target) {
6215                 start = code = mono_global_codeman_reserve (code_reserve);
6216
6217                 /* Replace the this argument with the target */
6218                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, 4, 4);
6219                 x86_mov_reg_membase (code, X86_ECX, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 4);
6220                 x86_mov_membase_reg (code, X86_ESP, 4, X86_ECX, 4);
6221                 x86_jump_membase (code, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6222
6223                 g_assert ((code - start) < code_reserve);
6224         } else {
6225                 int i = 0;
6226                 /* 8 for mov_reg and jump, plus 8 for each parameter */
6227 #ifdef __native_client_codegen__
6228                 /* TODO: calculate this size correctly */
6229                 code_reserve = 13 + (param_count * 8) + 2 * kNaClAlignment;
6230 #else
6231                 code_reserve = 8 + (param_count * 8);
6232 #endif  /* __native_client_codegen__ */
6233                 /*
6234                  * The stack contains:
6235                  * <args in reverse order>
6236                  * <delegate>
6237                  * <return addr>
6238                  *
6239                  * and we need:
6240                  * <args in reverse order>
6241                  * <return addr>
6242                  * 
6243                  * without unbalancing the stack.
6244                  * So move each arg up a spot in the stack (overwriting un-needed 'this' arg)
6245                  * and leaving original spot of first arg as placeholder in stack so
6246                  * when callee pops stack everything works.
6247                  */
6248
6249                 start = code = mono_global_codeman_reserve (code_reserve);
6250
6251                 /* store delegate for access to method_ptr */
6252                 x86_mov_reg_membase (code, X86_ECX, X86_ESP, 4, 4);
6253
6254                 /* move args up */
6255                 for (i = 0; i < param_count; ++i) {
6256                         x86_mov_reg_membase (code, X86_EAX, X86_ESP, (i+2)*4, 4);
6257                         x86_mov_membase_reg (code, X86_ESP, (i+1)*4, X86_EAX, 4);
6258                 }
6259
6260                 x86_jump_membase (code, X86_ECX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6261
6262                 g_assert ((code - start) < code_reserve);
6263         }
6264
6265         nacl_global_codeman_validate(&start, code_reserve, &code);
6266         mono_debug_add_delegate_trampoline (start, code - start);
6267
6268         if (code_len)
6269                 *code_len = code - start;
6270
6271         if (mono_jit_map_is_enabled ()) {
6272                 char *buff;
6273                 if (has_target)
6274                         buff = (char*)"delegate_invoke_has_target";
6275                 else
6276                         buff = g_strdup_printf ("delegate_invoke_no_target_%d", param_count);
6277                 mono_emit_jit_tramp (start, code - start, buff);
6278                 if (!has_target)
6279                         g_free (buff);
6280         }
6281
6282         return start;
6283 }
6284
6285 GSList*
6286 mono_arch_get_delegate_invoke_impls (void)
6287 {
6288         GSList *res = NULL;
6289         guint8 *code;
6290         guint32 code_len;
6291         int i;
6292         char *tramp_name;
6293
6294         code = get_delegate_invoke_impl (TRUE, 0, &code_len);
6295         res = g_slist_prepend (res, mono_tramp_info_create ("delegate_invoke_impl_has_target", code, code_len, NULL, NULL));
6296
6297         for (i = 0; i < MAX_ARCH_DELEGATE_PARAMS; ++i) {
6298                 code = get_delegate_invoke_impl (FALSE, i, &code_len);
6299                 tramp_name = g_strdup_printf ("delegate_invoke_impl_target_%d", i);
6300                 res = g_slist_prepend (res, mono_tramp_info_create (tramp_name, code, code_len, NULL, NULL));
6301                 g_free (tramp_name);
6302         }
6303
6304         return res;
6305 }
6306
6307 gpointer
6308 mono_arch_get_delegate_invoke_impl (MonoMethodSignature *sig, gboolean has_target)
6309 {
6310         guint8 *code, *start;
6311
6312         if (sig->param_count > MAX_ARCH_DELEGATE_PARAMS)
6313                 return NULL;
6314
6315         /* FIXME: Support more cases */
6316         if (MONO_TYPE_ISSTRUCT (sig->ret))
6317                 return NULL;
6318
6319         /*
6320          * The stack contains:
6321          * <delegate>
6322          * <return addr>
6323          */
6324
6325         if (has_target) {
6326                 static guint8* cached = NULL;
6327                 if (cached)
6328                         return cached;
6329
6330                 if (mono_aot_only)
6331                         start = mono_aot_get_trampoline ("delegate_invoke_impl_has_target");
6332                 else
6333                         start = get_delegate_invoke_impl (TRUE, 0, NULL);
6334
6335                 mono_memory_barrier ();
6336
6337                 cached = start;
6338         } else {
6339                 static guint8* cache [MAX_ARCH_DELEGATE_PARAMS + 1] = {NULL};
6340                 int i = 0;
6341
6342                 for (i = 0; i < sig->param_count; ++i)
6343                         if (!mono_is_regsize_var (sig->params [i]))
6344                                 return NULL;
6345
6346                 code = cache [sig->param_count];
6347                 if (code)
6348                         return code;
6349
6350                 if (mono_aot_only) {
6351                         char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", sig->param_count);
6352                         start = mono_aot_get_trampoline (name);
6353                         g_free (name);
6354                 } else {
6355                         start = get_delegate_invoke_impl (FALSE, sig->param_count, NULL);
6356                 }
6357
6358                 mono_memory_barrier ();
6359
6360                 cache [sig->param_count] = start;
6361         }
6362
6363         return start;
6364 }
6365
6366 mgreg_t
6367 mono_arch_context_get_int_reg (MonoContext *ctx, int reg)
6368 {
6369         switch (reg) {
6370         case X86_EAX: return ctx->eax;
6371         case X86_EBX: return ctx->ebx;
6372         case X86_ECX: return ctx->ecx;
6373         case X86_EDX: return ctx->edx;
6374         case X86_ESP: return ctx->esp;
6375         case X86_EBP: return ctx->ebp;
6376         case X86_ESI: return ctx->esi;
6377         case X86_EDI: return ctx->edi;
6378         default:
6379                 g_assert_not_reached ();
6380                 return 0;
6381         }
6382 }
6383
6384 void
6385 mono_arch_context_set_int_reg (MonoContext *ctx, int reg, mgreg_t val)
6386 {
6387         switch (reg) {
6388         case X86_EAX:
6389                 ctx->eax = val;
6390                 break;
6391         case X86_EBX:
6392                 ctx->ebx = val;
6393                 break;
6394         case X86_ECX:
6395                 ctx->ecx = val;
6396                 break;
6397         case X86_EDX:
6398                 ctx->edx = val;
6399                 break;
6400         case X86_ESP:
6401                 ctx->esp = val;
6402                 break;
6403         case X86_EBP:
6404                 ctx->ebp = val;
6405                 break;
6406         case X86_ESI:
6407                 ctx->esi = val;
6408                 break;
6409         case X86_EDI:
6410                 ctx->edi = val;
6411                 break;
6412         default:
6413                 g_assert_not_reached ();
6414         }
6415 }
6416
6417 #ifdef MONO_ARCH_SIMD_INTRINSICS
6418
6419 static MonoInst*
6420 get_float_to_x_spill_area (MonoCompile *cfg)
6421 {
6422         if (!cfg->fconv_to_r8_x_var) {
6423                 cfg->fconv_to_r8_x_var = mono_compile_create_var (cfg, &mono_defaults.double_class->byval_arg, OP_LOCAL);
6424                 cfg->fconv_to_r8_x_var->flags |= MONO_INST_VOLATILE; /*FIXME, use the don't regalloc flag*/
6425         }       
6426         return cfg->fconv_to_r8_x_var;
6427 }
6428
6429 /*
6430  * Convert all fconv opts that MONO_OPT_SSE2 would get wrong. 
6431  */
6432 void
6433 mono_arch_decompose_opts (MonoCompile *cfg, MonoInst *ins)
6434 {
6435         MonoInst *fconv;
6436         int dreg, src_opcode;
6437
6438         if (!(cfg->opt & MONO_OPT_SSE2) || !(cfg->opt & MONO_OPT_SIMD) || COMPILE_LLVM (cfg))
6439                 return;
6440
6441         switch (src_opcode = ins->opcode) {
6442         case OP_FCONV_TO_I1:
6443         case OP_FCONV_TO_U1:
6444         case OP_FCONV_TO_I2:
6445         case OP_FCONV_TO_U2:
6446         case OP_FCONV_TO_I4:
6447         case OP_FCONV_TO_I:
6448                 break;
6449         default:
6450                 return;
6451         }
6452
6453         /* dreg is the IREG and sreg1 is the FREG */
6454         MONO_INST_NEW (cfg, fconv, OP_FCONV_TO_R8_X);
6455         fconv->klass = NULL; /*FIXME, what can I use here as the Mono.Simd lib might not be loaded yet*/
6456         fconv->sreg1 = ins->sreg1;
6457         fconv->dreg = mono_alloc_ireg (cfg);
6458         fconv->type = STACK_VTYPE;
6459         fconv->backend.spill_var = get_float_to_x_spill_area (cfg);
6460
6461         mono_bblock_insert_before_ins (cfg->cbb, ins, fconv);
6462
6463         dreg = ins->dreg;
6464         NULLIFY_INS (ins);
6465         ins->opcode = OP_XCONV_R8_TO_I4;
6466
6467         ins->klass = mono_defaults.int32_class;
6468         ins->sreg1 = fconv->dreg;
6469         ins->dreg = dreg;
6470         ins->type = STACK_I4;
6471         ins->backend.source_opcode = src_opcode;
6472 }
6473
6474 #endif /* #ifdef MONO_ARCH_SIMD_INTRINSICS */
6475
6476 void
6477 mono_arch_decompose_long_opts (MonoCompile *cfg, MonoInst *long_ins)
6478 {
6479         MonoInst *ins;
6480         int vreg;
6481
6482         if (long_ins->opcode == OP_LNEG) {
6483                 ins = long_ins;
6484                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 1, ins->sreg1 + 1);
6485                 MONO_EMIT_NEW_BIALU_IMM (cfg, OP_ADC_IMM, ins->dreg + 2, ins->sreg1 + 2, 0);
6486                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 2, ins->dreg + 2);
6487                 NULLIFY_INS (ins);
6488                 return;
6489         }
6490
6491 #ifdef MONO_ARCH_SIMD_INTRINSICS
6492
6493         if (!(cfg->opt & MONO_OPT_SIMD))
6494                 return;
6495         
6496         /*TODO move this to simd-intrinsic.c once we support sse 4.1 dword extractors since we need the runtime caps info */ 
6497         switch (long_ins->opcode) {
6498         case OP_EXTRACT_I8:
6499                 vreg = long_ins->sreg1;
6500         
6501                 if (long_ins->inst_c0) {
6502                         MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6503                         ins->klass = long_ins->klass;
6504                         ins->sreg1 = long_ins->sreg1;
6505                         ins->inst_c0 = 2;
6506                         ins->type = STACK_VTYPE;
6507                         ins->dreg = vreg = alloc_ireg (cfg);
6508                         MONO_ADD_INS (cfg->cbb, ins);
6509                 }
6510         
6511                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6512                 ins->klass = mono_defaults.int32_class;
6513                 ins->sreg1 = vreg;
6514                 ins->type = STACK_I4;
6515                 ins->dreg = long_ins->dreg + 1;
6516                 MONO_ADD_INS (cfg->cbb, ins);
6517         
6518                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6519                 ins->klass = long_ins->klass;
6520                 ins->sreg1 = long_ins->sreg1;
6521                 ins->inst_c0 = long_ins->inst_c0 ? 3 : 1;
6522                 ins->type = STACK_VTYPE;
6523                 ins->dreg = vreg = alloc_ireg (cfg);
6524                 MONO_ADD_INS (cfg->cbb, ins);
6525         
6526                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6527                 ins->klass = mono_defaults.int32_class;
6528                 ins->sreg1 = vreg;
6529                 ins->type = STACK_I4;
6530                 ins->dreg = long_ins->dreg + 2;
6531                 MONO_ADD_INS (cfg->cbb, ins);
6532         
6533                 long_ins->opcode = OP_NOP;
6534                 break;
6535         case OP_INSERTX_I8_SLOW:
6536                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6537                 ins->dreg = long_ins->dreg;
6538                 ins->sreg1 = long_ins->dreg;
6539                 ins->sreg2 = long_ins->sreg2 + 1;
6540                 ins->inst_c0 = long_ins->inst_c0 * 2;
6541                 MONO_ADD_INS (cfg->cbb, ins);
6542
6543                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6544                 ins->dreg = long_ins->dreg;
6545                 ins->sreg1 = long_ins->dreg;
6546                 ins->sreg2 = long_ins->sreg2 + 2;
6547                 ins->inst_c0 = long_ins->inst_c0 * 2 + 1;
6548                 MONO_ADD_INS (cfg->cbb, ins);
6549
6550                 long_ins->opcode = OP_NOP;
6551                 break;
6552         case OP_EXPAND_I8:
6553                 MONO_INST_NEW (cfg, ins, OP_ICONV_TO_X);
6554                 ins->dreg = long_ins->dreg;
6555                 ins->sreg1 = long_ins->sreg1 + 1;
6556                 ins->klass = long_ins->klass;
6557                 ins->type = STACK_VTYPE;
6558                 MONO_ADD_INS (cfg->cbb, ins);
6559
6560                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6561                 ins->dreg = long_ins->dreg;
6562                 ins->sreg1 = long_ins->dreg;
6563                 ins->sreg2 = long_ins->sreg1 + 2;
6564                 ins->inst_c0 = 1;
6565                 ins->klass = long_ins->klass;
6566                 ins->type = STACK_VTYPE;
6567                 MONO_ADD_INS (cfg->cbb, ins);
6568
6569                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6570                 ins->dreg = long_ins->dreg;
6571                 ins->sreg1 = long_ins->dreg;;
6572                 ins->inst_c0 = 0x44; /*Magic number for swizzling (X,Y,X,Y)*/
6573                 ins->klass = long_ins->klass;
6574                 ins->type = STACK_VTYPE;
6575                 MONO_ADD_INS (cfg->cbb, ins);
6576
6577                 long_ins->opcode = OP_NOP;
6578                 break;
6579         }
6580 #endif /* MONO_ARCH_SIMD_INTRINSICS */
6581 }
6582
6583 /*MONO_ARCH_HAVE_HANDLER_BLOCK_GUARD*/
6584 gpointer
6585 mono_arch_install_handler_block_guard (MonoJitInfo *ji, MonoJitExceptionInfo *clause, MonoContext *ctx, gpointer new_value)
6586 {
6587         int offset;
6588         gpointer *sp, old_value;
6589         char *bp;
6590
6591         offset = clause->exvar_offset;
6592
6593         /*Load the spvar*/
6594         bp = MONO_CONTEXT_GET_BP (ctx);
6595         sp = *(gpointer*)(bp + offset);
6596
6597         old_value = *sp;
6598         if (old_value < ji->code_start || (char*)old_value > ((char*)ji->code_start + ji->code_size))
6599                 return old_value;
6600
6601         *sp = new_value;
6602
6603         return old_value;
6604 }
6605
6606 /*
6607  * mono_aot_emit_load_got_addr:
6608  *
6609  *   Emit code to load the got address.
6610  * On x86, the result is placed into EBX.
6611  */
6612 guint8*
6613 mono_arch_emit_load_got_addr (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji)
6614 {
6615         x86_call_imm (code, 0);
6616         /* 
6617          * The patch needs to point to the pop, since the GOT offset needs 
6618          * to be added to that address.
6619          */
6620         if (cfg)
6621                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6622         else
6623                 *ji = mono_patch_info_list_prepend (*ji, code - start, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6624         x86_pop_reg (code, MONO_ARCH_GOT_REG);
6625         x86_alu_reg_imm (code, X86_ADD, MONO_ARCH_GOT_REG, 0xf0f0f0f0);
6626
6627         return code;
6628 }
6629
6630 static guint8*
6631 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target)
6632 {
6633         if (cfg)
6634                 mono_add_patch_info (cfg, code - cfg->native_code, tramp_type, target);
6635         else
6636                 g_assert_not_reached ();
6637         x86_mov_reg_membase (code, dreg, MONO_ARCH_GOT_REG, 0xf0f0f0f0, 4);
6638         return code;
6639 }
6640
6641 /*
6642  * mono_arch_emit_load_aotconst:
6643  *
6644  *   Emit code to load the contents of the GOT slot identified by TRAMP_TYPE and
6645  * TARGET from the mscorlib GOT in full-aot code.
6646  * On x86, the GOT address is assumed to be in EBX, and the result is placed into 
6647  * EAX.
6648  */
6649 guint8*
6650 mono_arch_emit_load_aotconst (guint8 *start, guint8 *code, MonoJumpInfo **ji, int tramp_type, gconstpointer target)
6651 {
6652         /* Load the mscorlib got address */
6653         x86_mov_reg_membase (code, X86_EAX, MONO_ARCH_GOT_REG, sizeof (gpointer), 4);
6654         *ji = mono_patch_info_list_prepend (*ji, code - start, tramp_type, target);
6655         /* arch_emit_got_access () patches this */
6656         x86_mov_reg_membase (code, X86_EAX, X86_EAX, 0xf0f0f0f0, 4);
6657
6658         return code;
6659 }
6660
6661 /* Can't put this into mini-x86.h */
6662 gpointer
6663 mono_x86_get_signal_exception_trampoline (MonoTrampInfo **info, gboolean aot);
6664
6665 GSList *
6666 mono_arch_get_trampolines (gboolean aot)
6667 {
6668         MonoTrampInfo *info;
6669         GSList *tramps = NULL;
6670
6671         mono_x86_get_signal_exception_trampoline (&info, aot);
6672
6673         tramps = g_slist_append (tramps, info);
6674
6675         return tramps;
6676 }
6677
6678
6679 #if __APPLE__
6680 #define DBG_SIGNAL SIGBUS
6681 #else
6682 #define DBG_SIGNAL SIGSEGV
6683 #endif
6684
6685 /* Soft Debug support */
6686 #ifdef MONO_ARCH_SOFT_DEBUG_SUPPORTED
6687
6688 /*
6689  * mono_arch_set_breakpoint:
6690  *
6691  *   Set a breakpoint at the native code corresponding to JI at NATIVE_OFFSET.
6692  * The location should contain code emitted by OP_SEQ_POINT.
6693  */
6694 void
6695 mono_arch_set_breakpoint (MonoJitInfo *ji, guint8 *ip)
6696 {
6697         guint8 *code = ip;
6698
6699         /* 
6700          * In production, we will use int3 (has to fix the size in the md 
6701          * file). But that could confuse gdb, so during development, we emit a SIGSEGV
6702          * instead.
6703          */
6704         g_assert (code [0] == 0x90);
6705         x86_alu_reg_mem (code, X86_CMP, X86_EAX, (guint32)bp_trigger_page);
6706 }
6707
6708 /*
6709  * mono_arch_clear_breakpoint:
6710  *
6711  *   Clear the breakpoint at IP.
6712  */
6713 void
6714 mono_arch_clear_breakpoint (MonoJitInfo *ji, guint8 *ip)
6715 {
6716         guint8 *code = ip;
6717         int i;
6718
6719         for (i = 0; i < 6; ++i)
6720                 x86_nop (code);
6721 }
6722         
6723 /*
6724  * mono_arch_start_single_stepping:
6725  *
6726  *   Start single stepping.
6727  */
6728 void
6729 mono_arch_start_single_stepping (void)
6730 {
6731         mono_mprotect (ss_trigger_page, mono_pagesize (), 0);
6732 }
6733         
6734 /*
6735  * mono_arch_stop_single_stepping:
6736  *
6737  *   Stop single stepping.
6738  */
6739 void
6740 mono_arch_stop_single_stepping (void)
6741 {
6742         mono_mprotect (ss_trigger_page, mono_pagesize (), MONO_MMAP_READ);
6743 }
6744
6745 /*
6746  * mono_arch_is_single_step_event:
6747  *
6748  *   Return whenever the machine state in SIGCTX corresponds to a single
6749  * step event.
6750  */
6751 gboolean
6752 mono_arch_is_single_step_event (void *info, void *sigctx)
6753 {
6754 #ifdef TARGET_WIN32
6755         EXCEPTION_RECORD* einfo = ((EXCEPTION_POINTERS*)info)->ExceptionRecord; /* Sometimes the address is off by 4 */
6756
6757         if (((gpointer)einfo->ExceptionInformation[1] >= ss_trigger_page && (guint8*)einfo->ExceptionInformation[1] <= (guint8*)ss_trigger_page + 128))
6758                 return TRUE;
6759         else
6760                 return FALSE;
6761 #else
6762         siginfo_t* sinfo = (siginfo_t*) info;
6763         /* Sometimes the address is off by 4 */
6764         if (sinfo->si_signo == DBG_SIGNAL && (sinfo->si_addr >= ss_trigger_page && (guint8*)sinfo->si_addr <= (guint8*)ss_trigger_page + 128))
6765                 return TRUE;
6766         else
6767                 return FALSE;
6768 #endif
6769 }
6770
6771 gboolean
6772 mono_arch_is_breakpoint_event (void *info, void *sigctx)
6773 {
6774 #ifdef TARGET_WIN32
6775         EXCEPTION_RECORD* einfo = ((EXCEPTION_POINTERS*)info)->ExceptionRecord; /* Sometimes the address is off by 4 */
6776         if (((gpointer)einfo->ExceptionInformation[1] >= bp_trigger_page && (guint8*)einfo->ExceptionInformation[1] <= (guint8*)bp_trigger_page + 128))
6777                 return TRUE;
6778         else
6779                 return FALSE;
6780 #else
6781         siginfo_t* sinfo = (siginfo_t*)info;
6782         /* Sometimes the address is off by 4 */
6783         if (sinfo->si_signo == DBG_SIGNAL && (sinfo->si_addr >= bp_trigger_page && (guint8*)sinfo->si_addr <= (guint8*)bp_trigger_page + 128))
6784                 return TRUE;
6785         else
6786                 return FALSE;
6787 #endif
6788 }
6789
6790 #define BREAKPOINT_SIZE 6
6791
6792 /*
6793  * mono_arch_skip_breakpoint:
6794  *
6795  *   See mini-amd64.c for docs.
6796  */
6797 void
6798 mono_arch_skip_breakpoint (MonoContext *ctx, MonoJitInfo *ji)
6799 {
6800         MONO_CONTEXT_SET_IP (ctx, (guint8*)MONO_CONTEXT_GET_IP (ctx) + BREAKPOINT_SIZE);
6801 }
6802
6803 /*
6804  * mono_arch_skip_single_step:
6805  *
6806  *   See mini-amd64.c for docs.
6807  */
6808 void
6809 mono_arch_skip_single_step (MonoContext *ctx)
6810 {
6811         MONO_CONTEXT_SET_IP (ctx, (guint8*)MONO_CONTEXT_GET_IP (ctx) + 6);
6812 }
6813
6814 /*
6815  * mono_arch_get_seq_point_info:
6816  *
6817  *   See mini-amd64.c for docs.
6818  */
6819 gpointer
6820 mono_arch_get_seq_point_info (MonoDomain *domain, guint8 *code)
6821 {
6822         NOT_IMPLEMENTED;
6823         return NULL;
6824 }
6825
6826 void
6827 mono_arch_init_lmf_ext (MonoLMFExt *ext, gpointer prev_lmf)
6828 {
6829         ext->lmf.previous_lmf = (gsize)prev_lmf;
6830         /* Mark that this is a MonoLMFExt */
6831         ext->lmf.previous_lmf = (gsize)(gpointer)(((gssize)ext->lmf.previous_lmf) | 2);
6832         ext->lmf.ebp = (gssize)ext;
6833 }
6834
6835 #endif
6836
6837 gboolean
6838 mono_arch_opcode_supported (int opcode)
6839 {
6840         switch (opcode) {
6841         case OP_ATOMIC_ADD_I4:
6842         case OP_ATOMIC_EXCHANGE_I4:
6843         case OP_ATOMIC_CAS_I4:
6844                 return TRUE;
6845         default:
6846                 return FALSE;
6847         }
6848 }
6849
6850 #if defined(ENABLE_GSHAREDVT)
6851
6852 #include "../../../mono-extensions/mono/mini/mini-x86-gsharedvt.c"
6853
6854 #endif /* !MONOTOUCH */