Changed link from GUID to URL
[mono.git] / mono / mini / mini-x86.c
1 /*
2  * mini-x86.c: x86 backend for the Mono code generator
3  *
4  * Authors:
5  *   Paolo Molaro (lupus@ximian.com)
6  *   Dietmar Maurer (dietmar@ximian.com)
7  *   Patrik Torstensson
8  *
9  * Copyright 2003 Ximian, Inc.
10  * Copyright 2003-2011 Novell Inc.
11  * Copyright 2011 Xamarin Inc.
12  */
13 #include "mini.h"
14 #include <string.h>
15 #include <math.h>
16 #ifdef HAVE_UNISTD_H
17 #include <unistd.h>
18 #endif
19
20 #include <mono/metadata/abi-details.h>
21 #include <mono/metadata/appdomain.h>
22 #include <mono/metadata/debug-helpers.h>
23 #include <mono/metadata/threads.h>
24 #include <mono/metadata/profiler-private.h>
25 #include <mono/metadata/mono-debug.h>
26 #include <mono/metadata/gc-internal.h>
27 #include <mono/utils/mono-math.h>
28 #include <mono/utils/mono-counters.h>
29 #include <mono/utils/mono-mmap.h>
30 #include <mono/utils/mono-memory-model.h>
31 #include <mono/utils/mono-hwcap-x86.h>
32 #include <mono/utils/mono-threads.h>
33
34 #include "trace.h"
35 #include "mini-x86.h"
36 #include "cpu-x86.h"
37 #include "ir-emit.h"
38 #include "mini-gc.h"
39
40 #ifndef TARGET_WIN32
41 #ifdef MONO_XEN_OPT
42 static gboolean optimize_for_xen = TRUE;
43 #else
44 #define optimize_for_xen 0
45 #endif
46 #endif
47
48 /* The single step trampoline */
49 static gpointer ss_trampoline;
50
51 /* The breakpoint trampoline */
52 static gpointer bp_trampoline;
53
54 /* This mutex protects architecture specific caches */
55 #define mono_mini_arch_lock() mono_mutex_lock (&mini_arch_mutex)
56 #define mono_mini_arch_unlock() mono_mutex_unlock (&mini_arch_mutex)
57 static mono_mutex_t mini_arch_mutex;
58
59 #define ALIGN_TO(val,align) ((((guint64)val) + ((align) - 1)) & ~((align) - 1))
60
61 #define ARGS_OFFSET 8
62
63 #ifdef TARGET_WIN32
64 /* Under windows, the default pinvoke calling convention is stdcall */
65 #define CALLCONV_IS_STDCALL(sig) ((((sig)->call_convention) == MONO_CALL_STDCALL) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_DEFAULT) || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
66 #else
67 #define CALLCONV_IS_STDCALL(sig) (((sig)->call_convention) == MONO_CALL_STDCALL || ((sig)->pinvoke && ((sig)->call_convention) == MONO_CALL_THISCALL))
68 #endif
69
70 #define X86_IS_CALLEE_SAVED_REG(reg) (((reg) == X86_EBX) || ((reg) == X86_EDI) || ((reg) == X86_ESI))
71
72 #define OP_SEQ_POINT_BP_OFFSET 7
73
74 static guint8*
75 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target);
76
77 #ifdef __native_client_codegen__
78
79 /* Default alignment for Native Client is 32-byte. */
80 gint8 nacl_align_byte = -32; /* signed version of 0xe0 */
81
82 /* mono_arch_nacl_pad: Add pad bytes of alignment instructions at code,       */
83 /* Check that alignment doesn't cross an alignment boundary.        */
84 guint8 *
85 mono_arch_nacl_pad (guint8 *code, int pad)
86 {
87         const int kMaxPadding = 7;    /* see x86-codegen.h: x86_padding() */
88
89         if (pad == 0) return code;
90         /* assertion: alignment cannot cross a block boundary */
91         g_assert(((uintptr_t)code & (~kNaClAlignmentMask)) ==
92                          (((uintptr_t)code + pad - 1) & (~kNaClAlignmentMask)));
93         while (pad >= kMaxPadding) {
94                 x86_padding (code, kMaxPadding);
95                 pad -= kMaxPadding;
96         }
97         if (pad != 0) x86_padding (code, pad);
98         return code;
99 }
100
101 guint8 *
102 mono_arch_nacl_skip_nops (guint8 *code)
103 {
104         x86_skip_nops (code);
105         return code;
106 }
107
108 #endif /* __native_client_codegen__ */
109
110 const char*
111 mono_arch_regname (int reg)
112 {
113         switch (reg) {
114         case X86_EAX: return "%eax";
115         case X86_EBX: return "%ebx";
116         case X86_ECX: return "%ecx";
117         case X86_EDX: return "%edx";
118         case X86_ESP: return "%esp";    
119         case X86_EBP: return "%ebp";
120         case X86_EDI: return "%edi";
121         case X86_ESI: return "%esi";
122         }
123         return "unknown";
124 }
125
126 const char*
127 mono_arch_fregname (int reg)
128 {
129         switch (reg) {
130         case 0:
131                 return "%fr0";
132         case 1:
133                 return "%fr1";
134         case 2:
135                 return "%fr2";
136         case 3:
137                 return "%fr3";
138         case 4:
139                 return "%fr4";
140         case 5:
141                 return "%fr5";
142         case 6:
143                 return "%fr6";
144         case 7:
145                 return "%fr7";
146         default:
147                 return "unknown";
148         }
149 }
150
151 const char *
152 mono_arch_xregname (int reg)
153 {
154         switch (reg) {
155         case 0:
156                 return "%xmm0";
157         case 1:
158                 return "%xmm1";
159         case 2:
160                 return "%xmm2";
161         case 3:
162                 return "%xmm3";
163         case 4:
164                 return "%xmm4";
165         case 5:
166                 return "%xmm5";
167         case 6:
168                 return "%xmm6";
169         case 7:
170                 return "%xmm7";
171         default:
172                 return "unknown";
173         }
174 }
175
176 void 
177 mono_x86_patch (unsigned char* code, gpointer target)
178 {
179         x86_patch (code, (unsigned char*)target);
180 }
181
182 typedef enum {
183         ArgInIReg,
184         ArgInFloatSSEReg,
185         ArgInDoubleSSEReg,
186         ArgOnStack,
187         ArgValuetypeInReg,
188         ArgOnFloatFpStack,
189         ArgOnDoubleFpStack,
190         /* gsharedvt argument passed by addr */
191         ArgGSharedVt,
192         ArgNone
193 } ArgStorage;
194
195 typedef struct {
196         gint16 offset;
197         gint8  reg;
198         ArgStorage storage;
199         int nslots;
200         gboolean is_pair;
201
202         /* Only if storage == ArgValuetypeInReg */
203         ArgStorage pair_storage [2];
204         gint8 pair_regs [2];
205 } ArgInfo;
206
207 typedef struct {
208         int nargs;
209         guint32 stack_usage;
210         guint32 reg_usage;
211         guint32 freg_usage;
212         gboolean need_stack_align;
213         guint32 stack_align_amount;
214         gboolean vtype_retaddr;
215         /* The index of the vret arg in the argument list */
216         int vret_arg_index;
217         int vret_arg_offset;
218         /* Argument space popped by the callee */
219         int callee_stack_pop;
220         ArgInfo ret;
221         ArgInfo sig_cookie;
222         ArgInfo args [1];
223 } CallInfo;
224
225 #define FLOAT_PARAM_REGS 0
226
227 static const guint32 thiscall_param_regs [] = { X86_ECX, X86_NREG };
228
229 static const guint32 *callconv_param_regs(MonoMethodSignature *sig)
230 {
231         if (!sig->pinvoke)
232                 return NULL;
233
234         switch (sig->call_convention) {
235         case MONO_CALL_THISCALL:
236                  return thiscall_param_regs;
237         default:
238                  return NULL;
239         }
240 }
241
242 #if defined(TARGET_WIN32) || defined(__APPLE__) || defined(__FreeBSD__)
243 #define SMALL_STRUCTS_IN_REGS
244 static X86_Reg_No return_regs [] = { X86_EAX, X86_EDX };
245 #endif
246
247 static void inline
248 add_general (guint32 *gr, const guint32 *param_regs, guint32 *stack_size, ArgInfo *ainfo)
249 {
250     ainfo->offset = *stack_size;
251
252     if (!param_regs || param_regs [*gr] == X86_NREG) {
253                 ainfo->storage = ArgOnStack;
254                 ainfo->nslots = 1;
255                 (*stack_size) += sizeof (gpointer);
256     }
257     else {
258                 ainfo->storage = ArgInIReg;
259                 ainfo->reg = param_regs [*gr];
260                 (*gr) ++;
261     }
262 }
263
264 static void inline
265 add_general_pair (guint32 *gr, const guint32 *param_regs , guint32 *stack_size, ArgInfo *ainfo)
266 {
267         ainfo->offset = *stack_size;
268
269         g_assert(!param_regs || param_regs[*gr] == X86_NREG);
270
271         ainfo->storage = ArgOnStack;
272         (*stack_size) += sizeof (gpointer) * 2;
273         ainfo->nslots = 2;
274 }
275
276 static void inline
277 add_float (guint32 *gr, guint32 *stack_size, ArgInfo *ainfo, gboolean is_double)
278 {
279     ainfo->offset = *stack_size;
280
281     if (*gr >= FLOAT_PARAM_REGS) {
282                 ainfo->storage = ArgOnStack;
283                 (*stack_size) += is_double ? 8 : 4;
284                 ainfo->nslots = is_double ? 2 : 1;
285     }
286     else {
287                 /* A double register */
288                 if (is_double)
289                         ainfo->storage = ArgInDoubleSSEReg;
290                 else
291                         ainfo->storage = ArgInFloatSSEReg;
292                 ainfo->reg = *gr;
293                 (*gr) += 1;
294     }
295 }
296
297
298 static void
299 add_valuetype (MonoMethodSignature *sig, ArgInfo *ainfo, MonoType *type,
300                gboolean is_return,
301                guint32 *gr, const guint32 *param_regs, guint32 *fr, guint32 *stack_size)
302 {
303         guint32 size;
304         MonoClass *klass;
305
306         klass = mono_class_from_mono_type (type);
307         size = mini_type_stack_size_full (&klass->byval_arg, NULL, sig->pinvoke);
308
309 #ifdef SMALL_STRUCTS_IN_REGS
310         if (sig->pinvoke && is_return) {
311                 MonoMarshalType *info;
312
313                 /*
314                  * the exact rules are not very well documented, the code below seems to work with the 
315                  * code generated by gcc 3.3.3 -mno-cygwin.
316                  */
317                 info = mono_marshal_load_type_info (klass);
318                 g_assert (info);
319
320                 ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
321
322                 /* Special case structs with only a float member */
323                 if (info->num_fields == 1) {
324                         int ftype = mini_get_underlying_type (info->fields [0].field->type)->type;
325                         if ((info->native_size == 8) && (ftype == MONO_TYPE_R8)) {
326                                 ainfo->storage = ArgValuetypeInReg;
327                                 ainfo->pair_storage [0] = ArgOnDoubleFpStack;
328                                 return;
329                         }
330                         if ((info->native_size == 4) && (ftype == MONO_TYPE_R4)) {
331                                 ainfo->storage = ArgValuetypeInReg;
332                                 ainfo->pair_storage [0] = ArgOnFloatFpStack;
333                                 return;
334                         }
335                 }
336                 if ((info->native_size == 1) || (info->native_size == 2) || (info->native_size == 4) || (info->native_size == 8)) {
337                         ainfo->storage = ArgValuetypeInReg;
338                         ainfo->pair_storage [0] = ArgInIReg;
339                         ainfo->pair_regs [0] = return_regs [0];
340                         if (info->native_size > 4) {
341                                 ainfo->pair_storage [1] = ArgInIReg;
342                                 ainfo->pair_regs [1] = return_regs [1];
343                         }
344                         return;
345                 }
346         }
347 #endif
348
349         if (param_regs && param_regs [*gr] != X86_NREG && !is_return) {
350                 g_assert (size <= 4);
351                 ainfo->storage = ArgValuetypeInReg;
352                 ainfo->reg = param_regs [*gr];
353                 (*gr)++;
354                 return;
355         }
356
357         ainfo->offset = *stack_size;
358         ainfo->storage = ArgOnStack;
359         *stack_size += ALIGN_TO (size, sizeof (gpointer));
360         ainfo->nslots = ALIGN_TO (size, sizeof (gpointer)) / sizeof (gpointer);
361 }
362
363 /*
364  * get_call_info:
365  *
366  *  Obtain information about a call according to the calling convention.
367  * For x86 ELF, see the "System V Application Binary Interface Intel386 
368  * Architecture Processor Supplment, Fourth Edition" document for more
369  * information.
370  * For x86 win32, see ???.
371  */
372 static CallInfo*
373 get_call_info_internal (CallInfo *cinfo, MonoMethodSignature *sig)
374 {
375         guint32 i, gr, fr, pstart;
376         const guint32 *param_regs;
377         MonoType *ret_type;
378         int n = sig->hasthis + sig->param_count;
379         guint32 stack_size = 0;
380         gboolean is_pinvoke = sig->pinvoke;
381
382         gr = 0;
383         fr = 0;
384         cinfo->nargs = n;
385
386         param_regs = callconv_param_regs(sig);
387
388         /* return value */
389         {
390                 ret_type = mini_get_underlying_type (sig->ret);
391                 switch (ret_type->type) {
392                 case MONO_TYPE_I1:
393                 case MONO_TYPE_U1:
394                 case MONO_TYPE_I2:
395                 case MONO_TYPE_U2:
396                 case MONO_TYPE_I4:
397                 case MONO_TYPE_U4:
398                 case MONO_TYPE_I:
399                 case MONO_TYPE_U:
400                 case MONO_TYPE_PTR:
401                 case MONO_TYPE_FNPTR:
402                 case MONO_TYPE_CLASS:
403                 case MONO_TYPE_OBJECT:
404                 case MONO_TYPE_SZARRAY:
405                 case MONO_TYPE_ARRAY:
406                 case MONO_TYPE_STRING:
407                         cinfo->ret.storage = ArgInIReg;
408                         cinfo->ret.reg = X86_EAX;
409                         break;
410                 case MONO_TYPE_U8:
411                 case MONO_TYPE_I8:
412                         cinfo->ret.storage = ArgInIReg;
413                         cinfo->ret.reg = X86_EAX;
414                         cinfo->ret.is_pair = TRUE;
415                         break;
416                 case MONO_TYPE_R4:
417                         cinfo->ret.storage = ArgOnFloatFpStack;
418                         break;
419                 case MONO_TYPE_R8:
420                         cinfo->ret.storage = ArgOnDoubleFpStack;
421                         break;
422                 case MONO_TYPE_GENERICINST:
423                         if (!mono_type_generic_inst_is_valuetype (ret_type)) {
424                                 cinfo->ret.storage = ArgInIReg;
425                                 cinfo->ret.reg = X86_EAX;
426                                 break;
427                         }
428                         if (mini_is_gsharedvt_type (ret_type)) {
429                                 cinfo->ret.storage = ArgOnStack;
430                                 cinfo->vtype_retaddr = TRUE;
431                                 break;
432                         }
433                         /* Fall through */
434                 case MONO_TYPE_VALUETYPE:
435                 case MONO_TYPE_TYPEDBYREF: {
436                         guint32 tmp_gr = 0, tmp_fr = 0, tmp_stacksize = 0;
437
438                         add_valuetype (sig, &cinfo->ret, ret_type, TRUE, &tmp_gr, NULL, &tmp_fr, &tmp_stacksize);
439                         if (cinfo->ret.storage == ArgOnStack) {
440                                 cinfo->vtype_retaddr = TRUE;
441                                 /* The caller passes the address where the value is stored */
442                         }
443                         break;
444                 }
445                 case MONO_TYPE_VAR:
446                 case MONO_TYPE_MVAR:
447                         g_assert (mini_is_gsharedvt_type (ret_type));
448                         cinfo->ret.storage = ArgOnStack;
449                         cinfo->vtype_retaddr = TRUE;
450                         break;
451                 case MONO_TYPE_VOID:
452                         cinfo->ret.storage = ArgNone;
453                         break;
454                 default:
455                         g_error ("Can't handle as return value 0x%x", ret_type->type);
456                 }
457         }
458
459         pstart = 0;
460         /*
461          * To simplify get_this_arg_reg () and LLVM integration, emit the vret arg after
462          * the first argument, allowing 'this' to be always passed in the first arg reg.
463          * Also do this if the first argument is a reference type, since virtual calls
464          * are sometimes made using calli without sig->hasthis set, like in the delegate
465          * invoke wrappers.
466          */
467         if (cinfo->vtype_retaddr && !is_pinvoke && (sig->hasthis || (sig->param_count > 0 && MONO_TYPE_IS_REFERENCE (mini_get_underlying_type (sig->params [0]))))) {
468                 if (sig->hasthis) {
469                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
470                 } else {
471                         add_general (&gr, param_regs, &stack_size, &cinfo->args [sig->hasthis + 0]);
472                         pstart = 1;
473                 }
474                 cinfo->vret_arg_offset = stack_size;
475                 add_general (&gr, NULL, &stack_size, &cinfo->ret);
476                 cinfo->vret_arg_index = 1;
477         } else {
478                 /* this */
479                 if (sig->hasthis)
480                         add_general (&gr, param_regs, &stack_size, cinfo->args + 0);
481
482                 if (cinfo->vtype_retaddr)
483                         add_general (&gr, NULL, &stack_size, &cinfo->ret);
484         }
485
486         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == 0)) {
487                 fr = FLOAT_PARAM_REGS;
488                 
489                 /* Emit the signature cookie just before the implicit arguments */
490                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
491         }
492
493         for (i = pstart; i < sig->param_count; ++i) {
494                 ArgInfo *ainfo = &cinfo->args [sig->hasthis + i];
495                 MonoType *ptype;
496
497                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sig->sentinelpos)) {
498                         /* We allways pass the sig cookie on the stack for simplicity */
499                         /* 
500                          * Prevent implicit arguments + the sig cookie from being passed 
501                          * in registers.
502                          */
503                         fr = FLOAT_PARAM_REGS;
504
505                         /* Emit the signature cookie just before the implicit arguments */
506                         add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
507                 }
508
509                 if (sig->params [i]->byref) {
510                         add_general (&gr, param_regs, &stack_size, ainfo);
511                         continue;
512                 }
513                 ptype = mini_get_underlying_type (sig->params [i]);
514                 switch (ptype->type) {
515                 case MONO_TYPE_I1:
516                 case MONO_TYPE_U1:
517                         add_general (&gr, param_regs, &stack_size, ainfo);
518                         break;
519                 case MONO_TYPE_I2:
520                 case MONO_TYPE_U2:
521                         add_general (&gr, param_regs, &stack_size, ainfo);
522                         break;
523                 case MONO_TYPE_I4:
524                 case MONO_TYPE_U4:
525                         add_general (&gr, param_regs, &stack_size, ainfo);
526                         break;
527                 case MONO_TYPE_I:
528                 case MONO_TYPE_U:
529                 case MONO_TYPE_PTR:
530                 case MONO_TYPE_FNPTR:
531                 case MONO_TYPE_CLASS:
532                 case MONO_TYPE_OBJECT:
533                 case MONO_TYPE_STRING:
534                 case MONO_TYPE_SZARRAY:
535                 case MONO_TYPE_ARRAY:
536                         add_general (&gr, param_regs, &stack_size, ainfo);
537                         break;
538                 case MONO_TYPE_GENERICINST:
539                         if (!mono_type_generic_inst_is_valuetype (ptype)) {
540                                 add_general (&gr, param_regs, &stack_size, ainfo);
541                                 break;
542                         }
543                         if (mini_is_gsharedvt_type (ptype)) {
544                                 /* gsharedvt arguments are passed by ref */
545                                 add_general (&gr, param_regs, &stack_size, ainfo);
546                                 g_assert (ainfo->storage == ArgOnStack);
547                                 ainfo->storage = ArgGSharedVt;
548                                 break;
549                         }
550                         /* Fall through */
551                 case MONO_TYPE_VALUETYPE:
552                 case MONO_TYPE_TYPEDBYREF:
553                         add_valuetype (sig, ainfo, ptype, FALSE, &gr, param_regs, &fr, &stack_size);
554                         break;
555                 case MONO_TYPE_U8:
556                 case MONO_TYPE_I8:
557                         add_general_pair (&gr, param_regs, &stack_size, ainfo);
558                         break;
559                 case MONO_TYPE_R4:
560                         add_float (&fr, &stack_size, ainfo, FALSE);
561                         break;
562                 case MONO_TYPE_R8:
563                         add_float (&fr, &stack_size, ainfo, TRUE);
564                         break;
565                 case MONO_TYPE_VAR:
566                 case MONO_TYPE_MVAR:
567                         /* gsharedvt arguments are passed by ref */
568                         g_assert (mini_is_gsharedvt_type (ptype));
569                         add_general (&gr, param_regs, &stack_size, ainfo);
570                         g_assert (ainfo->storage == ArgOnStack);
571                         ainfo->storage = ArgGSharedVt;
572                         break;
573                 default:
574                         g_error ("unexpected type 0x%x", ptype->type);
575                         g_assert_not_reached ();
576                 }
577         }
578
579         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n > 0) && (sig->sentinelpos == sig->param_count)) {
580                 fr = FLOAT_PARAM_REGS;
581                 
582                 /* Emit the signature cookie just before the implicit arguments */
583                 add_general (&gr, param_regs, &stack_size, &cinfo->sig_cookie);
584         }
585
586         if (cinfo->vtype_retaddr) {
587                 /* if the function returns a struct on stack, the called method already does a ret $0x4 */
588                 cinfo->callee_stack_pop = 4;
589         } else if (CALLCONV_IS_STDCALL (sig) && sig->pinvoke) {
590                 /* Have to compensate for the stack space popped by the native callee */
591                 cinfo->callee_stack_pop = stack_size;
592         }
593
594         if (mono_do_x86_stack_align && (stack_size % MONO_ARCH_FRAME_ALIGNMENT) != 0) {
595                 cinfo->need_stack_align = TRUE;
596                 cinfo->stack_align_amount = MONO_ARCH_FRAME_ALIGNMENT - (stack_size % MONO_ARCH_FRAME_ALIGNMENT);
597                 stack_size += cinfo->stack_align_amount;
598         }
599
600         cinfo->stack_usage = stack_size;
601         cinfo->reg_usage = gr;
602         cinfo->freg_usage = fr;
603         return cinfo;
604 }
605
606 static CallInfo*
607 get_call_info (MonoMemPool *mp, MonoMethodSignature *sig)
608 {
609         int n = sig->hasthis + sig->param_count;
610         CallInfo *cinfo;
611
612         if (mp)
613                 cinfo = mono_mempool_alloc0 (mp, sizeof (CallInfo) + (sizeof (ArgInfo) * n));
614         else
615                 cinfo = g_malloc0 (sizeof (CallInfo) + (sizeof (ArgInfo) * n));
616
617         return get_call_info_internal (cinfo, sig);
618 }
619
620 /*
621  * mono_arch_get_argument_info:
622  * @csig:  a method signature
623  * @param_count: the number of parameters to consider
624  * @arg_info: an array to store the result infos
625  *
626  * Gathers information on parameters such as size, alignment and
627  * padding. arg_info should be large enought to hold param_count + 1 entries. 
628  *
629  * Returns the size of the argument area on the stack.
630  * This should be signal safe, since it is called from
631  * mono_arch_unwind_frame ().
632  * FIXME: The metadata calls might not be signal safe.
633  */
634 int
635 mono_arch_get_argument_info (MonoMethodSignature *csig, int param_count, MonoJitArgumentInfo *arg_info)
636 {
637         int len, k, args_size = 0;
638         int size, pad;
639         guint32 align;
640         int offset = 8;
641         CallInfo *cinfo;
642
643         /* Avoid g_malloc as it is not signal safe */
644         len = sizeof (CallInfo) + (sizeof (ArgInfo) * (csig->param_count + 1));
645         cinfo = (CallInfo*)g_newa (guint8*, len);
646         memset (cinfo, 0, len);
647
648         cinfo = get_call_info_internal (cinfo, csig);
649
650         arg_info [0].offset = offset;
651
652         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
653                 args_size += sizeof (gpointer);
654                 offset += 4;
655         }
656
657         if (csig->hasthis) {
658                 args_size += sizeof (gpointer);
659                 offset += 4;
660         }
661
662         if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && csig->hasthis) {
663                 /* Emitted after this */
664                 args_size += sizeof (gpointer);
665                 offset += 4;
666         }
667
668         arg_info [0].size = args_size;
669
670         for (k = 0; k < param_count; k++) {
671                 size = mini_type_stack_size_full (csig->params [k], &align, csig->pinvoke);
672
673                 /* ignore alignment for now */
674                 align = 1;
675
676                 args_size += pad = (align - (args_size & (align - 1))) & (align - 1);   
677                 arg_info [k].pad = pad;
678                 args_size += size;
679                 arg_info [k + 1].pad = 0;
680                 arg_info [k + 1].size = size;
681                 offset += pad;
682                 arg_info [k + 1].offset = offset;
683                 offset += size;
684
685                 if (k == 0 && cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && !csig->hasthis) {
686                         /* Emitted after the first arg */
687                         args_size += sizeof (gpointer);
688                         offset += 4;
689                 }
690         }
691
692         if (mono_do_x86_stack_align && !CALLCONV_IS_STDCALL (csig))
693                 align = MONO_ARCH_FRAME_ALIGNMENT;
694         else
695                 align = 4;
696         args_size += pad = (align - (args_size & (align - 1))) & (align - 1);
697         arg_info [k].pad = pad;
698
699         return args_size;
700 }
701
702 gboolean
703 mono_arch_tail_call_supported (MonoCompile *cfg, MonoMethodSignature *caller_sig, MonoMethodSignature *callee_sig)
704 {
705         MonoType *callee_ret;
706         CallInfo *c1, *c2;
707         gboolean res;
708
709         if (cfg->compile_aot && !cfg->full_aot)
710                 /* OP_TAILCALL doesn't work with AOT */
711                 return FALSE;
712
713         c1 = get_call_info (NULL, caller_sig);
714         c2 = get_call_info (NULL, callee_sig);
715         /*
716          * Tail calls with more callee stack usage than the caller cannot be supported, since
717          * the extra stack space would be left on the stack after the tail call.
718          */
719         res = c1->stack_usage >= c2->stack_usage;
720         callee_ret = mini_get_underlying_type (callee_sig->ret);
721         if (callee_ret && MONO_TYPE_ISSTRUCT (callee_ret) && c2->ret.storage != ArgValuetypeInReg)
722                 /* An address on the callee's stack is passed as the first argument */
723                 res = FALSE;
724
725         g_free (c1);
726         g_free (c2);
727
728         return res;
729 }
730
731 /*
732  * Initialize the cpu to execute managed code.
733  */
734 void
735 mono_arch_cpu_init (void)
736 {
737         /* spec compliance requires running with double precision */
738 #ifndef _MSC_VER
739         guint16 fpcw;
740
741         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
742         fpcw &= ~X86_FPCW_PRECC_MASK;
743         fpcw |= X86_FPCW_PREC_DOUBLE;
744         __asm__  __volatile__ ("fldcw %0\n": : "m" (fpcw));
745         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
746 #else
747         _control87 (_PC_53, MCW_PC);
748 #endif
749 }
750
751 /*
752  * Initialize architecture specific code.
753  */
754 void
755 mono_arch_init (void)
756 {
757         mono_mutex_init_recursive (&mini_arch_mutex);
758
759         if (!mono_aot_only)
760                 bp_trampoline = mini_get_breakpoint_trampoline ();
761
762         mono_aot_register_jit_icall ("mono_x86_throw_exception", mono_x86_throw_exception);
763         mono_aot_register_jit_icall ("mono_x86_throw_corlib_exception", mono_x86_throw_corlib_exception);
764 #if defined(ENABLE_GSHAREDVT)
765         mono_aot_register_jit_icall ("mono_x86_start_gsharedvt_call", mono_x86_start_gsharedvt_call);
766 #endif
767 }
768
769 /*
770  * Cleanup architecture specific code.
771  */
772 void
773 mono_arch_cleanup (void)
774 {
775         mono_mutex_destroy (&mini_arch_mutex);
776 }
777
778 /*
779  * This function returns the optimizations supported on this cpu.
780  */
781 guint32
782 mono_arch_cpu_optimizations (guint32 *exclude_mask)
783 {
784 #if !defined(__native_client__)
785         guint32 opts = 0;
786
787         *exclude_mask = 0;
788
789         if (mono_hwcap_x86_has_cmov) {
790                 opts |= MONO_OPT_CMOV;
791
792                 if (mono_hwcap_x86_has_fcmov)
793                         opts |= MONO_OPT_FCMOV;
794                 else
795                         *exclude_mask |= MONO_OPT_FCMOV;
796         } else {
797                 *exclude_mask |= MONO_OPT_CMOV;
798         }
799
800         if (mono_hwcap_x86_has_sse2)
801                 opts |= MONO_OPT_SSE2;
802         else
803                 *exclude_mask |= MONO_OPT_SSE2;
804
805 #ifdef MONO_ARCH_SIMD_INTRINSICS
806                 /*SIMD intrinsics require at least SSE2.*/
807                 if (!mono_hwcap_x86_has_sse2)
808                         *exclude_mask |= MONO_OPT_SIMD;
809 #endif
810
811         return opts;
812 #else
813         return MONO_OPT_CMOV | MONO_OPT_FCMOV | MONO_OPT_SSE2;
814 #endif
815 }
816
817 /*
818  * This function test for all SSE functions supported.
819  *
820  * Returns a bitmask corresponding to all supported versions.
821  * 
822  */
823 guint32
824 mono_arch_cpu_enumerate_simd_versions (void)
825 {
826         guint32 sse_opts = 0;
827
828         if (mono_hwcap_x86_has_sse1)
829                 sse_opts |= SIMD_VERSION_SSE1;
830
831         if (mono_hwcap_x86_has_sse2)
832                 sse_opts |= SIMD_VERSION_SSE2;
833
834         if (mono_hwcap_x86_has_sse3)
835                 sse_opts |= SIMD_VERSION_SSE3;
836
837         if (mono_hwcap_x86_has_ssse3)
838                 sse_opts |= SIMD_VERSION_SSSE3;
839
840         if (mono_hwcap_x86_has_sse41)
841                 sse_opts |= SIMD_VERSION_SSE41;
842
843         if (mono_hwcap_x86_has_sse42)
844                 sse_opts |= SIMD_VERSION_SSE42;
845
846         if (mono_hwcap_x86_has_sse4a)
847                 sse_opts |= SIMD_VERSION_SSE4a;
848
849         return sse_opts;
850 }
851
852 /*
853  * Determine whenever the trap whose info is in SIGINFO is caused by
854  * integer overflow.
855  */
856 gboolean
857 mono_arch_is_int_overflow (void *sigctx, void *info)
858 {
859         MonoContext ctx;
860         guint8* ip;
861
862         mono_sigctx_to_monoctx (sigctx, &ctx);
863
864         ip = (guint8*)ctx.eip;
865
866         if ((ip [0] == 0xf7) && (x86_modrm_mod (ip [1]) == 0x3) && (x86_modrm_reg (ip [1]) == 0x7)) {
867                 gint32 reg;
868
869                 /* idiv REG */
870                 switch (x86_modrm_rm (ip [1])) {
871                 case X86_EAX:
872                         reg = ctx.eax;
873                         break;
874                 case X86_ECX:
875                         reg = ctx.ecx;
876                         break;
877                 case X86_EDX:
878                         reg = ctx.edx;
879                         break;
880                 case X86_EBX:
881                         reg = ctx.ebx;
882                         break;
883                 case X86_ESI:
884                         reg = ctx.esi;
885                         break;
886                 case X86_EDI:
887                         reg = ctx.edi;
888                         break;
889                 default:
890                         g_assert_not_reached ();
891                         reg = -1;
892                 }
893
894                 if (reg == -1)
895                         return TRUE;
896         }
897                         
898         return FALSE;
899 }
900
901 GList *
902 mono_arch_get_allocatable_int_vars (MonoCompile *cfg)
903 {
904         GList *vars = NULL;
905         int i;
906
907         for (i = 0; i < cfg->num_varinfo; i++) {
908                 MonoInst *ins = cfg->varinfo [i];
909                 MonoMethodVar *vmv = MONO_VARINFO (cfg, i);
910
911                 /* unused vars */
912                 if (vmv->range.first_use.abs_pos >= vmv->range.last_use.abs_pos)
913                         continue;
914
915                 if ((ins->flags & (MONO_INST_IS_DEAD|MONO_INST_VOLATILE|MONO_INST_INDIRECT)) || 
916                     (ins->opcode != OP_LOCAL && ins->opcode != OP_ARG))
917                         continue;
918
919                 /* we dont allocate I1 to registers because there is no simply way to sign extend 
920                  * 8bit quantities in caller saved registers on x86 */
921                 if (mono_is_regsize_var (ins->inst_vtype) && (ins->inst_vtype->type != MONO_TYPE_I1)) {
922                         g_assert (MONO_VARINFO (cfg, i)->reg == -1);
923                         g_assert (i == vmv->idx);
924                         vars = g_list_prepend (vars, vmv);
925                 }
926         }
927
928         vars = mono_varlist_sort (cfg, vars, 0);
929
930         return vars;
931 }
932
933 GList *
934 mono_arch_get_global_int_regs (MonoCompile *cfg)
935 {
936         GList *regs = NULL;
937
938         /* we can use 3 registers for global allocation */
939         regs = g_list_prepend (regs, (gpointer)X86_EBX);
940         regs = g_list_prepend (regs, (gpointer)X86_ESI);
941         regs = g_list_prepend (regs, (gpointer)X86_EDI);
942
943         return regs;
944 }
945
946 /*
947  * mono_arch_regalloc_cost:
948  *
949  *  Return the cost, in number of memory references, of the action of 
950  * allocating the variable VMV into a register during global register
951  * allocation.
952  */
953 guint32
954 mono_arch_regalloc_cost (MonoCompile *cfg, MonoMethodVar *vmv)
955 {
956         MonoInst *ins = cfg->varinfo [vmv->idx];
957
958         if (cfg->method->save_lmf)
959                 /* The register is already saved */
960                 return (ins->opcode == OP_ARG) ? 1 : 0;
961         else
962                 /* push+pop+possible load if it is an argument */
963                 return (ins->opcode == OP_ARG) ? 3 : 2;
964 }
965
966 static void
967 set_needs_stack_frame (MonoCompile *cfg, gboolean flag)
968 {
969         static int inited = FALSE;
970         static int count = 0;
971
972         if (cfg->arch.need_stack_frame_inited) {
973                 g_assert (cfg->arch.need_stack_frame == flag);
974                 return;
975         }
976
977         cfg->arch.need_stack_frame = flag;
978         cfg->arch.need_stack_frame_inited = TRUE;
979
980         if (flag)
981                 return;
982
983         if (!inited) {
984                 mono_counters_register ("Could eliminate stack frame", MONO_COUNTER_INT|MONO_COUNTER_JIT, &count);
985                 inited = TRUE;
986         }
987         ++count;
988
989         //g_print ("will eliminate %s.%s.%s\n", cfg->method->klass->name_space, cfg->method->klass->name, cfg->method->name);
990 }
991
992 static gboolean
993 needs_stack_frame (MonoCompile *cfg)
994 {
995         MonoMethodSignature *sig;
996         MonoMethodHeader *header;
997         gboolean result = FALSE;
998
999 #if defined(__APPLE__)
1000         /*OSX requires stack frame code to have the correct alignment. */
1001         return TRUE;
1002 #endif
1003
1004         if (cfg->arch.need_stack_frame_inited)
1005                 return cfg->arch.need_stack_frame;
1006
1007         header = cfg->header;
1008         sig = mono_method_signature (cfg->method);
1009
1010         if (cfg->disable_omit_fp)
1011                 result = TRUE;
1012         else if (cfg->flags & MONO_CFG_HAS_ALLOCA)
1013                 result = TRUE;
1014         else if (cfg->method->save_lmf)
1015                 result = TRUE;
1016         else if (cfg->stack_offset)
1017                 result = TRUE;
1018         else if (cfg->param_area)
1019                 result = TRUE;
1020         else if (cfg->flags & (MONO_CFG_HAS_CALLS | MONO_CFG_HAS_ALLOCA | MONO_CFG_HAS_TAIL))
1021                 result = TRUE;
1022         else if (header->num_clauses)
1023                 result = TRUE;
1024         else if (sig->param_count + sig->hasthis)
1025                 result = TRUE;
1026         else if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1027                 result = TRUE;
1028         else if ((mono_jit_trace_calls != NULL && mono_trace_eval (cfg->method)) ||
1029                 (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE))
1030                 result = TRUE;
1031
1032         set_needs_stack_frame (cfg, result);
1033
1034         return cfg->arch.need_stack_frame;
1035 }
1036
1037 /*
1038  * Set var information according to the calling convention. X86 version.
1039  * The locals var stuff should most likely be split in another method.
1040  */
1041 void
1042 mono_arch_allocate_vars (MonoCompile *cfg)
1043 {
1044         MonoMethodSignature *sig;
1045         MonoMethodHeader *header;
1046         MonoInst *inst;
1047         guint32 locals_stack_size, locals_stack_align;
1048         int i, offset;
1049         gint32 *offsets;
1050         CallInfo *cinfo;
1051
1052         header = cfg->header;
1053         sig = mono_method_signature (cfg->method);
1054
1055         cinfo = get_call_info (cfg->mempool, sig);
1056
1057         cfg->frame_reg = X86_EBP;
1058         offset = 0;
1059
1060         if (cfg->has_atomic_add_i4 || cfg->has_atomic_exchange_i4) {
1061                 /* The opcode implementations use callee-saved regs as scratch regs by pushing and pop-ing them, but that is not async safe */
1062                 cfg->used_int_regs |= (1 << X86_EBX) | (1 << X86_EDI) | (1 << X86_ESI);
1063         }
1064
1065         /* Reserve space to save LMF and caller saved registers */
1066
1067         if (cfg->method->save_lmf) {
1068                 /* The LMF var is allocated normally */
1069         } else {
1070                 if (cfg->used_int_regs & (1 << X86_EBX)) {
1071                         offset += 4;
1072                 }
1073
1074                 if (cfg->used_int_regs & (1 << X86_EDI)) {
1075                         offset += 4;
1076                 }
1077
1078                 if (cfg->used_int_regs & (1 << X86_ESI)) {
1079                         offset += 4;
1080                 }
1081         }
1082
1083         switch (cinfo->ret.storage) {
1084         case ArgValuetypeInReg:
1085                 /* Allocate a local to hold the result, the epilog will copy it to the correct place */
1086                 offset += 8;
1087                 cfg->ret->opcode = OP_REGOFFSET;
1088                 cfg->ret->inst_basereg = X86_EBP;
1089                 cfg->ret->inst_offset = - offset;
1090                 break;
1091         default:
1092                 break;
1093         }
1094
1095         /* Allocate locals */
1096         offsets = mono_allocate_stack_slots (cfg, TRUE, &locals_stack_size, &locals_stack_align);
1097         if (locals_stack_size > MONO_ARCH_MAX_FRAME_SIZE) {
1098                 char *mname = mono_method_full_name (cfg->method, TRUE);
1099                 cfg->exception_type = MONO_EXCEPTION_INVALID_PROGRAM;
1100                 cfg->exception_message = g_strdup_printf ("Method %s stack is too big.", mname);
1101                 g_free (mname);
1102                 return;
1103         }
1104         if (locals_stack_align) {
1105                 int prev_offset = offset;
1106
1107                 offset += (locals_stack_align - 1);
1108                 offset &= ~(locals_stack_align - 1);
1109
1110                 while (prev_offset < offset) {
1111                         prev_offset += 4;
1112                         mini_gc_set_slot_type_from_fp (cfg, - prev_offset, SLOT_NOREF);
1113                 }
1114         }
1115         cfg->locals_min_stack_offset = - (offset + locals_stack_size);
1116         cfg->locals_max_stack_offset = - offset;
1117         /*
1118          * EBP is at alignment 8 % MONO_ARCH_FRAME_ALIGNMENT, so if we
1119          * have locals larger than 8 bytes we need to make sure that
1120          * they have the appropriate offset.
1121          */
1122         if (MONO_ARCH_FRAME_ALIGNMENT > 8 && locals_stack_align > 8)
1123                 offset += MONO_ARCH_FRAME_ALIGNMENT - sizeof (gpointer) * 2;
1124         for (i = cfg->locals_start; i < cfg->num_varinfo; i++) {
1125                 if (offsets [i] != -1) {
1126                         MonoInst *inst = cfg->varinfo [i];
1127                         inst->opcode = OP_REGOFFSET;
1128                         inst->inst_basereg = X86_EBP;
1129                         inst->inst_offset = - (offset + offsets [i]);
1130                         //printf ("allocated local %d to ", i); mono_print_tree_nl (inst);
1131                 }
1132         }
1133         offset += locals_stack_size;
1134
1135
1136         /*
1137          * Allocate arguments+return value
1138          */
1139
1140         switch (cinfo->ret.storage) {
1141         case ArgOnStack:
1142                 if (cfg->vret_addr) {
1143                         /* 
1144                          * In the new IR, the cfg->vret_addr variable represents the
1145                          * vtype return value.
1146                          */
1147                         cfg->vret_addr->opcode = OP_REGOFFSET;
1148                         cfg->vret_addr->inst_basereg = cfg->frame_reg;
1149                         cfg->vret_addr->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1150                         if (G_UNLIKELY (cfg->verbose_level > 1)) {
1151                                 printf ("vret_addr =");
1152                                 mono_print_ins (cfg->vret_addr);
1153                         }
1154                 } else {
1155                         cfg->ret->opcode = OP_REGOFFSET;
1156                         cfg->ret->inst_basereg = X86_EBP;
1157                         cfg->ret->inst_offset = cinfo->ret.offset + ARGS_OFFSET;
1158                 }
1159                 break;
1160         case ArgValuetypeInReg:
1161                 break;
1162         case ArgInIReg:
1163                 cfg->ret->opcode = OP_REGVAR;
1164                 cfg->ret->inst_c0 = cinfo->ret.reg;
1165                 cfg->ret->dreg = cinfo->ret.reg;
1166                 break;
1167         case ArgNone:
1168         case ArgOnFloatFpStack:
1169         case ArgOnDoubleFpStack:
1170                 break;
1171         default:
1172                 g_assert_not_reached ();
1173         }
1174
1175         if (sig->call_convention == MONO_CALL_VARARG) {
1176                 g_assert (cinfo->sig_cookie.storage == ArgOnStack);
1177                 cfg->sig_cookie = cinfo->sig_cookie.offset + ARGS_OFFSET;
1178         }
1179
1180         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1181                 ArgInfo *ainfo = &cinfo->args [i];
1182                 inst = cfg->args [i];
1183                 if (inst->opcode != OP_REGVAR) {
1184                         inst->opcode = OP_REGOFFSET;
1185                         inst->inst_basereg = X86_EBP;
1186                 }
1187                 inst->inst_offset = ainfo->offset + ARGS_OFFSET;
1188         }
1189
1190         cfg->stack_offset = offset;
1191 }
1192
1193 void
1194 mono_arch_create_vars (MonoCompile *cfg)
1195 {
1196         MonoType *sig_ret;
1197         MonoMethodSignature *sig;
1198         CallInfo *cinfo;
1199
1200         sig = mono_method_signature (cfg->method);
1201
1202         cinfo = get_call_info (cfg->mempool, sig);
1203         sig_ret = mini_get_underlying_type (sig->ret);
1204
1205         if (cinfo->ret.storage == ArgValuetypeInReg)
1206                 cfg->ret_var_is_local = TRUE;
1207         if ((cinfo->ret.storage != ArgValuetypeInReg) && (MONO_TYPE_ISSTRUCT (sig_ret) || mini_is_gsharedvt_variable_type (sig_ret))) {
1208                 cfg->vret_addr = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_ARG);
1209         }
1210
1211         if (cfg->gen_sdb_seq_points) {
1212                 MonoInst *ins;
1213
1214                 ins = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
1215                 ins->flags |= MONO_INST_VOLATILE;
1216                 cfg->arch.ss_tramp_var = ins;
1217
1218                 ins = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
1219                 ins->flags |= MONO_INST_VOLATILE;
1220                 cfg->arch.bp_tramp_var = ins;
1221         }
1222
1223         if (cfg->method->save_lmf) {
1224                 cfg->create_lmf_var = TRUE;
1225                 cfg->lmf_ir = TRUE;
1226 #ifndef HOST_WIN32
1227                 cfg->lmf_ir_mono_lmf = TRUE;
1228 #endif
1229         }
1230
1231         cfg->arch_eh_jit_info = 1;
1232 }
1233
1234 /*
1235  * It is expensive to adjust esp for each individual fp argument pushed on the stack
1236  * so we try to do it just once when we have multiple fp arguments in a row.
1237  * We don't use this mechanism generally because for int arguments the generated code
1238  * is slightly bigger and new generation cpus optimize away the dependency chains
1239  * created by push instructions on the esp value.
1240  * fp_arg_setup is the first argument in the execution sequence where the esp register
1241  * is modified.
1242  */
1243 static G_GNUC_UNUSED int
1244 collect_fp_stack_space (MonoMethodSignature *sig, int start_arg, int *fp_arg_setup)
1245 {
1246         int fp_space = 0;
1247         MonoType *t;
1248
1249         for (; start_arg < sig->param_count; ++start_arg) {
1250                 t = mini_get_underlying_type (sig->params [start_arg]);
1251                 if (!t->byref && t->type == MONO_TYPE_R8) {
1252                         fp_space += sizeof (double);
1253                         *fp_arg_setup = start_arg;
1254                 } else {
1255                         break;
1256                 }
1257         }
1258         return fp_space;
1259 }
1260
1261 static void
1262 emit_sig_cookie (MonoCompile *cfg, MonoCallInst *call, CallInfo *cinfo)
1263 {
1264         MonoMethodSignature *tmp_sig;
1265         int sig_reg;
1266
1267         /*
1268          * mono_ArgIterator_Setup assumes the signature cookie is 
1269          * passed first and all the arguments which were before it are
1270          * passed on the stack after the signature. So compensate by 
1271          * passing a different signature.
1272          */
1273         tmp_sig = mono_metadata_signature_dup (call->signature);
1274         tmp_sig->param_count -= call->signature->sentinelpos;
1275         tmp_sig->sentinelpos = 0;
1276         memcpy (tmp_sig->params, call->signature->params + call->signature->sentinelpos, tmp_sig->param_count * sizeof (MonoType*));
1277
1278         if (cfg->compile_aot) {
1279                 sig_reg = mono_alloc_ireg (cfg);
1280                 MONO_EMIT_NEW_SIGNATURECONST (cfg, sig_reg, tmp_sig);
1281                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->sig_cookie.offset, sig_reg);
1282         } else {
1283                 MONO_EMIT_NEW_STORE_MEMBASE_IMM (cfg, OP_STORE_MEMBASE_IMM, X86_ESP, cinfo->sig_cookie.offset, tmp_sig);
1284         }
1285 }
1286
1287 #ifdef ENABLE_LLVM
1288 LLVMCallInfo*
1289 mono_arch_get_llvm_call_info (MonoCompile *cfg, MonoMethodSignature *sig)
1290 {
1291         int i, n;
1292         CallInfo *cinfo;
1293         ArgInfo *ainfo;
1294         LLVMCallInfo *linfo;
1295         MonoType *t, *sig_ret;
1296
1297         n = sig->param_count + sig->hasthis;
1298
1299         cinfo = get_call_info (cfg->mempool, sig);
1300         sig_ret = sig->ret;
1301
1302         linfo = mono_mempool_alloc0 (cfg->mempool, sizeof (LLVMCallInfo) + (sizeof (LLVMArgInfo) * n));
1303
1304         /*
1305          * LLVM always uses the native ABI while we use our own ABI, the
1306          * only difference is the handling of vtypes:
1307          * - we only pass/receive them in registers in some cases, and only 
1308          *   in 1 or 2 integer registers.
1309          */
1310         if (cinfo->ret.storage == ArgValuetypeInReg) {
1311                 if (sig->pinvoke) {
1312                         cfg->exception_message = g_strdup ("pinvoke + vtypes");
1313                         cfg->disable_llvm = TRUE;
1314                         return linfo;
1315                 }
1316
1317                 cfg->exception_message = g_strdup ("vtype ret in call");
1318                 cfg->disable_llvm = TRUE;
1319                 /*
1320                 linfo->ret.storage = LLVMArgVtypeInReg;
1321                 for (j = 0; j < 2; ++j)
1322                         linfo->ret.pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, cinfo->ret.pair_storage [j]);
1323                 */
1324         }
1325
1326         if (mini_type_is_vtype (sig_ret) && cinfo->ret.storage == ArgInIReg) {
1327                 /* Vtype returned using a hidden argument */
1328                 linfo->ret.storage = LLVMArgVtypeRetAddr;
1329                 linfo->vret_arg_index = cinfo->vret_arg_index;
1330         }
1331
1332         if (mini_type_is_vtype (sig_ret) && cinfo->ret.storage != ArgInIReg) {
1333                 // FIXME:
1334                 cfg->exception_message = g_strdup ("vtype ret in call");
1335                 cfg->disable_llvm = TRUE;
1336         }
1337
1338         for (i = 0; i < n; ++i) {
1339                 ainfo = cinfo->args + i;
1340
1341                 if (i >= sig->hasthis)
1342                         t = sig->params [i - sig->hasthis];
1343                 else
1344                         t = &mono_defaults.int_class->byval_arg;
1345
1346                 linfo->args [i].storage = LLVMArgNone;
1347
1348                 switch (ainfo->storage) {
1349                 case ArgInIReg:
1350                         linfo->args [i].storage = LLVMArgNormal;
1351                         break;
1352                 case ArgInDoubleSSEReg:
1353                 case ArgInFloatSSEReg:
1354                         linfo->args [i].storage = LLVMArgNormal;
1355                         break;
1356                 case ArgOnStack:
1357                         if (mini_type_is_vtype (t)) {
1358                                 if (mono_class_value_size (mono_class_from_mono_type (t), NULL) == 0)
1359                                 /* LLVM seems to allocate argument space for empty structures too */
1360                                         linfo->args [i].storage = LLVMArgNone;
1361                                 else
1362                                         linfo->args [i].storage = LLVMArgVtypeByVal;
1363                         } else {
1364                                 linfo->args [i].storage = LLVMArgNormal;
1365                         }
1366                         break;
1367                 case ArgValuetypeInReg:
1368                         if (sig->pinvoke) {
1369                                 cfg->exception_message = g_strdup ("pinvoke + vtypes");
1370                                 cfg->disable_llvm = TRUE;
1371                                 return linfo;
1372                         }
1373
1374                         cfg->exception_message = g_strdup ("vtype arg");
1375                         cfg->disable_llvm = TRUE;
1376                         /*
1377                         linfo->args [i].storage = LLVMArgVtypeInReg;
1378                         for (j = 0; j < 2; ++j)
1379                                 linfo->args [i].pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, ainfo->pair_storage [j]);
1380                         */
1381                         break;
1382                 case ArgGSharedVt:
1383                         linfo->args [i].storage = LLVMArgGSharedVt;
1384                         break;
1385                 default:
1386                         cfg->exception_message = g_strdup ("ainfo->storage");
1387                         cfg->disable_llvm = TRUE;
1388                         break;
1389                 }
1390         }
1391
1392         return linfo;
1393 }
1394 #endif
1395
1396 static void
1397 emit_gc_param_slot_def (MonoCompile *cfg, int sp_offset, MonoType *t)
1398 {
1399         if (cfg->compute_gc_maps) {
1400                 MonoInst *def;
1401
1402                 /* Needs checking if the feature will be enabled again */
1403                 g_assert_not_reached ();
1404
1405                 /* On x86, the offsets are from the sp value before the start of the call sequence */
1406                 if (t == NULL)
1407                         t = &mono_defaults.int_class->byval_arg;
1408                 EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF (cfg, def, sp_offset, t);
1409         }
1410 }
1411
1412 void
1413 mono_arch_emit_call (MonoCompile *cfg, MonoCallInst *call)
1414 {
1415         MonoType *sig_ret;
1416         MonoInst *arg, *in;
1417         MonoMethodSignature *sig;
1418         int i, j, n;
1419         CallInfo *cinfo;
1420         int sentinelpos = 0, sp_offset = 0;
1421
1422         sig = call->signature;
1423         n = sig->param_count + sig->hasthis;
1424         sig_ret = mini_get_underlying_type (sig->ret);
1425
1426         cinfo = get_call_info (cfg->mempool, sig);
1427         call->call_info = cinfo;
1428
1429         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1430                 sentinelpos = sig->sentinelpos + (sig->hasthis ? 1 : 0);
1431
1432         if (sig_ret && MONO_TYPE_ISSTRUCT (sig_ret)) {
1433                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1434                         /*
1435                          * Tell the JIT to use a more efficient calling convention: call using
1436                          * OP_CALL, compute the result location after the call, and save the 
1437                          * result there.
1438                          */
1439                         call->vret_in_reg = TRUE;
1440 #if defined(__APPLE__)
1441                         if (cinfo->ret.pair_storage [0] == ArgOnDoubleFpStack || cinfo->ret.pair_storage [0] == ArgOnFloatFpStack)
1442                                 call->vret_in_reg_fp = TRUE;
1443 #endif
1444                         if (call->vret_var)
1445                                 NULLIFY_INS (call->vret_var);
1446                 }
1447         }
1448
1449         // FIXME: Emit EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF everywhere 
1450
1451         /* Handle the case where there are no implicit arguments */
1452         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == sentinelpos)) {
1453                 emit_sig_cookie (cfg, call, cinfo);
1454                 sp_offset = cinfo->sig_cookie.offset;
1455                 emit_gc_param_slot_def (cfg, sp_offset, NULL);
1456         }
1457
1458         /* Arguments are pushed in the reverse order */
1459         for (i = n - 1; i >= 0; i --) {
1460                 ArgInfo *ainfo = cinfo->args + i;
1461                 MonoType *orig_type, *t;
1462                 int argsize;
1463
1464                 if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 1 && i == 0) {
1465                         MonoInst *vtarg;
1466
1467                         /* Push the vret arg before the first argument */
1468                         MONO_INST_NEW (cfg, vtarg, OP_STORE_MEMBASE_REG);
1469                         vtarg->type = STACK_MP;
1470                         vtarg->inst_destbasereg = X86_ESP;
1471                         vtarg->sreg1 = call->vret_var->dreg;
1472                         vtarg->inst_offset = cinfo->ret.offset;
1473                         MONO_ADD_INS (cfg->cbb, vtarg);
1474                         emit_gc_param_slot_def (cfg, cinfo->ret.offset, NULL);
1475                 }
1476
1477                 if (i >= sig->hasthis)
1478                         t = sig->params [i - sig->hasthis];
1479                 else
1480                         t = &mono_defaults.int_class->byval_arg;
1481                 orig_type = t;
1482                 t = mini_get_underlying_type (t);
1483
1484                 MONO_INST_NEW (cfg, arg, OP_X86_PUSH);
1485
1486                 in = call->args [i];
1487                 arg->cil_code = in->cil_code;
1488                 arg->sreg1 = in->dreg;
1489                 arg->type = in->type;
1490
1491                 g_assert (in->dreg != -1);
1492
1493                 if (ainfo->storage == ArgGSharedVt) {
1494                         arg->opcode = OP_OUTARG_VT;
1495                         arg->sreg1 = in->dreg;
1496                         arg->klass = in->klass;
1497                         arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1498                         memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1499                         sp_offset += 4;
1500                         MONO_ADD_INS (cfg->cbb, arg);
1501                 } else if ((i >= sig->hasthis) && (MONO_TYPE_ISSTRUCT(t))) {
1502                         guint32 align;
1503                         guint32 size;
1504
1505                         g_assert (in->klass);
1506
1507                         if (t->type == MONO_TYPE_TYPEDBYREF) {
1508                                 size = sizeof (MonoTypedRef);
1509                                 align = sizeof (gpointer);
1510                         }
1511                         else {
1512                                 size = mini_type_stack_size_full (&in->klass->byval_arg, &align, sig->pinvoke);
1513                         }
1514
1515                         if (size > 0) {
1516                                 arg->opcode = OP_OUTARG_VT;
1517                                 arg->sreg1 = in->dreg;
1518                                 arg->klass = in->klass;
1519                                 arg->backend.size = size;
1520                                 arg->inst_p0 = call;
1521                                 arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
1522                                 memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
1523
1524                                 MONO_ADD_INS (cfg->cbb, arg);
1525                                 if (ainfo->storage != ArgValuetypeInReg) {
1526                                         emit_gc_param_slot_def (cfg, ainfo->offset, orig_type);
1527                                 }
1528                         }
1529                 } else {
1530                         switch (ainfo->storage) {
1531                         case ArgOnStack:
1532                                 if (!t->byref) {
1533                                         if (t->type == MONO_TYPE_R4) {
1534                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER4_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1535                                                 argsize = 4;
1536                                         } else if (t->type == MONO_TYPE_R8) {
1537                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER8_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1538                                                 argsize = 8;
1539                                         } else if (t->type == MONO_TYPE_I8 || t->type == MONO_TYPE_U8) {
1540                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset + 4, in->dreg + 2);
1541                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg + 1);
1542                                                 argsize = 4;
1543                                         } else {
1544                                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1545                                                 argsize = 4;
1546                                         }
1547                                 } else {
1548                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, in->dreg);
1549                                         argsize = 4;
1550                                 }
1551                                 break;
1552                         case ArgInIReg:
1553                                 arg->opcode = OP_MOVE;
1554                                 arg->dreg = ainfo->reg;
1555                                 MONO_ADD_INS (cfg->cbb, arg);
1556                                 argsize = 0;
1557                                 break;
1558                         default:
1559                                 g_assert_not_reached ();
1560                         }
1561
1562                         if (cfg->compute_gc_maps) {
1563                                 if (argsize == 4) {
1564                                         /* FIXME: The == STACK_OBJ check might be fragile ? */
1565                                         if (sig->hasthis && i == 0 && call->args [i]->type == STACK_OBJ) {
1566                                                 /* this */
1567                                                 if (call->need_unbox_trampoline)
1568                                                         /* The unbox trampoline transforms this into a managed pointer */
1569                                                         emit_gc_param_slot_def (cfg, ainfo->offset, &mono_defaults.int_class->this_arg);
1570                                                 else
1571                                                         emit_gc_param_slot_def (cfg, ainfo->offset, &mono_defaults.object_class->byval_arg);
1572                                         } else {
1573                                                 emit_gc_param_slot_def (cfg, ainfo->offset, orig_type);
1574                                         }
1575                                 } else {
1576                                         /* i8/r8 */
1577                                         for (j = 0; j < argsize; j += 4)
1578                                                 emit_gc_param_slot_def (cfg, ainfo->offset + j, NULL);
1579                                 }
1580                         }
1581                 }
1582
1583                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sentinelpos)) {
1584                         /* Emit the signature cookie just before the implicit arguments */
1585                         emit_sig_cookie (cfg, call, cinfo);
1586                         emit_gc_param_slot_def (cfg, cinfo->sig_cookie.offset, NULL);
1587                 }
1588         }
1589
1590         if (sig_ret && (MONO_TYPE_ISSTRUCT (sig_ret) || cinfo->vtype_retaddr)) {
1591                 MonoInst *vtarg;
1592
1593                 if (cinfo->ret.storage == ArgValuetypeInReg) {
1594                         /* Already done */
1595                 }
1596                 else if (cinfo->ret.storage == ArgInIReg) {
1597                         NOT_IMPLEMENTED;
1598                         /* The return address is passed in a register */
1599                         MONO_INST_NEW (cfg, vtarg, OP_MOVE);
1600                         vtarg->sreg1 = call->inst.dreg;
1601                         vtarg->dreg = mono_alloc_ireg (cfg);
1602                         MONO_ADD_INS (cfg->cbb, vtarg);
1603                                 
1604                         mono_call_inst_add_outarg_reg (cfg, call, vtarg->dreg, cinfo->ret.reg, FALSE);
1605                 } else if (cinfo->vtype_retaddr && cinfo->vret_arg_index == 0) {
1606                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, cinfo->ret.offset, call->vret_var->dreg);
1607                         emit_gc_param_slot_def (cfg, cinfo->ret.offset, NULL);
1608                 }
1609         }
1610
1611         call->stack_usage = cinfo->stack_usage;
1612         call->stack_align_amount = cinfo->stack_align_amount;
1613 }
1614
1615 void
1616 mono_arch_emit_outarg_vt (MonoCompile *cfg, MonoInst *ins, MonoInst *src)
1617 {
1618         MonoCallInst *call = (MonoCallInst*)ins->inst_p0;
1619         ArgInfo *ainfo = ins->inst_p1;
1620         int size = ins->backend.size;
1621
1622         if (ainfo->storage == ArgValuetypeInReg) {
1623                 int dreg = mono_alloc_ireg (cfg);
1624                 switch (size) {
1625                 case 1:
1626                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU1_MEMBASE, dreg, src->dreg, 0);
1627                         break;
1628                 case 2:
1629                         MONO_EMIT_NEW_LOAD_MEMBASE_OP (cfg, OP_LOADU2_MEMBASE, dreg, src->dreg, 0);
1630                         break;
1631                 case 4:
1632                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1633                         break;
1634                 case 3: /* FIXME */
1635                 default:
1636                         g_assert_not_reached ();
1637                 }
1638                 mono_call_inst_add_outarg_reg (cfg, call, dreg, ainfo->reg, FALSE);
1639         }
1640         else {
1641                 if (cfg->gsharedvt && mini_is_gsharedvt_klass (ins->klass)) {
1642                         /* Pass by addr */
1643                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, src->dreg);
1644                 } else if (size <= 4) {
1645                         int dreg = mono_alloc_ireg (cfg);
1646                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
1647                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, X86_ESP, ainfo->offset, dreg);
1648                 } else if (size <= 20) {
1649                         mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1650                 } else {
1651                         // FIXME: Code growth
1652                         mini_emit_memcpy (cfg, X86_ESP, ainfo->offset, src->dreg, 0, size, 4);
1653                 }
1654         }
1655 }
1656
1657 void
1658 mono_arch_emit_setret (MonoCompile *cfg, MonoMethod *method, MonoInst *val)
1659 {
1660         MonoType *ret = mini_get_underlying_type (mono_method_signature (method)->ret);
1661
1662         if (!ret->byref) {
1663                 if (ret->type == MONO_TYPE_R4) {
1664                         if (COMPILE_LLVM (cfg))
1665                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1666                         /* Nothing to do */
1667                         return;
1668                 } else if (ret->type == MONO_TYPE_R8) {
1669                         if (COMPILE_LLVM (cfg))
1670                                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
1671                         /* Nothing to do */
1672                         return;
1673                 } else if (ret->type == MONO_TYPE_I8 || ret->type == MONO_TYPE_U8) {
1674                         if (COMPILE_LLVM (cfg))
1675                                 MONO_EMIT_NEW_UNALU (cfg, OP_LMOVE, cfg->ret->dreg, val->dreg);
1676                         else {
1677                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EAX, val->dreg + 1);
1678                                 MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, X86_EDX, val->dreg + 2);
1679                         }
1680                         return;
1681                 }
1682         }
1683                         
1684         MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, cfg->ret->dreg, val->dreg);
1685 }
1686
1687 /*
1688  * Allow tracing to work with this interface (with an optional argument)
1689  */
1690 void*
1691 mono_arch_instrument_prolog (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments)
1692 {
1693         guchar *code = p;
1694
1695         g_assert (MONO_ARCH_FRAME_ALIGNMENT >= 8);
1696         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 8);
1697
1698         /* if some args are passed in registers, we need to save them here */
1699         x86_push_reg (code, X86_EBP);
1700
1701         if (cfg->compile_aot) {
1702                 x86_push_imm (code, cfg->method);
1703                 x86_mov_reg_imm (code, X86_EAX, func);
1704                 x86_call_reg (code, X86_EAX);
1705         } else {
1706                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, cfg->method);
1707                 x86_push_imm (code, cfg->method);
1708                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1709                 x86_call_code (code, 0);
1710         }
1711         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT);
1712
1713         return code;
1714 }
1715
1716 enum {
1717         SAVE_NONE,
1718         SAVE_STRUCT,
1719         SAVE_EAX,
1720         SAVE_EAX_EDX,
1721         SAVE_FP
1722 };
1723
1724 void*
1725 mono_arch_instrument_epilog_full (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments, gboolean preserve_argument_registers)
1726 {
1727         guchar *code = p;
1728         int arg_size = 0, stack_usage = 0, save_mode = SAVE_NONE;
1729         MonoMethod *method = cfg->method;
1730         MonoType *ret_type = mini_get_underlying_type (mono_method_signature (method)->ret);
1731
1732         switch (ret_type->type) {
1733         case MONO_TYPE_VOID:
1734                 /* special case string .ctor icall */
1735                 if (strcmp (".ctor", method->name) && method->klass == mono_defaults.string_class) {
1736                         save_mode = SAVE_EAX;
1737                         stack_usage = enable_arguments ? 8 : 4;
1738                 } else
1739                         save_mode = SAVE_NONE;
1740                 break;
1741         case MONO_TYPE_I8:
1742         case MONO_TYPE_U8:
1743                 save_mode = SAVE_EAX_EDX;
1744                 stack_usage = enable_arguments ? 16 : 8;
1745                 break;
1746         case MONO_TYPE_R4:
1747         case MONO_TYPE_R8:
1748                 save_mode = SAVE_FP;
1749                 stack_usage = enable_arguments ? 16 : 8;
1750                 break;
1751         case MONO_TYPE_GENERICINST:
1752                 if (!mono_type_generic_inst_is_valuetype (ret_type)) {
1753                         save_mode = SAVE_EAX;
1754                         stack_usage = enable_arguments ? 8 : 4;
1755                         break;
1756                 }
1757                 /* Fall through */
1758         case MONO_TYPE_VALUETYPE:
1759                 // FIXME: Handle SMALL_STRUCT_IN_REG here for proper alignment on darwin-x86
1760                 save_mode = SAVE_STRUCT;
1761                 stack_usage = enable_arguments ? 4 : 0;
1762                 break;
1763         default:
1764                 save_mode = SAVE_EAX;
1765                 stack_usage = enable_arguments ? 8 : 4;
1766                 break;
1767         }
1768
1769         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage - 4);
1770
1771         switch (save_mode) {
1772         case SAVE_EAX_EDX:
1773                 x86_push_reg (code, X86_EDX);
1774                 x86_push_reg (code, X86_EAX);
1775                 if (enable_arguments) {
1776                         x86_push_reg (code, X86_EDX);
1777                         x86_push_reg (code, X86_EAX);
1778                         arg_size = 8;
1779                 }
1780                 break;
1781         case SAVE_EAX:
1782                 x86_push_reg (code, X86_EAX);
1783                 if (enable_arguments) {
1784                         x86_push_reg (code, X86_EAX);
1785                         arg_size = 4;
1786                 }
1787                 break;
1788         case SAVE_FP:
1789                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1790                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1791                 if (enable_arguments) {
1792                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
1793                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
1794                         arg_size = 8;
1795                 }
1796                 break;
1797         case SAVE_STRUCT:
1798                 if (enable_arguments) {
1799                         x86_push_membase (code, X86_EBP, 8);
1800                         arg_size = 4;
1801                 }
1802                 break;
1803         case SAVE_NONE:
1804         default:
1805                 break;
1806         }
1807
1808         if (cfg->compile_aot) {
1809                 x86_push_imm (code, method);
1810                 x86_mov_reg_imm (code, X86_EAX, func);
1811                 x86_call_reg (code, X86_EAX);
1812         } else {
1813                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, method);
1814                 x86_push_imm (code, method);
1815                 mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_ABS, func);
1816                 x86_call_code (code, 0);
1817         }
1818
1819         x86_alu_reg_imm (code, X86_ADD, X86_ESP, arg_size + 4);
1820
1821         switch (save_mode) {
1822         case SAVE_EAX_EDX:
1823                 x86_pop_reg (code, X86_EAX);
1824                 x86_pop_reg (code, X86_EDX);
1825                 break;
1826         case SAVE_EAX:
1827                 x86_pop_reg (code, X86_EAX);
1828                 break;
1829         case SAVE_FP:
1830                 x86_fld_membase (code, X86_ESP, 0, TRUE);
1831                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
1832                 break;
1833         case SAVE_NONE:
1834         default:
1835                 break;
1836         }
1837         
1838         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - stack_usage);
1839
1840         return code;
1841 }
1842
1843 #define EMIT_COND_BRANCH(ins,cond,sign) \
1844 if (ins->inst_true_bb->native_offset) { \
1845         x86_branch (code, cond, cfg->native_code + ins->inst_true_bb->native_offset, sign); \
1846 } else { \
1847         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_true_bb); \
1848         if ((cfg->opt & MONO_OPT_BRANCH) && \
1849             x86_is_imm8 (ins->inst_true_bb->max_offset - cpos)) \
1850                 x86_branch8 (code, cond, 0, sign); \
1851         else \
1852                 x86_branch32 (code, cond, 0, sign); \
1853 }
1854
1855 /*  
1856  *      Emit an exception if condition is fail and
1857  *  if possible do a directly branch to target 
1858  */
1859 #define EMIT_COND_SYSTEM_EXCEPTION(cond,signed,exc_name)            \
1860         do {                                                        \
1861                 MonoInst *tins = mono_branch_optimize_exception_target (cfg, bb, exc_name); \
1862                 if (tins == NULL) {                                                                             \
1863                         mono_add_patch_info (cfg, code - cfg->native_code,   \
1864                                         MONO_PATCH_INFO_EXC, exc_name);  \
1865                         x86_branch32 (code, cond, 0, signed);               \
1866                 } else {        \
1867                         EMIT_COND_BRANCH (tins, cond, signed);  \
1868                 }                       \
1869         } while (0); 
1870
1871 #define EMIT_FPCOMPARE(code) do { \
1872         x86_fcompp (code); \
1873         x86_fnstsw (code); \
1874 } while (0); 
1875
1876
1877 static guint8*
1878 emit_call (MonoCompile *cfg, guint8 *code, guint32 patch_type, gconstpointer data)
1879 {
1880         gboolean needs_paddings = TRUE;
1881         guint32 pad_size;
1882         MonoJumpInfo *jinfo = NULL;
1883
1884         if (cfg->abs_patches) {
1885                 jinfo = g_hash_table_lookup (cfg->abs_patches, data);
1886                 if (jinfo && jinfo->type == MONO_PATCH_INFO_JIT_ICALL_ADDR)
1887                         needs_paddings = FALSE;
1888         }
1889
1890         if (cfg->compile_aot)
1891                 needs_paddings = FALSE;
1892         /*The address must be 4 bytes aligned to avoid spanning multiple cache lines.
1893         This is required for code patching to be safe on SMP machines.
1894         */
1895         pad_size = (guint32)(code + 1 - cfg->native_code) & 0x3;
1896 #ifndef __native_client_codegen__
1897         if (needs_paddings && pad_size)
1898                 x86_padding (code, 4 - pad_size);
1899 #endif
1900
1901         mono_add_patch_info (cfg, code - cfg->native_code, patch_type, data);
1902         x86_call_code (code, 0);
1903
1904         return code;
1905 }
1906
1907 #define INST_IGNORES_CFLAGS(opcode) (!(((opcode) == OP_ADC) || ((opcode) == OP_IADC) || ((opcode) == OP_ADC_IMM) || ((opcode) == OP_IADC_IMM) || ((opcode) == OP_SBB) || ((opcode) == OP_ISBB) || ((opcode) == OP_SBB_IMM) || ((opcode) == OP_ISBB_IMM)))
1908
1909 /*
1910  * mono_peephole_pass_1:
1911  *
1912  *   Perform peephole opts which should/can be performed before local regalloc
1913  */
1914 void
1915 mono_arch_peephole_pass_1 (MonoCompile *cfg, MonoBasicBlock *bb)
1916 {
1917         MonoInst *ins, *n;
1918
1919         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
1920                 MonoInst *last_ins = mono_inst_prev (ins, FILTER_IL_SEQ_POINT);
1921
1922                 switch (ins->opcode) {
1923                 case OP_IADD_IMM:
1924                 case OP_ADD_IMM:
1925                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
1926                                 /* 
1927                                  * X86_LEA is like ADD, but doesn't have the
1928                                  * sreg1==dreg restriction.
1929                                  */
1930                                 ins->opcode = OP_X86_LEA_MEMBASE;
1931                                 ins->inst_basereg = ins->sreg1;
1932                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
1933                                 ins->opcode = OP_X86_INC_REG;
1934                         break;
1935                 case OP_SUB_IMM:
1936                 case OP_ISUB_IMM:
1937                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS)) {
1938                                 ins->opcode = OP_X86_LEA_MEMBASE;
1939                                 ins->inst_basereg = ins->sreg1;
1940                                 ins->inst_imm = -ins->inst_imm;
1941                         } else if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
1942                                 ins->opcode = OP_X86_DEC_REG;
1943                         break;
1944                 case OP_COMPARE_IMM:
1945                 case OP_ICOMPARE_IMM:
1946                         /* OP_COMPARE_IMM (reg, 0) 
1947                          * --> 
1948                          * OP_X86_TEST_NULL (reg) 
1949                          */
1950                         if (!ins->inst_imm)
1951                                 ins->opcode = OP_X86_TEST_NULL;
1952                         break;
1953                 case OP_X86_COMPARE_MEMBASE_IMM:
1954                         /* 
1955                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
1956                          * OP_X86_COMPARE_MEMBASE_IMM offset(basereg), imm
1957                          * -->
1958                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
1959                          * OP_COMPARE_IMM reg, imm
1960                          *
1961                          * Note: if imm = 0 then OP_COMPARE_IMM replaced with OP_X86_TEST_NULL
1962                          */
1963                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG) &&
1964                             ins->inst_basereg == last_ins->inst_destbasereg &&
1965                             ins->inst_offset == last_ins->inst_offset) {
1966                                         ins->opcode = OP_COMPARE_IMM;
1967                                         ins->sreg1 = last_ins->sreg1;
1968
1969                                         /* check if we can remove cmp reg,0 with test null */
1970                                         if (!ins->inst_imm)
1971                                                 ins->opcode = OP_X86_TEST_NULL;
1972                                 }
1973
1974                         break;                  
1975                 case OP_X86_PUSH_MEMBASE:
1976                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG ||
1977                                          last_ins->opcode == OP_STORE_MEMBASE_REG) &&
1978                             ins->inst_basereg == last_ins->inst_destbasereg &&
1979                             ins->inst_offset == last_ins->inst_offset) {
1980                                     ins->opcode = OP_X86_PUSH;
1981                                     ins->sreg1 = last_ins->sreg1;
1982                         }
1983                         break;
1984                 }
1985
1986                 mono_peephole_ins (bb, ins);
1987         }
1988 }
1989
1990 void
1991 mono_arch_peephole_pass_2 (MonoCompile *cfg, MonoBasicBlock *bb)
1992 {
1993         MonoInst *ins, *n;
1994
1995         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
1996                 switch (ins->opcode) {
1997                 case OP_ICONST:
1998                         /* reg = 0 -> XOR (reg, reg) */
1999                         /* XOR sets cflags on x86, so we cant do it always */
2000                         if (ins->inst_c0 == 0 && (!ins->next || (ins->next && INST_IGNORES_CFLAGS (ins->next->opcode)))) {
2001                                 MonoInst *ins2;
2002
2003                                 ins->opcode = OP_IXOR;
2004                                 ins->sreg1 = ins->dreg;
2005                                 ins->sreg2 = ins->dreg;
2006
2007                                 /* 
2008                                  * Convert succeeding STORE_MEMBASE_IMM 0 ins to STORE_MEMBASE_REG 
2009                                  * since it takes 3 bytes instead of 7.
2010                                  */
2011                                 for (ins2 = mono_inst_next (ins, FILTER_IL_SEQ_POINT); ins2; ins2 = ins2->next) {
2012                                         if ((ins2->opcode == OP_STORE_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2013                                                 ins2->opcode = OP_STORE_MEMBASE_REG;
2014                                                 ins2->sreg1 = ins->dreg;
2015                                         }
2016                                         else if ((ins2->opcode == OP_STOREI4_MEMBASE_IMM) && (ins2->inst_imm == 0)) {
2017                                                 ins2->opcode = OP_STOREI4_MEMBASE_REG;
2018                                                 ins2->sreg1 = ins->dreg;
2019                                         }
2020                                         else if ((ins2->opcode == OP_STOREI1_MEMBASE_IMM) || (ins2->opcode == OP_STOREI2_MEMBASE_IMM)) {
2021                                                 /* Continue iteration */
2022                                         }
2023                                         else
2024                                                 break;
2025                                 }
2026                         }
2027                         break;
2028                 case OP_IADD_IMM:
2029                 case OP_ADD_IMM:
2030                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2031                                 ins->opcode = OP_X86_INC_REG;
2032                         break;
2033                 case OP_ISUB_IMM:
2034                 case OP_SUB_IMM:
2035                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
2036                                 ins->opcode = OP_X86_DEC_REG;
2037                         break;
2038                 }
2039
2040                 mono_peephole_ins (bb, ins);
2041         }
2042 }
2043
2044 /*
2045  * mono_arch_lowering_pass:
2046  *
2047  *  Converts complex opcodes into simpler ones so that each IR instruction
2048  * corresponds to one machine instruction.
2049  */
2050 void
2051 mono_arch_lowering_pass (MonoCompile *cfg, MonoBasicBlock *bb)
2052 {
2053         MonoInst *ins, *next;
2054
2055         /*
2056          * FIXME: Need to add more instructions, but the current machine 
2057          * description can't model some parts of the composite instructions like
2058          * cdq.
2059          */
2060         MONO_BB_FOR_EACH_INS_SAFE (bb, next, ins) {
2061                 switch (ins->opcode) {
2062                 case OP_IREM_IMM:
2063                 case OP_IDIV_IMM:
2064                 case OP_IDIV_UN_IMM:
2065                 case OP_IREM_UN_IMM:
2066                         /* 
2067                          * Keep the cases where we could generated optimized code, otherwise convert
2068                          * to the non-imm variant.
2069                          */
2070                         if ((ins->opcode == OP_IREM_IMM) && mono_is_power_of_two (ins->inst_imm) >= 0)
2071                                 break;
2072                         mono_decompose_op_imm (cfg, bb, ins);
2073                         break;
2074                 default:
2075                         break;
2076                 }
2077         }
2078
2079         bb->max_vreg = cfg->next_vreg;
2080 }
2081
2082 static const int 
2083 branch_cc_table [] = {
2084         X86_CC_EQ, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2085         X86_CC_NE, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
2086         X86_CC_O, X86_CC_NO, X86_CC_C, X86_CC_NC
2087 };
2088
2089 /* Maps CMP_... constants to X86_CC_... constants */
2090 static const int
2091 cc_table [] = {
2092         X86_CC_EQ, X86_CC_NE, X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT,
2093         X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT
2094 };
2095
2096 static const int
2097 cc_signed_table [] = {
2098         TRUE, TRUE, TRUE, TRUE, TRUE, TRUE,
2099         FALSE, FALSE, FALSE, FALSE
2100 };
2101
2102 static unsigned char*
2103 emit_float_to_int (MonoCompile *cfg, guchar *code, int dreg, int size, gboolean is_signed)
2104 {
2105 #define XMM_TEMP_REG 0
2106         /*This SSE2 optimization must not be done which OPT_SIMD in place as it clobbers xmm0.*/
2107         /*The xmm pass decomposes OP_FCONV_ ops anyway anyway.*/
2108         if (cfg->opt & MONO_OPT_SSE2 && size < 8 && !(cfg->opt & MONO_OPT_SIMD)) {
2109                 /* optimize by assigning a local var for this use so we avoid
2110                  * the stack manipulations */
2111                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2112                 x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
2113                 x86_movsd_reg_membase (code, XMM_TEMP_REG, X86_ESP, 0);
2114                 x86_cvttsd2si (code, dreg, XMM_TEMP_REG);
2115                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
2116                 if (size == 1)
2117                         x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2118                 else if (size == 2)
2119                         x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2120                 return code;
2121         }
2122         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
2123         x86_fnstcw_membase(code, X86_ESP, 0);
2124         x86_mov_reg_membase (code, dreg, X86_ESP, 0, 2);
2125         x86_alu_reg_imm (code, X86_OR, dreg, 0xc00);
2126         x86_mov_membase_reg (code, X86_ESP, 2, dreg, 2);
2127         x86_fldcw_membase (code, X86_ESP, 2);
2128         if (size == 8) {
2129                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
2130                 x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
2131                 x86_pop_reg (code, dreg);
2132                 /* FIXME: need the high register 
2133                  * x86_pop_reg (code, dreg_high);
2134                  */
2135         } else {
2136                 x86_push_reg (code, X86_EAX); // SP = SP - 4
2137                 x86_fist_pop_membase (code, X86_ESP, 0, FALSE);
2138                 x86_pop_reg (code, dreg);
2139         }
2140         x86_fldcw_membase (code, X86_ESP, 0);
2141         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
2142
2143         if (size == 1)
2144                 x86_widen_reg (code, dreg, dreg, is_signed, FALSE);
2145         else if (size == 2)
2146                 x86_widen_reg (code, dreg, dreg, is_signed, TRUE);
2147         return code;
2148 }
2149
2150 static unsigned char*
2151 mono_emit_stack_alloc (MonoCompile *cfg, guchar *code, MonoInst* tree)
2152 {
2153         int sreg = tree->sreg1;
2154         int need_touch = FALSE;
2155
2156 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
2157         need_touch = TRUE;
2158 #endif
2159
2160         if (need_touch) {
2161                 guint8* br[5];
2162
2163                 /*
2164                  * Under Windows:
2165                  * If requested stack size is larger than one page,
2166                  * perform stack-touch operation
2167                  */
2168                 /*
2169                  * Generate stack probe code.
2170                  * Under Windows, it is necessary to allocate one page at a time,
2171                  * "touching" stack after each successful sub-allocation. This is
2172                  * because of the way stack growth is implemented - there is a
2173                  * guard page before the lowest stack page that is currently commited.
2174                  * Stack normally grows sequentially so OS traps access to the
2175                  * guard page and commits more pages when needed.
2176                  */
2177                 x86_test_reg_imm (code, sreg, ~0xFFF);
2178                 br[0] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2179
2180                 br[2] = code; /* loop */
2181                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
2182                 x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
2183
2184                 /* 
2185                  * By the end of the loop, sreg2 is smaller than 0x1000, so the init routine
2186                  * that follows only initializes the last part of the area.
2187                  */
2188                 /* Same as the init code below with size==0x1000 */
2189                 if (tree->flags & MONO_INST_INIT) {
2190                         x86_push_reg (code, X86_EAX);
2191                         x86_push_reg (code, X86_ECX);
2192                         x86_push_reg (code, X86_EDI);
2193                         x86_mov_reg_imm (code, X86_ECX, (0x1000 >> 2));
2194                         x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);                              
2195                         if (cfg->param_area)
2196                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12 + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2197                         else
2198                                 x86_lea_membase (code, X86_EDI, X86_ESP, 12);
2199                         x86_cld (code);
2200                         x86_prefix (code, X86_REP_PREFIX);
2201                         x86_stosl (code);
2202                         x86_pop_reg (code, X86_EDI);
2203                         x86_pop_reg (code, X86_ECX);
2204                         x86_pop_reg (code, X86_EAX);
2205                 }
2206
2207                 x86_alu_reg_imm (code, X86_SUB, sreg, 0x1000);
2208                 x86_alu_reg_imm (code, X86_CMP, sreg, 0x1000);
2209                 br[3] = code; x86_branch8 (code, X86_CC_AE, 0, FALSE);
2210                 x86_patch (br[3], br[2]);
2211                 x86_test_reg_reg (code, sreg, sreg);
2212                 br[4] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
2213                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2214
2215                 br[1] = code; x86_jump8 (code, 0);
2216
2217                 x86_patch (br[0], code);
2218                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, sreg);
2219                 x86_patch (br[1], code);
2220                 x86_patch (br[4], code);
2221         }
2222         else
2223                 x86_alu_reg_reg (code, X86_SUB, X86_ESP, tree->sreg1);
2224
2225         if (tree->flags & MONO_INST_INIT) {
2226                 int offset = 0;
2227                 if (tree->dreg != X86_EAX && sreg != X86_EAX) {
2228                         x86_push_reg (code, X86_EAX);
2229                         offset += 4;
2230                 }
2231                 if (tree->dreg != X86_ECX && sreg != X86_ECX) {
2232                         x86_push_reg (code, X86_ECX);
2233                         offset += 4;
2234                 }
2235                 if (tree->dreg != X86_EDI && sreg != X86_EDI) {
2236                         x86_push_reg (code, X86_EDI);
2237                         offset += 4;
2238                 }
2239                 
2240                 x86_shift_reg_imm (code, X86_SHR, sreg, 2);
2241                 if (sreg != X86_ECX)
2242                         x86_mov_reg_reg (code, X86_ECX, sreg, 4);
2243                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EAX);
2244                                 
2245                 if (cfg->param_area)
2246                         x86_lea_membase (code, X86_EDI, X86_ESP, offset + ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
2247                 else
2248                         x86_lea_membase (code, X86_EDI, X86_ESP, offset);
2249                 x86_cld (code);
2250                 x86_prefix (code, X86_REP_PREFIX);
2251                 x86_stosl (code);
2252                 
2253                 if (tree->dreg != X86_EDI && sreg != X86_EDI)
2254                         x86_pop_reg (code, X86_EDI);
2255                 if (tree->dreg != X86_ECX && sreg != X86_ECX)
2256                         x86_pop_reg (code, X86_ECX);
2257                 if (tree->dreg != X86_EAX && sreg != X86_EAX)
2258                         x86_pop_reg (code, X86_EAX);
2259         }
2260         return code;
2261 }
2262
2263
2264 static guint8*
2265 emit_move_return_value (MonoCompile *cfg, MonoInst *ins, guint8 *code)
2266 {
2267         /* Move return value to the target register */
2268         switch (ins->opcode) {
2269         case OP_CALL:
2270         case OP_CALL_REG:
2271         case OP_CALL_MEMBASE:
2272                 if (ins->dreg != X86_EAX)
2273                         x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
2274                 break;
2275         default:
2276                 break;
2277         }
2278
2279         return code;
2280 }
2281
2282 #ifdef __APPLE__
2283 static int tls_gs_offset;
2284 #endif
2285
2286 gboolean
2287 mono_x86_have_tls_get (void)
2288 {
2289 #ifdef TARGET_MACH
2290         static gboolean have_tls_get = FALSE;
2291         static gboolean inited = FALSE;
2292
2293         if (inited)
2294                 return have_tls_get;
2295
2296 #ifdef MONO_HAVE_FAST_TLS
2297         guint32 *ins;
2298
2299         ins = (guint32*)pthread_getspecific;
2300         /*
2301          * We're looking for these two instructions:
2302          *
2303          * mov    0x4(%esp),%eax
2304          * mov    %gs:[offset](,%eax,4),%eax
2305          */
2306         have_tls_get = ins [0] == 0x0424448b && ins [1] == 0x85048b65;
2307         tls_gs_offset = ins [2];
2308 #endif
2309
2310         inited = TRUE;
2311
2312         return have_tls_get;
2313 #elif defined(TARGET_ANDROID)
2314         return FALSE;
2315 #else
2316         return TRUE;
2317 #endif
2318 }
2319
2320 static guint8*
2321 mono_x86_emit_tls_set (guint8* code, int sreg, int tls_offset)
2322 {
2323 #if defined(__APPLE__)
2324         x86_prefix (code, X86_GS_PREFIX);
2325         x86_mov_mem_reg (code, tls_gs_offset + (tls_offset * 4), sreg, 4);
2326 #elif defined(TARGET_WIN32)
2327         g_assert_not_reached ();
2328 #else
2329         x86_prefix (code, X86_GS_PREFIX);
2330         x86_mov_mem_reg (code, tls_offset, sreg, 4);
2331 #endif
2332         return code;
2333 }
2334
2335 /*
2336  * mono_x86_emit_tls_get:
2337  * @code: buffer to store code to
2338  * @dreg: hard register where to place the result
2339  * @tls_offset: offset info
2340  *
2341  * mono_x86_emit_tls_get emits in @code the native code that puts in
2342  * the dreg register the item in the thread local storage identified
2343  * by tls_offset.
2344  *
2345  * Returns: a pointer to the end of the stored code
2346  */
2347 guint8*
2348 mono_x86_emit_tls_get (guint8* code, int dreg, int tls_offset)
2349 {
2350 #if defined(__APPLE__)
2351         x86_prefix (code, X86_GS_PREFIX);
2352         x86_mov_reg_mem (code, dreg, tls_gs_offset + (tls_offset * 4), 4);
2353 #elif defined(TARGET_WIN32)
2354         /* 
2355          * See the Under the Hood article in the May 1996 issue of Microsoft Systems 
2356          * Journal and/or a disassembly of the TlsGet () function.
2357          */
2358         x86_prefix (code, X86_FS_PREFIX);
2359         x86_mov_reg_mem (code, dreg, 0x18, 4);
2360         if (tls_offset < 64) {
2361                 x86_mov_reg_membase (code, dreg, dreg, 3600 + (tls_offset * 4), 4);
2362         } else {
2363                 guint8 *buf [16];
2364
2365                 g_assert (tls_offset < 0x440);
2366                 /* Load TEB->TlsExpansionSlots */
2367                 x86_mov_reg_membase (code, dreg, dreg, 0xf94, 4);
2368                 x86_test_reg_reg (code, dreg, dreg);
2369                 buf [0] = code;
2370                 x86_branch (code, X86_CC_EQ, code, TRUE);
2371                 x86_mov_reg_membase (code, dreg, dreg, (tls_offset * 4) - 0x100, 4);
2372                 x86_patch (buf [0], code);
2373         }
2374 #else
2375         if (optimize_for_xen) {
2376                 x86_prefix (code, X86_GS_PREFIX);
2377                 x86_mov_reg_mem (code, dreg, 0, 4);
2378                 x86_mov_reg_membase (code, dreg, dreg, tls_offset, 4);
2379         } else {
2380                 x86_prefix (code, X86_GS_PREFIX);
2381                 x86_mov_reg_mem (code, dreg, tls_offset, 4);
2382         }
2383 #endif
2384         return code;
2385 }
2386
2387 static guint8*
2388 emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2389 {
2390         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2391 #if defined(__APPLE__) || defined(__linux__)
2392         if (dreg != offset_reg)
2393                 x86_mov_reg_reg (code, dreg, offset_reg, sizeof (mgreg_t));
2394         x86_prefix (code, X86_GS_PREFIX);
2395         x86_mov_reg_membase (code, dreg, dreg, 0, sizeof (mgreg_t));
2396 #else
2397         g_assert_not_reached ();
2398 #endif
2399         return code;
2400 }
2401
2402 guint8*
2403 mono_x86_emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
2404 {
2405         return emit_tls_get_reg (code, dreg, offset_reg);
2406 }
2407
2408 static guint8*
2409 emit_tls_set_reg (guint8* code, int sreg, int offset_reg)
2410 {
2411         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
2412 #ifdef HOST_WIN32
2413         g_assert_not_reached ();
2414 #elif defined(__APPLE__) || defined(__linux__)
2415         x86_prefix (code, X86_GS_PREFIX);
2416         x86_mov_membase_reg (code, offset_reg, 0, sreg, sizeof (mgreg_t));
2417 #else
2418         g_assert_not_reached ();
2419 #endif
2420         return code;
2421 }
2422  
2423  /*
2424  * mono_arch_translate_tls_offset:
2425  *
2426  *   Translate the TLS offset OFFSET computed by MONO_THREAD_VAR_OFFSET () into a format usable by OP_TLS_GET_REG/OP_TLS_SET_REG.
2427  */
2428 int
2429 mono_arch_translate_tls_offset (int offset)
2430 {
2431 #ifdef __APPLE__
2432         return tls_gs_offset + (offset * 4);
2433 #else
2434         return offset;
2435 #endif
2436 }
2437
2438 /*
2439  * emit_setup_lmf:
2440  *
2441  *   Emit code to initialize an LMF structure at LMF_OFFSET.
2442  */
2443 static guint8*
2444 emit_setup_lmf (MonoCompile *cfg, guint8 *code, gint32 lmf_offset, int cfa_offset)
2445 {
2446         /* save all caller saved regs */
2447         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), X86_EBX, sizeof (mgreg_t));
2448         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx));
2449         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), X86_EDI, sizeof (mgreg_t));
2450         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi));
2451         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), X86_ESI, sizeof (mgreg_t));
2452         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi));
2453         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), X86_EBP, sizeof (mgreg_t));
2454
2455         /* save the current IP */
2456         if (cfg->compile_aot) {
2457                 /* This pushes the current ip */
2458                 x86_call_imm (code, 0);
2459                 x86_pop_reg (code, X86_EAX);
2460         } else {
2461                 mono_add_patch_info (cfg, code + 1 - cfg->native_code, MONO_PATCH_INFO_IP, NULL);
2462                 x86_mov_reg_imm (code, X86_EAX, 0);
2463         }
2464         x86_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), X86_EAX, sizeof (mgreg_t));
2465
2466         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, eip), SLOT_NOREF);
2467         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebp), SLOT_NOREF);
2468         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), SLOT_NOREF);
2469         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), SLOT_NOREF);
2470         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), SLOT_NOREF);
2471         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esp), SLOT_NOREF);
2472         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, method), SLOT_NOREF);
2473         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, lmf_addr), SLOT_NOREF);
2474         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset + lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, previous_lmf), SLOT_NOREF);
2475
2476         return code;
2477 }
2478
2479 #define REAL_PRINT_REG(text,reg) \
2480 mono_assert (reg >= 0); \
2481 x86_push_reg (code, X86_EAX); \
2482 x86_push_reg (code, X86_EDX); \
2483 x86_push_reg (code, X86_ECX); \
2484 x86_push_reg (code, reg); \
2485 x86_push_imm (code, reg); \
2486 x86_push_imm (code, text " %d %p\n"); \
2487 x86_mov_reg_imm (code, X86_EAX, printf); \
2488 x86_call_reg (code, X86_EAX); \
2489 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 3*4); \
2490 x86_pop_reg (code, X86_ECX); \
2491 x86_pop_reg (code, X86_EDX); \
2492 x86_pop_reg (code, X86_EAX);
2493
2494 /* REAL_PRINT_REG does not appear to be used, and was not adapted to work with Native Client. */
2495 #ifdef __native__client_codegen__
2496 #define REAL_PRINT_REG(text, reg) g_assert_not_reached()
2497 #endif
2498
2499 /* benchmark and set based on cpu */
2500 #define LOOP_ALIGNMENT 8
2501 #define bb_is_loop_start(bb) ((bb)->loop_body_start && (bb)->nesting)
2502
2503 #ifndef DISABLE_JIT
2504 void
2505 mono_arch_output_basic_block (MonoCompile *cfg, MonoBasicBlock *bb)
2506 {
2507         MonoInst *ins;
2508         MonoCallInst *call;
2509         guint offset;
2510         guint8 *code = cfg->native_code + cfg->code_len;
2511         int max_len, cpos;
2512
2513         if (cfg->opt & MONO_OPT_LOOP) {
2514                 int pad, align = LOOP_ALIGNMENT;
2515                 /* set alignment depending on cpu */
2516                 if (bb_is_loop_start (bb) && (pad = (cfg->code_len & (align - 1)))) {
2517                         pad = align - pad;
2518                         /*g_print ("adding %d pad at %x to loop in %s\n", pad, cfg->code_len, cfg->method->name);*/
2519                         x86_padding (code, pad);
2520                         cfg->code_len += pad;
2521                         bb->native_offset = cfg->code_len;
2522                 }
2523         }
2524 #ifdef __native_client_codegen__
2525         {
2526                 /* For Native Client, all indirect call/jump targets must be   */
2527                 /* 32-byte aligned.  Exception handler blocks are jumped to    */
2528                 /* indirectly as well.                                         */
2529                 gboolean bb_needs_alignment = (bb->flags & BB_INDIRECT_JUMP_TARGET) ||
2530                         (bb->flags & BB_EXCEPTION_HANDLER);
2531
2532                 /* if ((cfg->code_len & kNaClAlignmentMask) != 0) { */
2533                 if ( bb_needs_alignment && ((cfg->code_len & kNaClAlignmentMask) != 0)) {
2534             int pad = kNaClAlignment - (cfg->code_len & kNaClAlignmentMask);
2535             if (pad != kNaClAlignment) code = mono_arch_nacl_pad(code, pad);
2536             cfg->code_len += pad;
2537             bb->native_offset = cfg->code_len;
2538                 }
2539         }
2540 #endif  /* __native_client_codegen__ */
2541         if (cfg->verbose_level > 2)
2542                 g_print ("Basic block %d starting at offset 0x%x\n", bb->block_num, bb->native_offset);
2543
2544         cpos = bb->max_offset;
2545
2546         if ((cfg->prof_options & MONO_PROFILE_COVERAGE) && cfg->coverage_info) {
2547                 MonoProfileCoverageInfo *cov = cfg->coverage_info;
2548                 g_assert (!cfg->compile_aot);
2549                 cpos += 6;
2550
2551                 cov->data [bb->dfn].cil_code = bb->cil_code;
2552                 /* this is not thread save, but good enough */
2553                 x86_inc_mem (code, &cov->data [bb->dfn].count); 
2554         }
2555
2556         offset = code - cfg->native_code;
2557
2558         mono_debug_open_block (cfg, bb, offset);
2559
2560     if (mono_break_at_bb_method && mono_method_desc_full_match (mono_break_at_bb_method, cfg->method) && bb->block_num == mono_break_at_bb_bb_num)
2561                 x86_breakpoint (code);
2562
2563         MONO_BB_FOR_EACH_INS (bb, ins) {
2564                 offset = code - cfg->native_code;
2565
2566                 max_len = ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
2567
2568 #define EXTRA_CODE_SPACE (NACL_SIZE (16, 16 + kNaClAlignment))
2569
2570                 if (G_UNLIKELY (offset > (cfg->code_size - max_len - EXTRA_CODE_SPACE))) {
2571                         cfg->code_size *= 2;
2572                         cfg->native_code = mono_realloc_native_code(cfg);
2573                         code = cfg->native_code + offset;
2574                         cfg->stat_code_reallocs++;
2575                 }
2576
2577                 if (cfg->debug_info)
2578                         mono_debug_record_line_number (cfg, ins, offset);
2579
2580                 switch (ins->opcode) {
2581                 case OP_BIGMUL:
2582                         x86_mul_reg (code, ins->sreg2, TRUE);
2583                         break;
2584                 case OP_BIGMUL_UN:
2585                         x86_mul_reg (code, ins->sreg2, FALSE);
2586                         break;
2587                 case OP_X86_SETEQ_MEMBASE:
2588                 case OP_X86_SETNE_MEMBASE:
2589                         x86_set_membase (code, ins->opcode == OP_X86_SETEQ_MEMBASE ? X86_CC_EQ : X86_CC_NE,
2590                                          ins->inst_basereg, ins->inst_offset, TRUE);
2591                         break;
2592                 case OP_STOREI1_MEMBASE_IMM:
2593                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 1);
2594                         break;
2595                 case OP_STOREI2_MEMBASE_IMM:
2596                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 2);
2597                         break;
2598                 case OP_STORE_MEMBASE_IMM:
2599                 case OP_STOREI4_MEMBASE_IMM:
2600                         x86_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 4);
2601                         break;
2602                 case OP_STOREI1_MEMBASE_REG:
2603                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 1);
2604                         break;
2605                 case OP_STOREI2_MEMBASE_REG:
2606                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 2);
2607                         break;
2608                 case OP_STORE_MEMBASE_REG:
2609                 case OP_STOREI4_MEMBASE_REG:
2610                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 4);
2611                         break;
2612                 case OP_STORE_MEM_IMM:
2613                         x86_mov_mem_imm (code, ins->inst_p0, ins->inst_c0, 4);
2614                         break;
2615                 case OP_LOADU4_MEM:
2616                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2617                         break;
2618                 case OP_LOAD_MEM:
2619                 case OP_LOADI4_MEM:
2620                         /* These are created by the cprop pass so they use inst_imm as the source */
2621                         x86_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
2622                         break;
2623                 case OP_LOADU1_MEM:
2624                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, FALSE);
2625                         break;
2626                 case OP_LOADU2_MEM:
2627                         x86_widen_mem (code, ins->dreg, ins->inst_imm, FALSE, TRUE);
2628                         break;
2629                 case OP_LOAD_MEMBASE:
2630                 case OP_LOADI4_MEMBASE:
2631                 case OP_LOADU4_MEMBASE:
2632                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 4);
2633                         break;
2634                 case OP_LOADU1_MEMBASE:
2635                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE);
2636                         break;
2637                 case OP_LOADI1_MEMBASE:
2638                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
2639                         break;
2640                 case OP_LOADU2_MEMBASE:
2641                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE);
2642                         break;
2643                 case OP_LOADI2_MEMBASE:
2644                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
2645                         break;
2646                 case OP_ICONV_TO_I1:
2647                 case OP_SEXT_I1:
2648                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, FALSE);
2649                         break;
2650                 case OP_ICONV_TO_I2:
2651                 case OP_SEXT_I2:
2652                         x86_widen_reg (code, ins->dreg, ins->sreg1, TRUE, TRUE);
2653                         break;
2654                 case OP_ICONV_TO_U1:
2655                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, FALSE);
2656                         break;
2657                 case OP_ICONV_TO_U2:
2658                         x86_widen_reg (code, ins->dreg, ins->sreg1, FALSE, TRUE);
2659                         break;
2660                 case OP_COMPARE:
2661                 case OP_ICOMPARE:
2662                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
2663                         break;
2664                 case OP_COMPARE_IMM:
2665                 case OP_ICOMPARE_IMM:
2666                         x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
2667                         break;
2668                 case OP_X86_COMPARE_MEMBASE_REG:
2669                         x86_alu_membase_reg (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2670                         break;
2671                 case OP_X86_COMPARE_MEMBASE_IMM:
2672                         x86_alu_membase_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2673                         break;
2674                 case OP_X86_COMPARE_MEMBASE8_IMM:
2675                         x86_alu_membase8_imm (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2676                         break;
2677                 case OP_X86_COMPARE_REG_MEMBASE:
2678                         x86_alu_reg_membase (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset);
2679                         break;
2680                 case OP_X86_COMPARE_MEM_IMM:
2681                         x86_alu_mem_imm (code, X86_CMP, ins->inst_offset, ins->inst_imm);
2682                         break;
2683                 case OP_X86_TEST_NULL:
2684                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
2685                         break;
2686                 case OP_X86_ADD_MEMBASE_IMM:
2687                         x86_alu_membase_imm (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2688                         break;
2689                 case OP_X86_ADD_REG_MEMBASE:
2690                         x86_alu_reg_membase (code, X86_ADD, ins->sreg1, ins->sreg2, ins->inst_offset);
2691                         break;
2692                 case OP_X86_SUB_MEMBASE_IMM:
2693                         x86_alu_membase_imm (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2694                         break;
2695                 case OP_X86_SUB_REG_MEMBASE:
2696                         x86_alu_reg_membase (code, X86_SUB, ins->sreg1, ins->sreg2, ins->inst_offset);
2697                         break;
2698                 case OP_X86_AND_MEMBASE_IMM:
2699                         x86_alu_membase_imm (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2700                         break;
2701                 case OP_X86_OR_MEMBASE_IMM:
2702                         x86_alu_membase_imm (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2703                         break;
2704                 case OP_X86_XOR_MEMBASE_IMM:
2705                         x86_alu_membase_imm (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->inst_imm);
2706                         break;
2707                 case OP_X86_ADD_MEMBASE_REG:
2708                         x86_alu_membase_reg (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2709                         break;
2710                 case OP_X86_SUB_MEMBASE_REG:
2711                         x86_alu_membase_reg (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2712                         break;
2713                 case OP_X86_AND_MEMBASE_REG:
2714                         x86_alu_membase_reg (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2715                         break;
2716                 case OP_X86_OR_MEMBASE_REG:
2717                         x86_alu_membase_reg (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2718                         break;
2719                 case OP_X86_XOR_MEMBASE_REG:
2720                         x86_alu_membase_reg (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->sreg2);
2721                         break;
2722                 case OP_X86_INC_MEMBASE:
2723                         x86_inc_membase (code, ins->inst_basereg, ins->inst_offset);
2724                         break;
2725                 case OP_X86_INC_REG:
2726                         x86_inc_reg (code, ins->dreg);
2727                         break;
2728                 case OP_X86_DEC_MEMBASE:
2729                         x86_dec_membase (code, ins->inst_basereg, ins->inst_offset);
2730                         break;
2731                 case OP_X86_DEC_REG:
2732                         x86_dec_reg (code, ins->dreg);
2733                         break;
2734                 case OP_X86_MUL_REG_MEMBASE:
2735                         x86_imul_reg_membase (code, ins->sreg1, ins->sreg2, ins->inst_offset);
2736                         break;
2737                 case OP_X86_AND_REG_MEMBASE:
2738                         x86_alu_reg_membase (code, X86_AND, ins->sreg1, ins->sreg2, ins->inst_offset);
2739                         break;
2740                 case OP_X86_OR_REG_MEMBASE:
2741                         x86_alu_reg_membase (code, X86_OR, ins->sreg1, ins->sreg2, ins->inst_offset);
2742                         break;
2743                 case OP_X86_XOR_REG_MEMBASE:
2744                         x86_alu_reg_membase (code, X86_XOR, ins->sreg1, ins->sreg2, ins->inst_offset);
2745                         break;
2746                 case OP_BREAK:
2747                         x86_breakpoint (code);
2748                         break;
2749                 case OP_RELAXED_NOP:
2750                         x86_prefix (code, X86_REP_PREFIX);
2751                         x86_nop (code);
2752                         break;
2753                 case OP_HARD_NOP:
2754                         x86_nop (code);
2755                         break;
2756                 case OP_NOP:
2757                 case OP_DUMMY_USE:
2758                 case OP_DUMMY_STORE:
2759                 case OP_DUMMY_ICONST:
2760                 case OP_DUMMY_R8CONST:
2761                 case OP_NOT_REACHED:
2762                 case OP_NOT_NULL:
2763                         break;
2764                 case OP_IL_SEQ_POINT:
2765                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
2766                         break;
2767                 case OP_SEQ_POINT: {
2768                         int i;
2769
2770                         if (cfg->compile_aot)
2771                                 NOT_IMPLEMENTED;
2772
2773                         /* Have to use ecx as a temp reg since this can occur after OP_SETRET */
2774
2775                         /* 
2776                          * We do this _before_ the breakpoint, so single stepping after
2777                          * a breakpoint is hit will step to the next IL offset.
2778                          */
2779                         if (ins->flags & MONO_INST_SINGLE_STEP_LOC) {
2780                                 MonoInst *var = cfg->arch.ss_tramp_var;
2781                                 guint8 *br [1];
2782
2783                                 g_assert (var);
2784                                 g_assert (var->opcode == OP_REGOFFSET);
2785                                 /* Load ss_tramp_var */
2786                                 /* This is equal to &ss_trampoline */
2787                                 x86_mov_reg_membase (code, X86_ECX, var->inst_basereg, var->inst_offset, sizeof (mgreg_t));
2788                                 x86_alu_membase_imm (code, X86_CMP, X86_ECX, 0, 0);
2789                                 br[0] = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
2790                                 x86_call_membase (code, X86_ECX, 0);
2791                                 x86_patch (br [0], code);
2792                         }
2793
2794                         /*
2795                          * Many parts of sdb depend on the ip after the single step trampoline call to be equal to the seq point offset.
2796                          * This means we have to put the loading of bp_tramp_var after the offset.
2797                          */
2798
2799                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
2800
2801                         MonoInst *var = cfg->arch.bp_tramp_var;
2802
2803                         g_assert (var);
2804                         g_assert (var->opcode == OP_REGOFFSET);
2805                         /* Load the address of the bp trampoline */
2806                         /* This needs to be constant size */
2807                         guint8 *start = code;
2808                         x86_mov_reg_membase (code, X86_ECX, var->inst_basereg, var->inst_offset, 4);
2809                         if (code < start + OP_SEQ_POINT_BP_OFFSET) {
2810                                 int size = start + OP_SEQ_POINT_BP_OFFSET - code;
2811                                 x86_padding (code, size);
2812                         }
2813                         /* 
2814                          * A placeholder for a possible breakpoint inserted by
2815                          * mono_arch_set_breakpoint ().
2816                          */
2817                         for (i = 0; i < 2; ++i)
2818                                 x86_nop (code);
2819                         /*
2820                          * Add an additional nop so skipping the bp doesn't cause the ip to point
2821                          * to another IL offset.
2822                          */
2823                         x86_nop (code);
2824                         break;
2825                 }
2826                 case OP_ADDCC:
2827                 case OP_IADDCC:
2828                 case OP_IADD:
2829                         x86_alu_reg_reg (code, X86_ADD, ins->sreg1, ins->sreg2);
2830                         break;
2831                 case OP_ADC:
2832                 case OP_IADC:
2833                         x86_alu_reg_reg (code, X86_ADC, ins->sreg1, ins->sreg2);
2834                         break;
2835                 case OP_ADDCC_IMM:
2836                 case OP_ADD_IMM:
2837                 case OP_IADD_IMM:
2838                         x86_alu_reg_imm (code, X86_ADD, ins->dreg, ins->inst_imm);
2839                         break;
2840                 case OP_ADC_IMM:
2841                 case OP_IADC_IMM:
2842                         x86_alu_reg_imm (code, X86_ADC, ins->dreg, ins->inst_imm);
2843                         break;
2844                 case OP_SUBCC:
2845                 case OP_ISUBCC:
2846                 case OP_ISUB:
2847                         x86_alu_reg_reg (code, X86_SUB, ins->sreg1, ins->sreg2);
2848                         break;
2849                 case OP_SBB:
2850                 case OP_ISBB:
2851                         x86_alu_reg_reg (code, X86_SBB, ins->sreg1, ins->sreg2);
2852                         break;
2853                 case OP_SUBCC_IMM:
2854                 case OP_SUB_IMM:
2855                 case OP_ISUB_IMM:
2856                         x86_alu_reg_imm (code, X86_SUB, ins->dreg, ins->inst_imm);
2857                         break;
2858                 case OP_SBB_IMM:
2859                 case OP_ISBB_IMM:
2860                         x86_alu_reg_imm (code, X86_SBB, ins->dreg, ins->inst_imm);
2861                         break;
2862                 case OP_IAND:
2863                         x86_alu_reg_reg (code, X86_AND, ins->sreg1, ins->sreg2);
2864                         break;
2865                 case OP_AND_IMM:
2866                 case OP_IAND_IMM:
2867                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_imm);
2868                         break;
2869                 case OP_IDIV:
2870                 case OP_IREM:
2871 #if defined( __native_client_codegen__ )
2872                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2873                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2874 #endif
2875                         /* 
2876                          * The code is the same for div/rem, the allocator will allocate dreg
2877                          * to RAX/RDX as appropriate.
2878                          */
2879                         if (ins->sreg2 == X86_EDX) {
2880                                 /* cdq clobbers this */
2881                                 x86_push_reg (code, ins->sreg2);
2882                                 x86_cdq (code);
2883                                 x86_div_membase (code, X86_ESP, 0, TRUE);
2884                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2885                         } else {
2886                                 x86_cdq (code);
2887                                 x86_div_reg (code, ins->sreg2, TRUE);
2888                         }
2889                         break;
2890                 case OP_IDIV_UN:
2891                 case OP_IREM_UN:
2892 #if defined( __native_client_codegen__ )
2893                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0);
2894                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, TRUE, "DivideByZeroException");
2895 #endif
2896                         if (ins->sreg2 == X86_EDX) {
2897                                 x86_push_reg (code, ins->sreg2);
2898                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2899                                 x86_div_membase (code, X86_ESP, 0, FALSE);
2900                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);                            
2901                         } else {
2902                                 x86_alu_reg_reg (code, X86_XOR, X86_EDX, X86_EDX);
2903                                 x86_div_reg (code, ins->sreg2, FALSE);
2904                         }
2905                         break;
2906                 case OP_DIV_IMM:
2907 #if defined( __native_client_codegen__ )
2908                         if (ins->inst_imm == 0) {
2909                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "DivideByZeroException");
2910                                 x86_jump32 (code, 0);
2911                                 break;
2912                         }
2913 #endif
2914                         x86_mov_reg_imm (code, ins->sreg2, ins->inst_imm);
2915                         x86_cdq (code);
2916                         x86_div_reg (code, ins->sreg2, TRUE);
2917                         break;
2918                 case OP_IREM_IMM: {
2919                         int power = mono_is_power_of_two (ins->inst_imm);
2920
2921                         g_assert (ins->sreg1 == X86_EAX);
2922                         g_assert (ins->dreg == X86_EAX);
2923                         g_assert (power >= 0);
2924
2925                         if (power == 1) {
2926                                 /* Based on http://compilers.iecc.com/comparch/article/93-04-079 */
2927                                 x86_cdq (code);
2928                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, 1);
2929                                 /* 
2930                                  * If the divident is >= 0, this does not nothing. If it is positive, it
2931                                  * it transforms %eax=0 into %eax=0, and %eax=1 into %eax=-1.
2932                                  */
2933                                 x86_alu_reg_reg (code, X86_XOR, X86_EAX, X86_EDX);
2934                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
2935                         } else if (power == 0) {
2936                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
2937                         } else {
2938                                 /* Based on gcc code */
2939
2940                                 /* Add compensation for negative dividents */
2941                                 x86_cdq (code);
2942                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, 32 - power);
2943                                 x86_alu_reg_reg (code, X86_ADD, X86_EAX, X86_EDX);
2944                                 /* Compute remainder */
2945                                 x86_alu_reg_imm (code, X86_AND, X86_EAX, (1 << power) - 1);
2946                                 /* Remove compensation */
2947                                 x86_alu_reg_reg (code, X86_SUB, X86_EAX, X86_EDX);
2948                         }
2949                         break;
2950                 }
2951                 case OP_IOR:
2952                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
2953                         break;
2954                 case OP_OR_IMM:
2955                 case OP_IOR_IMM:
2956                         x86_alu_reg_imm (code, X86_OR, ins->sreg1, ins->inst_imm);
2957                         break;
2958                 case OP_IXOR:
2959                         x86_alu_reg_reg (code, X86_XOR, ins->sreg1, ins->sreg2);
2960                         break;
2961                 case OP_XOR_IMM:
2962                 case OP_IXOR_IMM:
2963                         x86_alu_reg_imm (code, X86_XOR, ins->sreg1, ins->inst_imm);
2964                         break;
2965                 case OP_ISHL:
2966                         g_assert (ins->sreg2 == X86_ECX);
2967                         x86_shift_reg (code, X86_SHL, ins->dreg);
2968                         break;
2969                 case OP_ISHR:
2970                         g_assert (ins->sreg2 == X86_ECX);
2971                         x86_shift_reg (code, X86_SAR, ins->dreg);
2972                         break;
2973                 case OP_SHR_IMM:
2974                 case OP_ISHR_IMM:
2975                         x86_shift_reg_imm (code, X86_SAR, ins->dreg, ins->inst_imm);
2976                         break;
2977                 case OP_SHR_UN_IMM:
2978                 case OP_ISHR_UN_IMM:
2979                         x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_imm);
2980                         break;
2981                 case OP_ISHR_UN:
2982                         g_assert (ins->sreg2 == X86_ECX);
2983                         x86_shift_reg (code, X86_SHR, ins->dreg);
2984                         break;
2985                 case OP_SHL_IMM:
2986                 case OP_ISHL_IMM:
2987                         x86_shift_reg_imm (code, X86_SHL, ins->dreg, ins->inst_imm);
2988                         break;
2989                 case OP_LSHL: {
2990                         guint8 *jump_to_end;
2991
2992                         /* handle shifts below 32 bits */
2993                         x86_shld_reg (code, ins->backend.reg3, ins->sreg1);
2994                         x86_shift_reg (code, X86_SHL, ins->sreg1);
2995
2996                         x86_test_reg_imm (code, X86_ECX, 32);
2997                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
2998
2999                         /* handle shift over 32 bit */
3000                         x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
3001                         x86_clear_reg (code, ins->sreg1);
3002                         
3003                         x86_patch (jump_to_end, code);
3004                         }
3005                         break;
3006                 case OP_LSHR: {
3007                         guint8 *jump_to_end;
3008
3009                         /* handle shifts below 32 bits */
3010                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
3011                         x86_shift_reg (code, X86_SAR, ins->backend.reg3);
3012
3013                         x86_test_reg_imm (code, X86_ECX, 32);
3014                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3015
3016                         /* handle shifts over 31 bits */
3017                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3018                         x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 31);
3019                         
3020                         x86_patch (jump_to_end, code);
3021                         }
3022                         break;
3023                 case OP_LSHR_UN: {
3024                         guint8 *jump_to_end;
3025
3026                         /* handle shifts below 32 bits */
3027                         x86_shrd_reg (code, ins->sreg1, ins->backend.reg3);
3028                         x86_shift_reg (code, X86_SHR, ins->backend.reg3);
3029
3030                         x86_test_reg_imm (code, X86_ECX, 32);
3031                         jump_to_end = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3032
3033                         /* handle shifts over 31 bits */
3034                         x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3035                         x86_clear_reg (code, ins->backend.reg3);
3036                         
3037                         x86_patch (jump_to_end, code);
3038                         }
3039                         break;
3040                 case OP_LSHL_IMM:
3041                         if (ins->inst_imm >= 32) {
3042                                 x86_mov_reg_reg (code, ins->backend.reg3, ins->sreg1, 4);
3043                                 x86_clear_reg (code, ins->sreg1);
3044                                 x86_shift_reg_imm (code, X86_SHL, ins->backend.reg3, ins->inst_imm - 32);
3045                         } else {
3046                                 x86_shld_reg_imm (code, ins->backend.reg3, ins->sreg1, ins->inst_imm);
3047                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg1, ins->inst_imm);
3048                         }
3049                         break;
3050                 case OP_LSHR_IMM:
3051                         if (ins->inst_imm >= 32) {
3052                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3,  4);
3053                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, 0x1f);
3054                                 x86_shift_reg_imm (code, X86_SAR, ins->sreg1, ins->inst_imm - 32);
3055                         } else {
3056                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3057                                 x86_shift_reg_imm (code, X86_SAR, ins->backend.reg3, ins->inst_imm);
3058                         }
3059                         break;
3060                 case OP_LSHR_UN_IMM:
3061                         if (ins->inst_imm >= 32) {
3062                                 x86_mov_reg_reg (code, ins->sreg1, ins->backend.reg3, 4);
3063                                 x86_clear_reg (code, ins->backend.reg3);
3064                                 x86_shift_reg_imm (code, X86_SHR, ins->sreg1, ins->inst_imm - 32);
3065                         } else {
3066                                 x86_shrd_reg_imm (code, ins->sreg1, ins->backend.reg3, ins->inst_imm);
3067                                 x86_shift_reg_imm (code, X86_SHR, ins->backend.reg3, ins->inst_imm);
3068                         }
3069                         break;
3070                 case OP_INOT:
3071                         x86_not_reg (code, ins->sreg1);
3072                         break;
3073                 case OP_INEG:
3074                         x86_neg_reg (code, ins->sreg1);
3075                         break;
3076
3077                 case OP_IMUL:
3078                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3079                         break;
3080                 case OP_MUL_IMM:
3081                 case OP_IMUL_IMM:
3082                         switch (ins->inst_imm) {
3083                         case 2:
3084                                 /* MOV r1, r2 */
3085                                 /* ADD r1, r1 */
3086                                 if (ins->dreg != ins->sreg1)
3087                                         x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3088                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3089                                 break;
3090                         case 3:
3091                                 /* LEA r1, [r2 + r2*2] */
3092                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3093                                 break;
3094                         case 5:
3095                                 /* LEA r1, [r2 + r2*4] */
3096                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3097                                 break;
3098                         case 6:
3099                                 /* LEA r1, [r2 + r2*2] */
3100                                 /* ADD r1, r1          */
3101                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3102                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3103                                 break;
3104                         case 9:
3105                                 /* LEA r1, [r2 + r2*8] */
3106                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 3);
3107                                 break;
3108                         case 10:
3109                                 /* LEA r1, [r2 + r2*4] */
3110                                 /* ADD r1, r1          */
3111                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3112                                 x86_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
3113                                 break;
3114                         case 12:
3115                                 /* LEA r1, [r2 + r2*2] */
3116                                 /* SHL r1, 2           */
3117                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
3118                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3119                                 break;
3120                         case 25:
3121                                 /* LEA r1, [r2 + r2*4] */
3122                                 /* LEA r1, [r1 + r1*4] */
3123                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3124                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3125                                 break;
3126                         case 100:
3127                                 /* LEA r1, [r2 + r2*4] */
3128                                 /* SHL r1, 2           */
3129                                 /* LEA r1, [r1 + r1*4] */
3130                                 x86_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
3131                                 x86_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
3132                                 x86_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
3133                                 break;
3134                         default:
3135                                 x86_imul_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_imm);
3136                                 break;
3137                         }
3138                         break;
3139                 case OP_IMUL_OVF:
3140                         x86_imul_reg_reg (code, ins->sreg1, ins->sreg2);
3141                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3142                         break;
3143                 case OP_IMUL_OVF_UN: {
3144                         /* the mul operation and the exception check should most likely be split */
3145                         int non_eax_reg, saved_eax = FALSE, saved_edx = FALSE;
3146                         /*g_assert (ins->sreg2 == X86_EAX);
3147                         g_assert (ins->dreg == X86_EAX);*/
3148                         if (ins->sreg2 == X86_EAX) {
3149                                 non_eax_reg = ins->sreg1;
3150                         } else if (ins->sreg1 == X86_EAX) {
3151                                 non_eax_reg = ins->sreg2;
3152                         } else {
3153                                 /* no need to save since we're going to store to it anyway */
3154                                 if (ins->dreg != X86_EAX) {
3155                                         saved_eax = TRUE;
3156                                         x86_push_reg (code, X86_EAX);
3157                                 }
3158                                 x86_mov_reg_reg (code, X86_EAX, ins->sreg1, 4);
3159                                 non_eax_reg = ins->sreg2;
3160                         }
3161                         if (ins->dreg == X86_EDX) {
3162                                 if (!saved_eax) {
3163                                         saved_eax = TRUE;
3164                                         x86_push_reg (code, X86_EAX);
3165                                 }
3166                         } else if (ins->dreg != X86_EAX) {
3167                                 saved_edx = TRUE;
3168                                 x86_push_reg (code, X86_EDX);
3169                         }
3170                         x86_mul_reg (code, non_eax_reg, FALSE);
3171                         /* save before the check since pop and mov don't change the flags */
3172                         if (ins->dreg != X86_EAX)
3173                                 x86_mov_reg_reg (code, ins->dreg, X86_EAX, 4);
3174                         if (saved_edx)
3175                                 x86_pop_reg (code, X86_EDX);
3176                         if (saved_eax)
3177                                 x86_pop_reg (code, X86_EAX);
3178                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
3179                         break;
3180                 }
3181                 case OP_ICONST:
3182                         x86_mov_reg_imm (code, ins->dreg, ins->inst_c0);
3183                         break;
3184                 case OP_AOTCONST:
3185                         g_assert_not_reached ();
3186                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3187                         x86_mov_reg_imm (code, ins->dreg, 0);
3188                         break;
3189                 case OP_JUMP_TABLE:
3190                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
3191                         x86_mov_reg_imm (code, ins->dreg, 0);
3192                         break;
3193                 case OP_LOAD_GOTADDR:
3194                         g_assert (ins->dreg == MONO_ARCH_GOT_REG);
3195                         code = mono_arch_emit_load_got_addr (cfg->native_code, code, cfg, NULL);
3196                         break;
3197                 case OP_GOT_ENTRY:
3198                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3199                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, 0xf0f0f0f0, 4);
3200                         break;
3201                 case OP_X86_PUSH_GOT_ENTRY:
3202                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_right->inst_i1, ins->inst_right->inst_p0);
3203                         x86_push_membase (code, ins->inst_basereg, 0xf0f0f0f0);
3204                         break;
3205                 case OP_MOVE:
3206                         if (ins->dreg != ins->sreg1)
3207                                 x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3208                         break;
3209                 case OP_TAILCALL: {
3210                         MonoCallInst *call = (MonoCallInst*)ins;
3211                         int pos = 0, i;
3212
3213                         ins->flags |= MONO_INST_GC_CALLSITE;
3214                         ins->backend.pc_offset = code - cfg->native_code;
3215
3216                         /* reset offset to make max_len work */
3217                         offset = code - cfg->native_code;
3218
3219                         g_assert (!cfg->method->save_lmf);
3220
3221                         /* restore callee saved registers */
3222                         for (i = 0; i < X86_NREG; ++i)
3223                                 if (X86_IS_CALLEE_SAVED_REG (i) && cfg->used_int_regs & (1 << i))
3224                                         pos -= 4;
3225                         if (cfg->used_int_regs & (1 << X86_ESI)) {
3226                                 x86_mov_reg_membase (code, X86_ESI, X86_EBP, pos, 4);
3227                                 pos += 4;
3228                         }
3229                         if (cfg->used_int_regs & (1 << X86_EDI)) {
3230                                 x86_mov_reg_membase (code, X86_EDI, X86_EBP, pos, 4);
3231                                 pos += 4;
3232                         }
3233                         if (cfg->used_int_regs & (1 << X86_EBX)) {
3234                                 x86_mov_reg_membase (code, X86_EBX, X86_EBP, pos, 4);
3235                                 pos += 4;
3236                         }
3237
3238                         /* Copy arguments on the stack to our argument area */
3239                         for (i = 0; i < call->stack_usage - call->stack_align_amount; i += 4) {
3240                                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, i, 4);
3241                                 x86_mov_membase_reg (code, X86_EBP, 8 + i, X86_EAX, 4);
3242                         }
3243         
3244                         /* restore ESP/EBP */
3245                         x86_leave (code);
3246                         offset = code - cfg->native_code;
3247                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_METHOD_JUMP, call->method);
3248                         x86_jump32 (code, 0);
3249
3250                         ins->flags |= MONO_INST_GC_CALLSITE;
3251                         cfg->disable_aot = TRUE;
3252                         break;
3253                 }
3254                 case OP_CHECK_THIS:
3255                         /* ensure ins->sreg1 is not NULL
3256                          * note that cmp DWORD PTR [eax], eax is one byte shorter than
3257                          * cmp DWORD PTR [eax], 0
3258                          */
3259                         x86_alu_membase_reg (code, X86_CMP, ins->sreg1, 0, ins->sreg1);
3260                         break;
3261                 case OP_ARGLIST: {
3262                         int hreg = ins->sreg1 == X86_EAX? X86_ECX: X86_EAX;
3263                         x86_push_reg (code, hreg);
3264                         x86_lea_membase (code, hreg, X86_EBP, cfg->sig_cookie);
3265                         x86_mov_membase_reg (code, ins->sreg1, 0, hreg, 4);
3266                         x86_pop_reg (code, hreg);
3267                         break;
3268                 }
3269                 case OP_FCALL:
3270                 case OP_LCALL:
3271                 case OP_VCALL:
3272                 case OP_VCALL2:
3273                 case OP_VOIDCALL:
3274                 case OP_CALL:
3275                 case OP_FCALL_REG:
3276                 case OP_LCALL_REG:
3277                 case OP_VCALL_REG:
3278                 case OP_VCALL2_REG:
3279                 case OP_VOIDCALL_REG:
3280                 case OP_CALL_REG:
3281                 case OP_FCALL_MEMBASE:
3282                 case OP_LCALL_MEMBASE:
3283                 case OP_VCALL_MEMBASE:
3284                 case OP_VCALL2_MEMBASE:
3285                 case OP_VOIDCALL_MEMBASE:
3286                 case OP_CALL_MEMBASE: {
3287                         CallInfo *cinfo;
3288
3289                         call = (MonoCallInst*)ins;
3290                         cinfo = (CallInfo*)call->call_info;
3291
3292                         switch (ins->opcode) {
3293                         case OP_FCALL:
3294                         case OP_LCALL:
3295                         case OP_VCALL:
3296                         case OP_VCALL2:
3297                         case OP_VOIDCALL:
3298                         case OP_CALL:
3299                                 if (ins->flags & MONO_INST_HAS_METHOD)
3300                                         code = emit_call (cfg, code, MONO_PATCH_INFO_METHOD, call->method);
3301                                 else
3302                                         code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, call->fptr);
3303                                 break;
3304                         case OP_FCALL_REG:
3305                         case OP_LCALL_REG:
3306                         case OP_VCALL_REG:
3307                         case OP_VCALL2_REG:
3308                         case OP_VOIDCALL_REG:
3309                         case OP_CALL_REG:
3310                                 x86_call_reg (code, ins->sreg1);
3311                                 break;
3312                         case OP_FCALL_MEMBASE:
3313                         case OP_LCALL_MEMBASE:
3314                         case OP_VCALL_MEMBASE:
3315                         case OP_VCALL2_MEMBASE:
3316                         case OP_VOIDCALL_MEMBASE:
3317                         case OP_CALL_MEMBASE:
3318                                 x86_call_membase (code, ins->sreg1, ins->inst_offset);
3319                                 break;
3320                         default:
3321                                 g_assert_not_reached ();
3322                                 break;
3323                         }
3324                         ins->flags |= MONO_INST_GC_CALLSITE;
3325                         ins->backend.pc_offset = code - cfg->native_code;
3326                         if (cinfo->callee_stack_pop) {
3327                                 /* Have to compensate for the stack space popped by the callee */
3328                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, cinfo->callee_stack_pop);
3329                         }
3330                         code = emit_move_return_value (cfg, ins, code);
3331                         break;
3332                 }
3333                 case OP_X86_LEA:
3334                         x86_lea_memindex (code, ins->dreg, ins->sreg1, ins->inst_imm, ins->sreg2, ins->backend.shift_amount);
3335                         break;
3336                 case OP_X86_LEA_MEMBASE:
3337                         x86_lea_membase (code, ins->dreg, ins->sreg1, ins->inst_imm);
3338                         break;
3339                 case OP_X86_XCHG:
3340                         x86_xchg_reg_reg (code, ins->sreg1, ins->sreg2, 4);
3341                         break;
3342                 case OP_LOCALLOC:
3343                         /* keep alignment */
3344                         x86_alu_reg_imm (code, X86_ADD, ins->sreg1, MONO_ARCH_LOCALLOC_ALIGNMENT - 1);
3345                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ~(MONO_ARCH_LOCALLOC_ALIGNMENT - 1));
3346                         code = mono_emit_stack_alloc (cfg, code, ins);
3347                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3348                         if (cfg->param_area)
3349                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3350                         break;
3351                 case OP_LOCALLOC_IMM: {
3352                         guint32 size = ins->inst_imm;
3353                         size = (size + (MONO_ARCH_FRAME_ALIGNMENT - 1)) & ~ (MONO_ARCH_FRAME_ALIGNMENT - 1);
3354
3355                         if (ins->flags & MONO_INST_INIT) {
3356                                 /* FIXME: Optimize this */
3357                                 x86_mov_reg_imm (code, ins->dreg, size);
3358                                 ins->sreg1 = ins->dreg;
3359
3360                                 code = mono_emit_stack_alloc (cfg, code, ins);
3361                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3362                         } else {
3363                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, size);
3364                                 x86_mov_reg_reg (code, ins->dreg, X86_ESP, 4);
3365                         }
3366                         if (cfg->param_area)
3367                                 x86_alu_reg_imm (code, X86_ADD, ins->dreg, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3368                         break;
3369                 }
3370                 case OP_THROW: {
3371                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3372                         x86_push_reg (code, ins->sreg1);
3373                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3374                                                           (gpointer)"mono_arch_throw_exception");
3375                         ins->flags |= MONO_INST_GC_CALLSITE;
3376                         ins->backend.pc_offset = code - cfg->native_code;
3377                         break;
3378                 }
3379                 case OP_RETHROW: {
3380                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3381                         x86_push_reg (code, ins->sreg1);
3382                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
3383                                                           (gpointer)"mono_arch_rethrow_exception");
3384                         ins->flags |= MONO_INST_GC_CALLSITE;
3385                         ins->backend.pc_offset = code - cfg->native_code;
3386                         break;
3387                 }
3388                 case OP_CALL_HANDLER:
3389                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3390                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3391                         x86_call_imm (code, 0);
3392                         mono_cfg_add_try_hole (cfg, ins->inst_eh_block, code, bb);
3393                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, MONO_ARCH_FRAME_ALIGNMENT - 4);
3394                         break;
3395                 case OP_START_HANDLER: {
3396                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3397                         x86_mov_membase_reg (code, spvar->inst_basereg, spvar->inst_offset, X86_ESP, 4);
3398                         if (cfg->param_area)
3399                                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
3400                         break;
3401                 }
3402                 case OP_ENDFINALLY: {
3403                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3404                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3405                         x86_ret (code);
3406                         break;
3407                 }
3408                 case OP_ENDFILTER: {
3409                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
3410                         x86_mov_reg_membase (code, X86_ESP, spvar->inst_basereg, spvar->inst_offset, 4);
3411                         /* The local allocator will put the result into EAX */
3412                         x86_ret (code);
3413                         break;
3414                 }
3415                 case OP_GET_EX_OBJ:
3416                         if (ins->dreg != X86_EAX)
3417                                 x86_mov_reg_reg (code, ins->dreg, X86_EAX, sizeof (gpointer));
3418                         break;
3419
3420                 case OP_LABEL:
3421                         ins->inst_c0 = code - cfg->native_code;
3422                         break;
3423                 case OP_BR:
3424                         if (ins->inst_target_bb->native_offset) {
3425                                 x86_jump_code (code, cfg->native_code + ins->inst_target_bb->native_offset); 
3426                         } else {
3427                                 mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_BB, ins->inst_target_bb);
3428                                 if ((cfg->opt & MONO_OPT_BRANCH) &&
3429                                     x86_is_imm8 (ins->inst_target_bb->max_offset - cpos))
3430                                         x86_jump8 (code, 0);
3431                                 else 
3432                                         x86_jump32 (code, 0);
3433                         }
3434                         break;
3435                 case OP_BR_REG:
3436                         x86_jump_reg (code, ins->sreg1);
3437                         break;
3438                 case OP_ICNEQ:
3439                 case OP_ICGE:
3440                 case OP_ICLE:
3441                 case OP_ICGE_UN:
3442                 case OP_ICLE_UN:
3443
3444                 case OP_CEQ:
3445                 case OP_CLT:
3446                 case OP_CLT_UN:
3447                 case OP_CGT:
3448                 case OP_CGT_UN:
3449                 case OP_CNE:
3450                 case OP_ICEQ:
3451                 case OP_ICLT:
3452                 case OP_ICLT_UN:
3453                 case OP_ICGT:
3454                 case OP_ICGT_UN:
3455                         x86_set_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3456                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3457                         break;
3458                 case OP_COND_EXC_EQ:
3459                 case OP_COND_EXC_NE_UN:
3460                 case OP_COND_EXC_LT:
3461                 case OP_COND_EXC_LT_UN:
3462                 case OP_COND_EXC_GT:
3463                 case OP_COND_EXC_GT_UN:
3464                 case OP_COND_EXC_GE:
3465                 case OP_COND_EXC_GE_UN:
3466                 case OP_COND_EXC_LE:
3467                 case OP_COND_EXC_LE_UN:
3468                 case OP_COND_EXC_IEQ:
3469                 case OP_COND_EXC_INE_UN:
3470                 case OP_COND_EXC_ILT:
3471                 case OP_COND_EXC_ILT_UN:
3472                 case OP_COND_EXC_IGT:
3473                 case OP_COND_EXC_IGT_UN:
3474                 case OP_COND_EXC_IGE:
3475                 case OP_COND_EXC_IGE_UN:
3476                 case OP_COND_EXC_ILE:
3477                 case OP_COND_EXC_ILE_UN:
3478                         EMIT_COND_SYSTEM_EXCEPTION (cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->inst_p1);
3479                         break;
3480                 case OP_COND_EXC_OV:
3481                 case OP_COND_EXC_NO:
3482                 case OP_COND_EXC_C:
3483                 case OP_COND_EXC_NC:
3484                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_EQ], (ins->opcode < OP_COND_EXC_NE_UN), ins->inst_p1);
3485                         break;
3486                 case OP_COND_EXC_IOV:
3487                 case OP_COND_EXC_INO:
3488                 case OP_COND_EXC_IC:
3489                 case OP_COND_EXC_INC:
3490                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_IEQ], (ins->opcode < OP_COND_EXC_INE_UN), ins->inst_p1);
3491                         break;
3492                 case OP_IBEQ:
3493                 case OP_IBNE_UN:
3494                 case OP_IBLT:
3495                 case OP_IBLT_UN:
3496                 case OP_IBGT:
3497                 case OP_IBGT_UN:
3498                 case OP_IBGE:
3499                 case OP_IBGE_UN:
3500                 case OP_IBLE:
3501                 case OP_IBLE_UN:
3502                         EMIT_COND_BRANCH (ins, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
3503                         break;
3504
3505                 case OP_CMOV_IEQ:
3506                 case OP_CMOV_IGE:
3507                 case OP_CMOV_IGT:
3508                 case OP_CMOV_ILE:
3509                 case OP_CMOV_ILT:
3510                 case OP_CMOV_INE_UN:
3511                 case OP_CMOV_IGE_UN:
3512                 case OP_CMOV_IGT_UN:
3513                 case OP_CMOV_ILE_UN:
3514                 case OP_CMOV_ILT_UN:
3515                         g_assert (ins->dreg == ins->sreg1);
3516                         x86_cmov_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, ins->sreg2);
3517                         break;
3518
3519                 /* floating point opcodes */
3520                 case OP_R8CONST: {
3521                         double d = *(double *)ins->inst_p0;
3522
3523                         if ((d == 0.0) && (mono_signbit (d) == 0)) {
3524                                 x86_fldz (code);
3525                         } else if (d == 1.0) {
3526                                 x86_fld1 (code);
3527                         } else {
3528                                 if (cfg->compile_aot) {
3529                                         guint32 *val = (guint32*)&d;
3530                                         x86_push_imm (code, val [1]);
3531                                         x86_push_imm (code, val [0]);
3532                                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3533                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3534                                 }
3535                                 else {
3536                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R8, ins->inst_p0);
3537                                         x86_fld (code, NULL, TRUE);
3538                                 }
3539                         }
3540                         break;
3541                 }
3542                 case OP_R4CONST: {
3543                         float f = *(float *)ins->inst_p0;
3544
3545                         if ((f == 0.0) && (mono_signbit (f) == 0)) {
3546                                 x86_fldz (code);
3547                         } else if (f == 1.0) {
3548                                 x86_fld1 (code);
3549                         } else {
3550                                 if (cfg->compile_aot) {
3551                                         guint32 val = *(guint32*)&f;
3552                                         x86_push_imm (code, val);
3553                                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3554                                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3555                                 }
3556                                 else {
3557                                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_R4, ins->inst_p0);
3558                                         x86_fld (code, NULL, FALSE);
3559                                 }
3560                         }
3561                         break;
3562                 }
3563                 case OP_STORER8_MEMBASE_REG:
3564                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, TRUE, TRUE);
3565                         break;
3566                 case OP_LOADR8_MEMBASE:
3567                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3568                         break;
3569                 case OP_STORER4_MEMBASE_REG:
3570                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, FALSE, TRUE);
3571                         break;
3572                 case OP_LOADR4_MEMBASE:
3573                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3574                         break;
3575                 case OP_ICONV_TO_R4:
3576                         x86_push_reg (code, ins->sreg1);
3577                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3578                         /* Change precision */
3579                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3580                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3581                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3582                         break;
3583                 case OP_ICONV_TO_R8:
3584                         x86_push_reg (code, ins->sreg1);
3585                         x86_fild_membase (code, X86_ESP, 0, FALSE);
3586                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3587                         break;
3588                 case OP_ICONV_TO_R_UN:
3589                         x86_push_imm (code, 0);
3590                         x86_push_reg (code, ins->sreg1);
3591                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3592                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3593                         break;
3594                 case OP_X86_FP_LOAD_I8:
3595                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, TRUE);
3596                         break;
3597                 case OP_X86_FP_LOAD_I4:
3598                         x86_fild_membase (code, ins->inst_basereg, ins->inst_offset, FALSE);
3599                         break;
3600                 case OP_FCONV_TO_R4:
3601                         /* Change precision */
3602                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3603                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3604                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3605                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3606                         break;
3607                 case OP_FCONV_TO_I1:
3608                         code = emit_float_to_int (cfg, code, ins->dreg, 1, TRUE);
3609                         break;
3610                 case OP_FCONV_TO_U1:
3611                         code = emit_float_to_int (cfg, code, ins->dreg, 1, FALSE);
3612                         break;
3613                 case OP_FCONV_TO_I2:
3614                         code = emit_float_to_int (cfg, code, ins->dreg, 2, TRUE);
3615                         break;
3616                 case OP_FCONV_TO_U2:
3617                         code = emit_float_to_int (cfg, code, ins->dreg, 2, FALSE);
3618                         break;
3619                 case OP_FCONV_TO_I4:
3620                 case OP_FCONV_TO_I:
3621                         code = emit_float_to_int (cfg, code, ins->dreg, 4, TRUE);
3622                         break;
3623                 case OP_FCONV_TO_I8:
3624                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 4);
3625                         x86_fnstcw_membase(code, X86_ESP, 0);
3626                         x86_mov_reg_membase (code, ins->dreg, X86_ESP, 0, 2);
3627                         x86_alu_reg_imm (code, X86_OR, ins->dreg, 0xc00);
3628                         x86_mov_membase_reg (code, X86_ESP, 2, ins->dreg, 2);
3629                         x86_fldcw_membase (code, X86_ESP, 2);
3630                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 8);
3631                         x86_fist_pop_membase (code, X86_ESP, 0, TRUE);
3632                         x86_pop_reg (code, ins->dreg);
3633                         x86_pop_reg (code, ins->backend.reg3);
3634                         x86_fldcw_membase (code, X86_ESP, 0);
3635                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 4);
3636                         break;
3637                 case OP_LCONV_TO_R8_2:
3638                         x86_push_reg (code, ins->sreg2);
3639                         x86_push_reg (code, ins->sreg1);
3640                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3641                         /* Change precision */
3642                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3643                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3644                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3645                         break;
3646                 case OP_LCONV_TO_R4_2:
3647                         x86_push_reg (code, ins->sreg2);
3648                         x86_push_reg (code, ins->sreg1);
3649                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3650                         /* Change precision */
3651                         x86_fst_membase (code, X86_ESP, 0, FALSE, TRUE);
3652                         x86_fld_membase (code, X86_ESP, 0, FALSE);
3653                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3654                         break;
3655                 case OP_LCONV_TO_R_UN_2: { 
3656                         static guint8 mn[] = { 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x80, 0x3f, 0x40 };
3657                         guint8 *br;
3658
3659                         /* load 64bit integer to FP stack */
3660                         x86_push_reg (code, ins->sreg2);
3661                         x86_push_reg (code, ins->sreg1);
3662                         x86_fild_membase (code, X86_ESP, 0, TRUE);
3663                         
3664                         /* test if lreg is negative */
3665                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3666                         br = code; x86_branch8 (code, X86_CC_GEZ, 0, TRUE);
3667         
3668                         /* add correction constant mn */
3669                         if (cfg->compile_aot) {
3670                                 x86_push_imm (code, (((guint32)mn [9]) << 24) | ((guint32)mn [8] << 16) | ((guint32)mn [7] << 8) | ((guint32)mn [6]));
3671                                 x86_push_imm (code, (((guint32)mn [5]) << 24) | ((guint32)mn [4] << 16) | ((guint32)mn [3] << 8) | ((guint32)mn [2]));
3672                                 x86_push_imm (code, (((guint32)mn [1]) << 24) | ((guint32)mn [0] << 16));
3673                                 x86_fld80_membase (code, X86_ESP, 2);
3674                                 x86_alu_reg_imm (code, X86_ADD, X86_ESP, 12);
3675                         } else {
3676                                 x86_fld80_mem (code, mn);
3677                         }
3678                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3679
3680                         x86_patch (br, code);
3681
3682                         /* Change precision */
3683                         x86_fst_membase (code, X86_ESP, 0, TRUE, TRUE);
3684                         x86_fld_membase (code, X86_ESP, 0, TRUE);
3685
3686                         x86_alu_reg_imm (code, X86_ADD, X86_ESP, 8);
3687
3688                         break;
3689                 }
3690                 case OP_LCONV_TO_OVF_I:
3691                 case OP_LCONV_TO_OVF_I4_2: {
3692                         guint8 *br [3], *label [1];
3693                         MonoInst *tins;
3694
3695                         /* 
3696                          * Valid ints: 0xffffffff:8000000 to 00000000:0x7f000000
3697                          */
3698                         x86_test_reg_reg (code, ins->sreg1, ins->sreg1);
3699
3700                         /* If the low word top bit is set, see if we are negative */
3701                         br [0] = code; x86_branch8 (code, X86_CC_LT, 0, TRUE);
3702                         /* We are not negative (no top bit set, check for our top word to be zero */
3703                         x86_test_reg_reg (code, ins->sreg2, ins->sreg2);
3704                         br [1] = code; x86_branch8 (code, X86_CC_EQ, 0, TRUE);
3705                         label [0] = code;
3706
3707                         /* throw exception */
3708                         tins = mono_branch_optimize_exception_target (cfg, bb, "OverflowException");
3709                         if (tins) {
3710                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, tins->inst_true_bb);
3711                                 if ((cfg->opt & MONO_OPT_BRANCH) && x86_is_imm8 (tins->inst_true_bb->max_offset - cpos))
3712                                         x86_jump8 (code, 0);
3713                                 else
3714                                         x86_jump32 (code, 0);
3715                         } else {
3716                                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_EXC, "OverflowException");
3717                                 x86_jump32 (code, 0);
3718                         }
3719         
3720         
3721                         x86_patch (br [0], code);
3722                         /* our top bit is set, check that top word is 0xfffffff */
3723                         x86_alu_reg_imm (code, X86_CMP, ins->sreg2, 0xffffffff);
3724                 
3725                         x86_patch (br [1], code);
3726                         /* nope, emit exception */
3727                         br [2] = code; x86_branch8 (code, X86_CC_NE, 0, TRUE);
3728                         x86_patch (br [2], label [0]);
3729
3730                         if (ins->dreg != ins->sreg1)
3731                                 x86_mov_reg_reg (code, ins->dreg, ins->sreg1, 4);
3732                         break;
3733                 }
3734                 case OP_FMOVE:
3735                         /* Not needed on the fp stack */
3736                         break;
3737                 case OP_MOVE_F_TO_I4:
3738                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
3739                         x86_mov_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, 4);
3740                         break;
3741                 case OP_MOVE_I4_TO_F:
3742                         x86_mov_membase_reg (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1, 4);
3743                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE);
3744                         break;
3745                 case OP_FADD:
3746                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3747                         break;
3748                 case OP_FSUB:
3749                         x86_fp_op_reg (code, X86_FSUB, 1, TRUE);
3750                         break;          
3751                 case OP_FMUL:
3752                         x86_fp_op_reg (code, X86_FMUL, 1, TRUE);
3753                         break;          
3754                 case OP_FDIV:
3755                         x86_fp_op_reg (code, X86_FDIV, 1, TRUE);
3756                         break;          
3757                 case OP_FNEG:
3758                         x86_fchs (code);
3759                         break;          
3760                 case OP_SIN:
3761                         x86_fsin (code);
3762                         x86_fldz (code);
3763                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3764                         break;          
3765                 case OP_COS:
3766                         x86_fcos (code);
3767                         x86_fldz (code);
3768                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3769                         break;          
3770                 case OP_ABS:
3771                         x86_fabs (code);
3772                         break;          
3773                 case OP_TAN: {
3774                         /* 
3775                          * it really doesn't make sense to inline all this code,
3776                          * it's here just to show that things may not be as simple 
3777                          * as they appear.
3778                          */
3779                         guchar *check_pos, *end_tan, *pop_jump;
3780                         x86_push_reg (code, X86_EAX);
3781                         x86_fptan (code);
3782                         x86_fnstsw (code);
3783                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3784                         check_pos = code;
3785                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3786                         x86_fstp (code, 0); /* pop the 1.0 */
3787                         end_tan = code;
3788                         x86_jump8 (code, 0);
3789                         x86_fldpi (code);
3790                         x86_fp_op (code, X86_FADD, 0);
3791                         x86_fxch (code, 1);
3792                         x86_fprem1 (code);
3793                         x86_fstsw (code);
3794                         x86_test_reg_imm (code, X86_EAX, X86_FP_C2);
3795                         pop_jump = code;
3796                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3797                         x86_fstp (code, 1);
3798                         x86_fptan (code);
3799                         x86_patch (pop_jump, code);
3800                         x86_fstp (code, 0); /* pop the 1.0 */
3801                         x86_patch (check_pos, code);
3802                         x86_patch (end_tan, code);
3803                         x86_fldz (code);
3804                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3805                         x86_pop_reg (code, X86_EAX);
3806                         break;
3807                 }
3808                 case OP_ATAN:
3809                         x86_fld1 (code);
3810                         x86_fpatan (code);
3811                         x86_fldz (code);
3812                         x86_fp_op_reg (code, X86_FADD, 1, TRUE);
3813                         break;          
3814                 case OP_SQRT:
3815                         x86_fsqrt (code);
3816                         break;
3817                 case OP_ROUND:
3818                         x86_frndint (code);
3819                         break;
3820                 case OP_IMIN:
3821                         g_assert (cfg->opt & MONO_OPT_CMOV);
3822                         g_assert (ins->dreg == ins->sreg1);
3823                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3824                         x86_cmov_reg (code, X86_CC_GT, TRUE, ins->dreg, ins->sreg2);
3825                         break;
3826                 case OP_IMIN_UN:
3827                         g_assert (cfg->opt & MONO_OPT_CMOV);
3828                         g_assert (ins->dreg == ins->sreg1);
3829                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3830                         x86_cmov_reg (code, X86_CC_GT, FALSE, ins->dreg, ins->sreg2);
3831                         break;
3832                 case OP_IMAX:
3833                         g_assert (cfg->opt & MONO_OPT_CMOV);
3834                         g_assert (ins->dreg == ins->sreg1);
3835                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3836                         x86_cmov_reg (code, X86_CC_LT, TRUE, ins->dreg, ins->sreg2);
3837                         break;
3838                 case OP_IMAX_UN:
3839                         g_assert (cfg->opt & MONO_OPT_CMOV);
3840                         g_assert (ins->dreg == ins->sreg1);
3841                         x86_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3842                         x86_cmov_reg (code, X86_CC_LT, FALSE, ins->dreg, ins->sreg2);
3843                         break;
3844                 case OP_X86_FPOP:
3845                         x86_fstp (code, 0);
3846                         break;
3847                 case OP_X86_FXCH:
3848                         x86_fxch (code, ins->inst_imm);
3849                         break;
3850                 case OP_FREM: {
3851                         guint8 *l1, *l2;
3852
3853                         x86_push_reg (code, X86_EAX);
3854                         /* we need to exchange ST(0) with ST(1) */
3855                         x86_fxch (code, 1);
3856
3857                         /* this requires a loop, because fprem somtimes 
3858                          * returns a partial remainder */
3859                         l1 = code;
3860                         /* looks like MS is using fprem instead of the IEEE compatible fprem1 */
3861                         /* x86_fprem1 (code); */
3862                         x86_fprem (code);
3863                         x86_fnstsw (code);
3864                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_C2);
3865                         l2 = code;
3866                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
3867                         x86_patch (l2, l1);
3868
3869                         /* pop result */
3870                         x86_fstp (code, 1);
3871
3872                         x86_pop_reg (code, X86_EAX);
3873                         break;
3874                 }
3875                 case OP_FCOMPARE:
3876                         if (cfg->opt & MONO_OPT_FCMOV) {
3877                                 x86_fcomip (code, 1);
3878                                 x86_fstp (code, 0);
3879                                 break;
3880                         }
3881                         /* this overwrites EAX */
3882                         EMIT_FPCOMPARE(code);
3883                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3884                         break;
3885                 case OP_FCEQ:
3886                 case OP_FCNEQ:
3887                         if (cfg->opt & MONO_OPT_FCMOV) {
3888                                 /* zeroing the register at the start results in 
3889                                  * shorter and faster code (we can also remove the widening op)
3890                                  */
3891                                 guchar *unordered_check;
3892                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3893                                 x86_fcomip (code, 1);
3894                                 x86_fstp (code, 0);
3895                                 unordered_check = code;
3896                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
3897                                 if (ins->opcode == OP_FCEQ) {
3898                                         x86_set_reg (code, X86_CC_EQ, ins->dreg, FALSE);
3899                                         x86_patch (unordered_check, code);
3900                                 } else {
3901                                         guchar *jump_to_end;
3902                                         x86_set_reg (code, X86_CC_NE, ins->dreg, FALSE);
3903                                         jump_to_end = code;
3904                                         x86_jump8 (code, 0);
3905                                         x86_patch (unordered_check, code);
3906                                         x86_inc_reg (code, ins->dreg);
3907                                         x86_patch (jump_to_end, code);
3908                                 }
3909
3910                                 break;
3911                         }
3912                         if (ins->dreg != X86_EAX) 
3913                                 x86_push_reg (code, X86_EAX);
3914
3915                         EMIT_FPCOMPARE(code);
3916                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3917                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
3918                         x86_set_reg (code, ins->opcode == OP_FCEQ ? X86_CC_EQ : X86_CC_NE, ins->dreg, TRUE);
3919                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3920
3921                         if (ins->dreg != X86_EAX) 
3922                                 x86_pop_reg (code, X86_EAX);
3923                         break;
3924                 case OP_FCLT:
3925                 case OP_FCLT_UN:
3926                         if (cfg->opt & MONO_OPT_FCMOV) {
3927                                 /* zeroing the register at the start results in 
3928                                  * shorter and faster code (we can also remove the widening op)
3929                                  */
3930                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3931                                 x86_fcomip (code, 1);
3932                                 x86_fstp (code, 0);
3933                                 if (ins->opcode == OP_FCLT_UN) {
3934                                         guchar *unordered_check = code;
3935                                         guchar *jump_to_end;
3936                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
3937                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
3938                                         jump_to_end = code;
3939                                         x86_jump8 (code, 0);
3940                                         x86_patch (unordered_check, code);
3941                                         x86_inc_reg (code, ins->dreg);
3942                                         x86_patch (jump_to_end, code);
3943                                 } else {
3944                                         x86_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
3945                                 }
3946                                 break;
3947                         }
3948                         if (ins->dreg != X86_EAX) 
3949                                 x86_push_reg (code, X86_EAX);
3950
3951                         EMIT_FPCOMPARE(code);
3952                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3953                         if (ins->opcode == OP_FCLT_UN) {
3954                                 guchar *is_not_zero_check, *end_jump;
3955                                 is_not_zero_check = code;
3956                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
3957                                 end_jump = code;
3958                                 x86_jump8 (code, 0);
3959                                 x86_patch (is_not_zero_check, code);
3960                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
3961
3962                                 x86_patch (end_jump, code);
3963                         }
3964                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
3965                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3966
3967                         if (ins->dreg != X86_EAX) 
3968                                 x86_pop_reg (code, X86_EAX);
3969                         break;
3970                 case OP_FCLE: {
3971                         guchar *unordered_check;
3972                         guchar *jump_to_end;
3973                         if (cfg->opt & MONO_OPT_FCMOV) {
3974                                 /* zeroing the register at the start results in
3975                                  * shorter and faster code (we can also remove the widening op)
3976                                  */
3977                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
3978                                 x86_fcomip (code, 1);
3979                                 x86_fstp (code, 0);
3980                                 unordered_check = code;
3981                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
3982                                 x86_set_reg (code, X86_CC_NB, ins->dreg, FALSE);
3983                                 x86_patch (unordered_check, code);
3984                                 break;
3985                         }
3986                         if (ins->dreg != X86_EAX)
3987                                 x86_push_reg (code, X86_EAX);
3988
3989                         EMIT_FPCOMPARE(code);
3990                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
3991                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
3992                         unordered_check = code;
3993                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
3994
3995                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
3996                         x86_set_reg (code, X86_CC_NE, ins->dreg, TRUE);
3997                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
3998                         jump_to_end = code;
3999                         x86_jump8 (code, 0);
4000                         x86_patch (unordered_check, code);
4001                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4002                         x86_patch (jump_to_end, code);
4003
4004                         if (ins->dreg != X86_EAX)
4005                                 x86_pop_reg (code, X86_EAX);
4006                         break;
4007                 }
4008                 case OP_FCGT:
4009                 case OP_FCGT_UN:
4010                         if (cfg->opt & MONO_OPT_FCMOV) {
4011                                 /* zeroing the register at the start results in 
4012                                  * shorter and faster code (we can also remove the widening op)
4013                                  */
4014                                 guchar *unordered_check;
4015                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4016                                 x86_fcomip (code, 1);
4017                                 x86_fstp (code, 0);
4018                                 if (ins->opcode == OP_FCGT) {
4019                                         unordered_check = code;
4020                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4021                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
4022                                         x86_patch (unordered_check, code);
4023                                 } else {
4024                                         x86_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
4025                                 }
4026                                 break;
4027                         }
4028                         if (ins->dreg != X86_EAX) 
4029                                 x86_push_reg (code, X86_EAX);
4030
4031                         EMIT_FPCOMPARE(code);
4032                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4033                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4034                         if (ins->opcode == OP_FCGT_UN) {
4035                                 guchar *is_not_zero_check, *end_jump;
4036                                 is_not_zero_check = code;
4037                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4038                                 end_jump = code;
4039                                 x86_jump8 (code, 0);
4040                                 x86_patch (is_not_zero_check, code);
4041                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4042         
4043                                 x86_patch (end_jump, code);
4044                         }
4045                         x86_set_reg (code, X86_CC_EQ, ins->dreg, TRUE);
4046                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4047
4048                         if (ins->dreg != X86_EAX) 
4049                                 x86_pop_reg (code, X86_EAX);
4050                         break;
4051                 case OP_FCGE: {
4052                         guchar *unordered_check;
4053                         guchar *jump_to_end;
4054                         if (cfg->opt & MONO_OPT_FCMOV) {
4055                                 /* zeroing the register at the start results in
4056                                  * shorter and faster code (we can also remove the widening op)
4057                                  */
4058                                 x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4059                                 x86_fcomip (code, 1);
4060                                 x86_fstp (code, 0);
4061                                 unordered_check = code;
4062                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4063                                 x86_set_reg (code, X86_CC_NA, ins->dreg, FALSE);
4064                                 x86_patch (unordered_check, code);
4065                                 break;
4066                         }
4067                         if (ins->dreg != X86_EAX)
4068                                 x86_push_reg (code, X86_EAX);
4069
4070                         EMIT_FPCOMPARE(code);
4071                         x86_alu_reg_imm (code, X86_AND, X86_EAX, X86_FP_CC_MASK);
4072                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4500);
4073                         unordered_check = code;
4074                         x86_branch8 (code, X86_CC_EQ, 0, FALSE);
4075
4076                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4077                         x86_set_reg (code, X86_CC_GE, ins->dreg, TRUE);
4078                         x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4079                         jump_to_end = code;
4080                         x86_jump8 (code, 0);
4081                         x86_patch (unordered_check, code);
4082                         x86_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4083                         x86_patch (jump_to_end, code);
4084
4085                         if (ins->dreg != X86_EAX)
4086                                 x86_pop_reg (code, X86_EAX);
4087                         break;
4088                 }
4089                 case OP_FBEQ:
4090                         if (cfg->opt & MONO_OPT_FCMOV) {
4091                                 guchar *jump = code;
4092                                 x86_branch8 (code, X86_CC_P, 0, TRUE);
4093                                 EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4094                                 x86_patch (jump, code);
4095                                 break;
4096                         }
4097                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0x4000);
4098                         EMIT_COND_BRANCH (ins, X86_CC_EQ, TRUE);
4099                         break;
4100                 case OP_FBNE_UN:
4101                         /* Branch if C013 != 100 */
4102                         if (cfg->opt & MONO_OPT_FCMOV) {
4103                                 /* branch if !ZF or (PF|CF) */
4104                                 EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4105                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4106                                 EMIT_COND_BRANCH (ins, X86_CC_B, FALSE);
4107                                 break;
4108                         }
4109                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4110                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4111                         break;
4112                 case OP_FBLT:
4113                         if (cfg->opt & MONO_OPT_FCMOV) {
4114                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4115                                 break;
4116                         }
4117                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4118                         break;
4119                 case OP_FBLT_UN:
4120                         if (cfg->opt & MONO_OPT_FCMOV) {
4121                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4122                                 EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
4123                                 break;
4124                         }
4125                         if (ins->opcode == OP_FBLT_UN) {
4126                                 guchar *is_not_zero_check, *end_jump;
4127                                 is_not_zero_check = code;
4128                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4129                                 end_jump = code;
4130                                 x86_jump8 (code, 0);
4131                                 x86_patch (is_not_zero_check, code);
4132                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4133
4134                                 x86_patch (end_jump, code);
4135                         }
4136                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4137                         break;
4138                 case OP_FBGT:
4139                 case OP_FBGT_UN:
4140                         if (cfg->opt & MONO_OPT_FCMOV) {
4141                                 if (ins->opcode == OP_FBGT) {
4142                                         guchar *br1;
4143
4144                                         /* skip branch if C1=1 */
4145                                         br1 = code;
4146                                         x86_branch8 (code, X86_CC_P, 0, FALSE);
4147                                         /* branch if (C0 | C3) = 1 */
4148                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4149                                         x86_patch (br1, code);
4150                                 } else {
4151                                         EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
4152                                 }
4153                                 break;
4154                         }
4155                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4156                         if (ins->opcode == OP_FBGT_UN) {
4157                                 guchar *is_not_zero_check, *end_jump;
4158                                 is_not_zero_check = code;
4159                                 x86_branch8 (code, X86_CC_NZ, 0, TRUE);
4160                                 end_jump = code;
4161                                 x86_jump8 (code, 0);
4162                                 x86_patch (is_not_zero_check, code);
4163                                 x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_CC_MASK);
4164
4165                                 x86_patch (end_jump, code);
4166                         }
4167                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4168                         break;
4169                 case OP_FBGE:
4170                         /* Branch if C013 == 100 or 001 */
4171                         if (cfg->opt & MONO_OPT_FCMOV) {
4172                                 guchar *br1;
4173
4174                                 /* skip branch if C1=1 */
4175                                 br1 = code;
4176                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4177                                 /* branch if (C0 | C3) = 1 */
4178                                 EMIT_COND_BRANCH (ins, X86_CC_BE, FALSE);
4179                                 x86_patch (br1, code);
4180                                 break;
4181                         }
4182                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4183                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4184                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C3);
4185                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4186                         break;
4187                 case OP_FBGE_UN:
4188                         /* Branch if C013 == 000 */
4189                         if (cfg->opt & MONO_OPT_FCMOV) {
4190                                 EMIT_COND_BRANCH (ins, X86_CC_LE, FALSE);
4191                                 break;
4192                         }
4193                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4194                         break;
4195                 case OP_FBLE:
4196                         /* Branch if C013=000 or 100 */
4197                         if (cfg->opt & MONO_OPT_FCMOV) {
4198                                 guchar *br1;
4199
4200                                 /* skip branch if C1=1 */
4201                                 br1 = code;
4202                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
4203                                 /* branch if C0=0 */
4204                                 EMIT_COND_BRANCH (ins, X86_CC_NB, FALSE);
4205                                 x86_patch (br1, code);
4206                                 break;
4207                         }
4208                         x86_alu_reg_imm (code, X86_AND, X86_EAX, (X86_FP_C0|X86_FP_C1));
4209                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0);
4210                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
4211                         break;
4212                 case OP_FBLE_UN:
4213                         /* Branch if C013 != 001 */
4214                         if (cfg->opt & MONO_OPT_FCMOV) {
4215                                 EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
4216                                 EMIT_COND_BRANCH (ins, X86_CC_GE, FALSE);
4217                                 break;
4218                         }
4219                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4220                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
4221                         break;
4222                 case OP_CKFINITE: {
4223                         guchar *br1;
4224                         x86_push_reg (code, X86_EAX);
4225                         x86_fxam (code);
4226                         x86_fnstsw (code);
4227                         x86_alu_reg_imm (code, X86_AND, X86_EAX, 0x4100);
4228                         x86_alu_reg_imm (code, X86_CMP, X86_EAX, X86_FP_C0);
4229                         x86_pop_reg (code, X86_EAX);
4230
4231                         /* Have to clean up the fp stack before throwing the exception */
4232                         br1 = code;
4233                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
4234
4235                         x86_fstp (code, 0);                     
4236                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, FALSE, "ArithmeticException");
4237
4238                         x86_patch (br1, code);
4239                         break;
4240                 }
4241                 case OP_TLS_GET: {
4242                         code = mono_x86_emit_tls_get (code, ins->dreg, ins->inst_offset);
4243                         break;
4244                 }
4245                 case OP_TLS_GET_REG: {
4246                         code = emit_tls_get_reg (code, ins->dreg, ins->sreg1);
4247                         break;
4248                 }
4249                 case OP_TLS_SET: {
4250                         code = mono_x86_emit_tls_set (code, ins->sreg1, ins->inst_offset);
4251                         break;
4252                 }
4253                 case OP_TLS_SET_REG: {
4254                         code = emit_tls_set_reg (code, ins->sreg1, ins->sreg2);
4255                         break;
4256                 }
4257                 case OP_MEMORY_BARRIER: {
4258                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ) {
4259                                 x86_prefix (code, X86_LOCK_PREFIX);
4260                                 x86_alu_membase_imm (code, X86_ADD, X86_ESP, 0, 0);
4261                         }
4262                         break;
4263                 }
4264                 case OP_ATOMIC_ADD_I4: {
4265                         int dreg = ins->dreg;
4266
4267                         g_assert (cfg->has_atomic_add_i4);
4268
4269                         /* hack: limit in regalloc, dreg != sreg1 && dreg != sreg2 */
4270                         if (ins->sreg2 == dreg) {
4271                                 if (dreg == X86_EBX) {
4272                                         dreg = X86_EDI;
4273                                         if (ins->inst_basereg == X86_EDI)
4274                                                 dreg = X86_ESI;
4275                                 } else {
4276                                         dreg = X86_EBX;
4277                                         if (ins->inst_basereg == X86_EBX)
4278                                                 dreg = X86_EDI;
4279                                 }
4280                         } else if (ins->inst_basereg == dreg) {
4281                                 if (dreg == X86_EBX) {
4282                                         dreg = X86_EDI;
4283                                         if (ins->sreg2 == X86_EDI)
4284                                                 dreg = X86_ESI;
4285                                 } else {
4286                                         dreg = X86_EBX;
4287                                         if (ins->sreg2 == X86_EBX)
4288                                                 dreg = X86_EDI;
4289                                 }
4290                         }
4291
4292                         if (dreg != ins->dreg) {
4293                                 x86_push_reg (code, dreg);
4294                         }
4295
4296                         x86_mov_reg_reg (code, dreg, ins->sreg2, 4);
4297                         x86_prefix (code, X86_LOCK_PREFIX);
4298                         x86_xadd_membase_reg (code, ins->inst_basereg, ins->inst_offset, dreg, 4);
4299                         /* dreg contains the old value, add with sreg2 value */
4300                         x86_alu_reg_reg (code, X86_ADD, dreg, ins->sreg2);
4301                         
4302                         if (ins->dreg != dreg) {
4303                                 x86_mov_reg_reg (code, ins->dreg, dreg, 4);
4304                                 x86_pop_reg (code, dreg);
4305                         }
4306
4307                         break;
4308                 }
4309                 case OP_ATOMIC_EXCHANGE_I4: {
4310                         guchar *br[2];
4311                         int sreg2 = ins->sreg2;
4312                         int breg = ins->inst_basereg;
4313
4314                         g_assert (cfg->has_atomic_exchange_i4);
4315
4316                         /* cmpxchg uses eax as comperand, need to make sure we can use it
4317                          * hack to overcome limits in x86 reg allocator 
4318                          * (req: dreg == eax and sreg2 != eax and breg != eax) 
4319                          */
4320                         g_assert (ins->dreg == X86_EAX);
4321                         
4322                         /* We need the EAX reg for the cmpxchg */
4323                         if (ins->sreg2 == X86_EAX) {
4324                                 sreg2 = (breg == X86_EDX) ? X86_EBX : X86_EDX;
4325                                 x86_push_reg (code, sreg2);
4326                                 x86_mov_reg_reg (code, sreg2, X86_EAX, 4);
4327                         }
4328
4329                         if (breg == X86_EAX) {
4330                                 breg = (sreg2 == X86_ESI) ? X86_EDI : X86_ESI;
4331                                 x86_push_reg (code, breg);
4332                                 x86_mov_reg_reg (code, breg, X86_EAX, 4);
4333                         }
4334
4335                         x86_mov_reg_membase (code, X86_EAX, breg, ins->inst_offset, 4);
4336
4337                         br [0] = code; x86_prefix (code, X86_LOCK_PREFIX);
4338                         x86_cmpxchg_membase_reg (code, breg, ins->inst_offset, sreg2);
4339                         br [1] = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4340                         x86_patch (br [1], br [0]);
4341
4342                         if (breg != ins->inst_basereg)
4343                                 x86_pop_reg (code, breg);
4344
4345                         if (ins->sreg2 != sreg2)
4346                                 x86_pop_reg (code, sreg2);
4347
4348                         break;
4349                 }
4350                 case OP_ATOMIC_CAS_I4: {
4351                         g_assert (ins->dreg == X86_EAX);
4352                         g_assert (ins->sreg3 == X86_EAX);
4353                         g_assert (ins->sreg1 != X86_EAX);
4354                         g_assert (ins->sreg1 != ins->sreg2);
4355
4356                         x86_prefix (code, X86_LOCK_PREFIX);
4357                         x86_cmpxchg_membase_reg (code, ins->sreg1, ins->inst_offset, ins->sreg2);
4358                         break;
4359                 }
4360                 case OP_ATOMIC_LOAD_I1: {
4361                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
4362                         break;
4363                 }
4364                 case OP_ATOMIC_LOAD_U1: {
4365                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE);
4366                         break;
4367                 }
4368                 case OP_ATOMIC_LOAD_I2: {
4369                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
4370                         break;
4371                 }
4372                 case OP_ATOMIC_LOAD_U2: {
4373                         x86_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE);
4374                         break;
4375                 }
4376                 case OP_ATOMIC_LOAD_I4:
4377                 case OP_ATOMIC_LOAD_U4: {
4378                         x86_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 4);
4379                         break;
4380                 }
4381                 case OP_ATOMIC_LOAD_R4:
4382                 case OP_ATOMIC_LOAD_R8: {
4383                         x86_fld_membase (code, ins->inst_basereg, ins->inst_offset, ins->opcode == OP_ATOMIC_LOAD_R8);
4384                         break;
4385                 }
4386                 case OP_ATOMIC_STORE_I1:
4387                 case OP_ATOMIC_STORE_U1:
4388                 case OP_ATOMIC_STORE_I2:
4389                 case OP_ATOMIC_STORE_U2:
4390                 case OP_ATOMIC_STORE_I4:
4391                 case OP_ATOMIC_STORE_U4: {
4392                         int size;
4393
4394                         switch (ins->opcode) {
4395                         case OP_ATOMIC_STORE_I1:
4396                         case OP_ATOMIC_STORE_U1:
4397                                 size = 1;
4398                                 break;
4399                         case OP_ATOMIC_STORE_I2:
4400                         case OP_ATOMIC_STORE_U2:
4401                                 size = 2;
4402                                 break;
4403                         case OP_ATOMIC_STORE_I4:
4404                         case OP_ATOMIC_STORE_U4:
4405                                 size = 4;
4406                                 break;
4407                         }
4408
4409                         x86_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, size);
4410
4411                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
4412                                 x86_mfence (code);
4413                         break;
4414                 }
4415                 case OP_ATOMIC_STORE_R4:
4416                 case OP_ATOMIC_STORE_R8: {
4417                         x86_fst_membase (code, ins->inst_destbasereg, ins->inst_offset, ins->opcode == OP_ATOMIC_STORE_R8, TRUE);
4418
4419                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
4420                                 x86_mfence (code);
4421                         break;
4422                 }
4423                 case OP_CARD_TABLE_WBARRIER: {
4424                         int ptr = ins->sreg1;
4425                         int value = ins->sreg2;
4426                         guchar *br = NULL;
4427                         int nursery_shift, card_table_shift;
4428                         gpointer card_table_mask;
4429                         size_t nursery_size;
4430                         gulong card_table = (gulong)mono_gc_get_card_table (&card_table_shift, &card_table_mask);
4431                         gulong nursery_start = (gulong)mono_gc_get_nursery (&nursery_shift, &nursery_size);
4432                         gboolean card_table_nursery_check = mono_gc_card_table_nursery_check ();
4433
4434                         /*
4435                          * We need one register we can clobber, we choose EDX and make sreg1
4436                          * fixed EAX to work around limitations in the local register allocator.
4437                          * sreg2 might get allocated to EDX, but that is not a problem since
4438                          * we use it before clobbering EDX.
4439                          */
4440                         g_assert (ins->sreg1 == X86_EAX);
4441
4442                         /*
4443                          * This is the code we produce:
4444                          *
4445                          *   edx = value
4446                          *   edx >>= nursery_shift
4447                          *   cmp edx, (nursery_start >> nursery_shift)
4448                          *   jne done
4449                          *   edx = ptr
4450                          *   edx >>= card_table_shift
4451                          *   card_table[edx] = 1
4452                          * done:
4453                          */
4454
4455                         if (card_table_nursery_check) {
4456                                 if (value != X86_EDX)
4457                                         x86_mov_reg_reg (code, X86_EDX, value, 4);
4458                                 x86_shift_reg_imm (code, X86_SHR, X86_EDX, nursery_shift);
4459                                 x86_alu_reg_imm (code, X86_CMP, X86_EDX, nursery_start >> nursery_shift);
4460                                 br = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
4461                         }
4462                         x86_mov_reg_reg (code, X86_EDX, ptr, 4);
4463                         x86_shift_reg_imm (code, X86_SHR, X86_EDX, card_table_shift);
4464                         if (card_table_mask)
4465                                 x86_alu_reg_imm (code, X86_AND, X86_EDX, (int)card_table_mask);
4466                         x86_mov_membase_imm (code, X86_EDX, card_table, 1, 1);
4467                         if (card_table_nursery_check)
4468                                 x86_patch (br, code);
4469                         break;
4470                 }
4471 #ifdef MONO_ARCH_SIMD_INTRINSICS
4472                 case OP_ADDPS:
4473                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4474                         break;
4475                 case OP_DIVPS:
4476                         x86_sse_alu_ps_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4477                         break;
4478                 case OP_MULPS:
4479                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4480                         break;
4481                 case OP_SUBPS:
4482                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4483                         break;
4484                 case OP_MAXPS:
4485                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4486                         break;
4487                 case OP_MINPS:
4488                         x86_sse_alu_ps_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4489                         break;
4490                 case OP_COMPPS:
4491                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4492                         x86_sse_alu_ps_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4493                         break;
4494                 case OP_ANDPS:
4495                         x86_sse_alu_ps_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4496                         break;
4497                 case OP_ANDNPS:
4498                         x86_sse_alu_ps_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4499                         break;
4500                 case OP_ORPS:
4501                         x86_sse_alu_ps_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4502                         break;
4503                 case OP_XORPS:
4504                         x86_sse_alu_ps_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4505                         break;
4506                 case OP_SQRTPS:
4507                         x86_sse_alu_ps_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4508                         break;
4509                 case OP_RSQRTPS:
4510                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RSQRT, ins->dreg, ins->sreg1);
4511                         break;
4512                 case OP_RCPPS:
4513                         x86_sse_alu_ps_reg_reg (code, X86_SSE_RCP, ins->dreg, ins->sreg1);
4514                         break;
4515                 case OP_ADDSUBPS:
4516                         x86_sse_alu_sd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4517                         break;
4518                 case OP_HADDPS:
4519                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4520                         break;
4521                 case OP_HSUBPS:
4522                         x86_sse_alu_sd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4523                         break;
4524                 case OP_DUPPS_HIGH:
4525                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSHDUP, ins->dreg, ins->sreg1);
4526                         break;
4527                 case OP_DUPPS_LOW:
4528                         x86_sse_alu_ss_reg_reg (code, X86_SSE_MOVSLDUP, ins->dreg, ins->sreg1);
4529                         break;
4530
4531                 case OP_PSHUFLEW_HIGH:
4532                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4533                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 1);
4534                         break;
4535                 case OP_PSHUFLEW_LOW:
4536                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4537                         x86_pshufw_reg_reg (code, ins->dreg, ins->sreg1, ins->inst_c0, 0);
4538                         break;
4539                 case OP_PSHUFLED:
4540                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4541                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->sreg1, ins->inst_c0);
4542                         break;
4543                 case OP_SHUFPS:
4544                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
4545                         x86_sse_alu_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4546                         break; 
4547                 case OP_SHUFPD:
4548                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0x3);
4549                         x86_sse_alu_pd_reg_reg_imm8 (code, X86_SSE_SHUFP, ins->sreg1, ins->sreg2, ins->inst_c0);
4550                         break; 
4551
4552                 case OP_ADDPD:
4553                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADD, ins->sreg1, ins->sreg2);
4554                         break;
4555                 case OP_DIVPD:
4556                         x86_sse_alu_pd_reg_reg (code, X86_SSE_DIV, ins->sreg1, ins->sreg2);
4557                         break;
4558                 case OP_MULPD:
4559                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MUL, ins->sreg1, ins->sreg2);
4560                         break;
4561                 case OP_SUBPD:
4562                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SUB, ins->sreg1, ins->sreg2);
4563                         break;
4564                 case OP_MAXPD:
4565                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MAX, ins->sreg1, ins->sreg2);
4566                         break;
4567                 case OP_MINPD:
4568                         x86_sse_alu_pd_reg_reg (code, X86_SSE_MIN, ins->sreg1, ins->sreg2);
4569                         break;
4570                 case OP_COMPPD:
4571                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
4572                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_COMP, ins->sreg1, ins->sreg2, ins->inst_c0);
4573                         break;
4574                 case OP_ANDPD:
4575                         x86_sse_alu_pd_reg_reg (code, X86_SSE_AND, ins->sreg1, ins->sreg2);
4576                         break;
4577                 case OP_ANDNPD:
4578                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ANDN, ins->sreg1, ins->sreg2);
4579                         break;
4580                 case OP_ORPD:
4581                         x86_sse_alu_pd_reg_reg (code, X86_SSE_OR, ins->sreg1, ins->sreg2);
4582                         break;
4583                 case OP_XORPD:
4584                         x86_sse_alu_pd_reg_reg (code, X86_SSE_XOR, ins->sreg1, ins->sreg2);
4585                         break;
4586                 case OP_SQRTPD:
4587                         x86_sse_alu_pd_reg_reg (code, X86_SSE_SQRT, ins->dreg, ins->sreg1);
4588                         break;
4589                 case OP_ADDSUBPD:
4590                         x86_sse_alu_pd_reg_reg (code, X86_SSE_ADDSUB, ins->sreg1, ins->sreg2);
4591                         break;
4592                 case OP_HADDPD:
4593                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HADD, ins->sreg1, ins->sreg2);
4594                         break;
4595                 case OP_HSUBPD:
4596                         x86_sse_alu_pd_reg_reg (code, X86_SSE_HSUB, ins->sreg1, ins->sreg2);
4597                         break;
4598                 case OP_DUPPD:
4599                         x86_sse_alu_sd_reg_reg (code, X86_SSE_MOVDDUP, ins->dreg, ins->sreg1);
4600                         break;
4601                         
4602                 case OP_EXTRACT_MASK:
4603                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMOVMSKB, ins->dreg, ins->sreg1);
4604                         break;
4605         
4606                 case OP_PAND:
4607                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAND, ins->sreg1, ins->sreg2);
4608                         break;
4609                 case OP_POR:
4610                         x86_sse_alu_pd_reg_reg (code, X86_SSE_POR, ins->sreg1, ins->sreg2);
4611                         break;
4612                 case OP_PXOR:
4613                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->sreg1, ins->sreg2);
4614                         break;
4615
4616                 case OP_PADDB:
4617                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDB, ins->sreg1, ins->sreg2);
4618                         break;
4619                 case OP_PADDW:
4620                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDW, ins->sreg1, ins->sreg2);
4621                         break;
4622                 case OP_PADDD:
4623                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDD, ins->sreg1, ins->sreg2);
4624                         break;
4625                 case OP_PADDQ:
4626                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDQ, ins->sreg1, ins->sreg2);
4627                         break;
4628
4629                 case OP_PSUBB:
4630                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBB, ins->sreg1, ins->sreg2);
4631                         break;
4632                 case OP_PSUBW:
4633                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBW, ins->sreg1, ins->sreg2);
4634                         break;
4635                 case OP_PSUBD:
4636                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBD, ins->sreg1, ins->sreg2);
4637                         break;
4638                 case OP_PSUBQ:
4639                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBQ, ins->sreg1, ins->sreg2);
4640                         break;
4641
4642                 case OP_PMAXB_UN:
4643                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXUB, ins->sreg1, ins->sreg2);
4644                         break;
4645                 case OP_PMAXW_UN:
4646                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUW, ins->sreg1, ins->sreg2);
4647                         break;
4648                 case OP_PMAXD_UN:
4649                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXUD, ins->sreg1, ins->sreg2);
4650                         break;
4651                 
4652                 case OP_PMAXB:
4653                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSB, ins->sreg1, ins->sreg2);
4654                         break;
4655                 case OP_PMAXW:
4656                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMAXSW, ins->sreg1, ins->sreg2);
4657                         break;
4658                 case OP_PMAXD:
4659                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMAXSD, ins->sreg1, ins->sreg2);
4660                         break;
4661
4662                 case OP_PAVGB_UN:
4663                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGB, ins->sreg1, ins->sreg2);
4664                         break;
4665                 case OP_PAVGW_UN:
4666                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PAVGW, ins->sreg1, ins->sreg2);
4667                         break;
4668
4669                 case OP_PMINB_UN:
4670                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINUB, ins->sreg1, ins->sreg2);
4671                         break;
4672                 case OP_PMINW_UN:
4673                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUW, ins->sreg1, ins->sreg2);
4674                         break;
4675                 case OP_PMIND_UN:
4676                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINUD, ins->sreg1, ins->sreg2);
4677                         break;
4678
4679                 case OP_PMINB:
4680                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSB, ins->sreg1, ins->sreg2);
4681                         break;
4682                 case OP_PMINW:
4683                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMINSW, ins->sreg1, ins->sreg2);
4684                         break;
4685                 case OP_PMIND:
4686                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMINSD, ins->sreg1, ins->sreg2);
4687                         break;
4688
4689                 case OP_PCMPEQB:
4690                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQB, ins->sreg1, ins->sreg2);
4691                         break;
4692                 case OP_PCMPEQW:
4693                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQW, ins->sreg1, ins->sreg2);
4694                         break;
4695                 case OP_PCMPEQD:
4696                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPEQD, ins->sreg1, ins->sreg2);
4697                         break;
4698                 case OP_PCMPEQQ:
4699                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPEQQ, ins->sreg1, ins->sreg2);
4700                         break;
4701
4702                 case OP_PCMPGTB:
4703                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTB, ins->sreg1, ins->sreg2);
4704                         break;
4705                 case OP_PCMPGTW:
4706                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTW, ins->sreg1, ins->sreg2);
4707                         break;
4708                 case OP_PCMPGTD:
4709                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PCMPGTD, ins->sreg1, ins->sreg2);
4710                         break;
4711                 case OP_PCMPGTQ:
4712                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PCMPGTQ, ins->sreg1, ins->sreg2);
4713                         break;
4714
4715                 case OP_PSUM_ABS_DIFF:
4716                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSADBW, ins->sreg1, ins->sreg2);
4717                         break;
4718
4719                 case OP_UNPACK_LOWB:
4720                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLBW, ins->sreg1, ins->sreg2);
4721                         break;
4722                 case OP_UNPACK_LOWW:
4723                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLWD, ins->sreg1, ins->sreg2);
4724                         break;
4725                 case OP_UNPACK_LOWD:
4726                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLDQ, ins->sreg1, ins->sreg2);
4727                         break;
4728                 case OP_UNPACK_LOWQ:
4729                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKLQDQ, ins->sreg1, ins->sreg2);
4730                         break;
4731                 case OP_UNPACK_LOWPS:
4732                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4733                         break;
4734                 case OP_UNPACK_LOWPD:
4735                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKL, ins->sreg1, ins->sreg2);
4736                         break;
4737
4738                 case OP_UNPACK_HIGHB:
4739                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHBW, ins->sreg1, ins->sreg2);
4740                         break;
4741                 case OP_UNPACK_HIGHW:
4742                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHWD, ins->sreg1, ins->sreg2);
4743                         break;
4744                 case OP_UNPACK_HIGHD:
4745                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHDQ, ins->sreg1, ins->sreg2);
4746                         break;
4747                 case OP_UNPACK_HIGHQ:
4748                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PUNPCKHQDQ, ins->sreg1, ins->sreg2);
4749                         break;
4750                 case OP_UNPACK_HIGHPS:
4751                         x86_sse_alu_ps_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4752                         break;
4753                 case OP_UNPACK_HIGHPD:
4754                         x86_sse_alu_pd_reg_reg (code, X86_SSE_UNPCKH, ins->sreg1, ins->sreg2);
4755                         break;
4756
4757                 case OP_PACKW:
4758                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSWB, ins->sreg1, ins->sreg2);
4759                         break;
4760                 case OP_PACKD:
4761                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKSSDW, ins->sreg1, ins->sreg2);
4762                         break;
4763                 case OP_PACKW_UN:
4764                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PACKUSWB, ins->sreg1, ins->sreg2);
4765                         break;
4766                 case OP_PACKD_UN:
4767                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PACKUSDW, ins->sreg1, ins->sreg2);
4768                         break;
4769
4770                 case OP_PADDB_SAT_UN:
4771                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSB, ins->sreg1, ins->sreg2);
4772                         break;
4773                 case OP_PSUBB_SAT_UN:
4774                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSB, ins->sreg1, ins->sreg2);
4775                         break;
4776                 case OP_PADDW_SAT_UN:
4777                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDUSW, ins->sreg1, ins->sreg2);
4778                         break;
4779                 case OP_PSUBW_SAT_UN:
4780                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBUSW, ins->sreg1, ins->sreg2);
4781                         break;
4782
4783                 case OP_PADDB_SAT:
4784                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSB, ins->sreg1, ins->sreg2);
4785                         break;
4786                 case OP_PSUBB_SAT:
4787                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSB, ins->sreg1, ins->sreg2);
4788                         break;
4789                 case OP_PADDW_SAT:
4790                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PADDSW, ins->sreg1, ins->sreg2);
4791                         break;
4792                 case OP_PSUBW_SAT:
4793                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PSUBSW, ins->sreg1, ins->sreg2);
4794                         break;
4795                         
4796                 case OP_PMULW:
4797                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULLW, ins->sreg1, ins->sreg2);
4798                         break;
4799                 case OP_PMULD:
4800                         x86_sse_alu_sse41_reg_reg (code, X86_SSE_PMULLD, ins->sreg1, ins->sreg2);
4801                         break;
4802                 case OP_PMULQ:
4803                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULUDQ, ins->sreg1, ins->sreg2);
4804                         break;
4805                 case OP_PMULW_HIGH_UN:
4806                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHUW, ins->sreg1, ins->sreg2);
4807                         break;
4808                 case OP_PMULW_HIGH:
4809                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PMULHW, ins->sreg1, ins->sreg2);
4810                         break;
4811
4812                 case OP_PSHRW:
4813                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4814                         break;
4815                 case OP_PSHRW_REG:
4816                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLW_REG, ins->dreg, ins->sreg2);
4817                         break;
4818
4819                 case OP_PSARW:
4820                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4821                         break;
4822                 case OP_PSARW_REG:
4823                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAW_REG, ins->dreg, ins->sreg2);
4824                         break;
4825
4826                 case OP_PSHLW:
4827                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTW, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4828                         break;
4829                 case OP_PSHLW_REG:
4830                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLW_REG, ins->dreg, ins->sreg2);
4831                         break;
4832
4833                 case OP_PSHRD:
4834                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4835                         break;
4836                 case OP_PSHRD_REG:
4837                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLD_REG, ins->dreg, ins->sreg2);
4838                         break;
4839
4840                 case OP_PSARD:
4841                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SAR, ins->dreg, ins->inst_imm);
4842                         break;
4843                 case OP_PSARD_REG:
4844                         x86_sse_shift_reg_reg (code, X86_SSE_PSRAD_REG, ins->dreg, ins->sreg2);
4845                         break;
4846
4847                 case OP_PSHLD:
4848                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTD, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4849                         break;
4850                 case OP_PSHLD_REG:
4851                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLD_REG, ins->dreg, ins->sreg2);
4852                         break;
4853
4854                 case OP_PSHRQ:
4855                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHR, ins->dreg, ins->inst_imm);
4856                         break;
4857                 case OP_PSHRQ_REG:
4858                         x86_sse_shift_reg_reg (code, X86_SSE_PSRLQ_REG, ins->dreg, ins->sreg2);
4859                         break;
4860
4861                 case OP_PSHLQ:
4862                         x86_sse_shift_reg_imm (code, X86_SSE_PSHIFTQ, X86_SSE_SHL, ins->dreg, ins->inst_imm);
4863                         break;
4864                 case OP_PSHLQ_REG:
4865                         x86_sse_shift_reg_reg (code, X86_SSE_PSLLQ_REG, ins->dreg, ins->sreg2);
4866                         break;          
4867                         
4868                 case OP_ICONV_TO_X:
4869                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
4870                         break;
4871                 case OP_EXTRACT_I4:
4872                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4873                         break;
4874                 case OP_EXTRACT_I1:
4875                 case OP_EXTRACT_U1:
4876                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4877                         if (ins->inst_c0)
4878                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_c0 * 8);
4879                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I1, FALSE);
4880                         break;
4881                 case OP_EXTRACT_I2:
4882                 case OP_EXTRACT_U2:
4883                         x86_movd_reg_xreg (code, ins->dreg, ins->sreg1);
4884                         if (ins->inst_c0)
4885                                 x86_shift_reg_imm (code, X86_SHR, ins->dreg, 16);
4886                         x86_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I2, TRUE);
4887                         break;
4888                 case OP_EXTRACT_R8:
4889                         if (ins->inst_c0)
4890                                 x86_sse_alu_pd_membase_reg (code, X86_SSE_MOVHPD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4891                         else
4892                                 x86_sse_alu_sd_membase_reg (code, X86_SSE_MOVSD_MEMBASE_REG, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, ins->sreg1);
4893                         x86_fld_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE);
4894                         break;
4895
4896                 case OP_INSERT_I2:
4897                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->sreg1, ins->sreg2, ins->inst_c0);
4898                         break;
4899                 case OP_EXTRACTX_U2:
4900                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PEXTRW, ins->dreg, ins->sreg1, ins->inst_c0);
4901                         break;
4902                 case OP_INSERTX_U1_SLOW:
4903                         /*sreg1 is the extracted ireg (scratch)
4904                         /sreg2 is the to be inserted ireg (scratch)
4905                         /dreg is the xreg to receive the value*/
4906
4907                         /*clear the bits from the extracted word*/
4908                         x86_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_c0 & 1 ? 0x00FF : 0xFF00);
4909                         /*shift the value to insert if needed*/
4910                         if (ins->inst_c0 & 1)
4911                                 x86_shift_reg_imm (code, X86_SHL, ins->sreg2, 8);
4912                         /*join them together*/
4913                         x86_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
4914                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, ins->inst_c0 / 2);
4915                         break;
4916                 case OP_INSERTX_I4_SLOW:
4917                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2);
4918                         x86_shift_reg_imm (code, X86_SHR, ins->sreg2, 16);
4919                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg2, ins->inst_c0 * 2 + 1);
4920                         break;
4921
4922                 case OP_INSERTX_R4_SLOW:
4923                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
4924                         /*TODO if inst_c0 == 0 use movss*/
4925                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 0, ins->inst_c0 * 2);
4926                         x86_sse_alu_pd_reg_membase_imm (code, X86_SSE_PINSRW, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset + 2, ins->inst_c0 * 2 + 1);
4927                         break;
4928                 case OP_INSERTX_R8_SLOW:
4929                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4930                         if (cfg->verbose_level)
4931                                 printf ("CONVERTING a OP_INSERTX_R8_SLOW %d offset %x\n", ins->inst_c0, offset);
4932                         if (ins->inst_c0)
4933                                 x86_sse_alu_pd_reg_membase (code, X86_SSE_MOVHPD_REG_MEMBASE, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4934                         else
4935                                 x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4936                         break;
4937
4938                 case OP_STOREX_MEMBASE_REG:
4939                 case OP_STOREX_MEMBASE:
4940                         x86_movups_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
4941                         break;
4942                 case OP_LOADX_MEMBASE:
4943                         x86_movups_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
4944                         break;
4945                 case OP_LOADX_ALIGNED_MEMBASE:
4946                         x86_movaps_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
4947                         break;
4948                 case OP_STOREX_ALIGNED_MEMBASE_REG:
4949                         x86_movaps_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
4950                         break;
4951                 case OP_STOREX_NTA_MEMBASE_REG:
4952                         x86_sse_alu_reg_membase (code, X86_SSE_MOVNTPS, ins->dreg, ins->sreg1, ins->inst_offset);
4953                         break;
4954                 case OP_PREFETCH_MEMBASE:
4955                         x86_sse_alu_reg_membase (code, X86_SSE_PREFETCH, ins->backend.arg_info, ins->sreg1, ins->inst_offset);
4956
4957                         break;
4958                 case OP_XMOVE:
4959                         /*FIXME the peephole pass should have killed this*/
4960                         if (ins->dreg != ins->sreg1)
4961                                 x86_movaps_reg_reg (code, ins->dreg, ins->sreg1);
4962                         break;          
4963                 case OP_XZERO:
4964                         x86_sse_alu_pd_reg_reg (code, X86_SSE_PXOR, ins->dreg, ins->dreg);
4965                         break;
4966
4967                 case OP_FCONV_TO_R8_X:
4968                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
4969                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
4970                         break;
4971
4972                 case OP_XCONV_R8_TO_I4:
4973                         x86_cvttsd2si (code, ins->dreg, ins->sreg1);
4974                         switch (ins->backend.source_opcode) {
4975                         case OP_FCONV_TO_I1:
4976                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, FALSE);
4977                                 break;
4978                         case OP_FCONV_TO_U1:
4979                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
4980                                 break;
4981                         case OP_FCONV_TO_I2:
4982                                 x86_widen_reg (code, ins->dreg, ins->dreg, TRUE, TRUE);
4983                                 break;
4984                         case OP_FCONV_TO_U2:
4985                                 x86_widen_reg (code, ins->dreg, ins->dreg, FALSE, TRUE);
4986                                 break;
4987                         }                       
4988                         break;
4989
4990                 case OP_EXPAND_I1:
4991                         /*FIXME this causes a partial register stall, maybe it would not be that bad to use shift + mask + or*/
4992                         /*The +4 is to get a mov ?h, ?l over the same reg.*/
4993                         x86_mov_reg_reg (code, ins->dreg + 4, ins->dreg, 1);
4994                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
4995                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
4996                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
4997                         break;
4998                 case OP_EXPAND_I2:
4999                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 0);
5000                         x86_sse_alu_pd_reg_reg_imm (code, X86_SSE_PINSRW, ins->dreg, ins->sreg1, 1);
5001                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5002                         break;
5003                 case OP_EXPAND_I4:
5004                         x86_movd_xreg_reg (code, ins->dreg, ins->sreg1);
5005                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5006                         break;
5007                 case OP_EXPAND_R4:
5008                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, FALSE, TRUE);
5009                         x86_movd_xreg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
5010                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0);
5011                         break;
5012                 case OP_EXPAND_R8:
5013                         x86_fst_membase (code, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset, TRUE, TRUE);
5014                         x86_movsd_reg_membase (code, ins->dreg, ins->backend.spill_var->inst_basereg, ins->backend.spill_var->inst_offset);
5015                         x86_sse_shift_reg_imm (code, X86_SSE_PSHUFD, ins->dreg, ins->dreg, 0x44);
5016                         break;
5017
5018                 case OP_CVTDQ2PD:
5019                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTDQ2PD, ins->dreg, ins->sreg1);
5020                         break;
5021                 case OP_CVTDQ2PS:
5022                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTDQ2PS, ins->dreg, ins->sreg1);
5023                         break;
5024                 case OP_CVTPD2DQ:
5025                         x86_sse_alu_sd_reg_reg (code, X86_SSE_CVTPD2DQ, ins->dreg, ins->sreg1);
5026                         break;
5027                 case OP_CVTPD2PS:
5028                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPD2PS, ins->dreg, ins->sreg1);
5029                         break;
5030                 case OP_CVTPS2DQ:
5031                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTPS2DQ, ins->dreg, ins->sreg1);
5032                         break;
5033                 case OP_CVTPS2PD:
5034                         x86_sse_alu_ps_reg_reg (code, X86_SSE_CVTPS2PD, ins->dreg, ins->sreg1);
5035                         break;
5036                 case OP_CVTTPD2DQ:
5037                         x86_sse_alu_pd_reg_reg (code, X86_SSE_CVTTPD2DQ, ins->dreg, ins->sreg1);
5038                         break;
5039                 case OP_CVTTPS2DQ:
5040                         x86_sse_alu_ss_reg_reg (code, X86_SSE_CVTTPS2DQ, ins->dreg, ins->sreg1);
5041                         break;
5042
5043 #endif
5044                 case OP_LIVERANGE_START: {
5045                         if (cfg->verbose_level > 1)
5046                                 printf ("R%d START=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
5047                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_start = code - cfg->native_code;
5048                         break;
5049                 }
5050                 case OP_LIVERANGE_END: {
5051                         if (cfg->verbose_level > 1)
5052                                 printf ("R%d END=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
5053                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_end = code - cfg->native_code;
5054                         break;
5055                 }
5056                 case OP_GC_SAFE_POINT: {
5057                         const char *polling_func = NULL;
5058                         int compare_val = 0;
5059                         guint8 *br [1];
5060
5061 #if defined(__native_client_codegen__) && defined(__native_client_gc__)
5062                         polling_func = "mono_nacl_gc";
5063                         compare_val = 0xFFFFFFFF;
5064 #else
5065                         g_assert (mono_threads_is_coop_enabled ());
5066                         polling_func = "mono_threads_state_poll";
5067                         compare_val = 1;
5068 #endif
5069
5070                         x86_test_membase_imm (code, ins->sreg1, 0, compare_val);
5071                         br[0] = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
5072                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, polling_func);
5073                         x86_patch (br [0], code);
5074
5075                         break;
5076                 }
5077                 case OP_GC_LIVENESS_DEF:
5078                 case OP_GC_LIVENESS_USE:
5079                 case OP_GC_PARAM_SLOT_LIVENESS_DEF:
5080                         ins->backend.pc_offset = code - cfg->native_code;
5081                         break;
5082                 case OP_GC_SPILL_SLOT_LIVENESS_DEF:
5083                         ins->backend.pc_offset = code - cfg->native_code;
5084                         bb->spill_slot_defs = g_slist_prepend_mempool (cfg->mempool, bb->spill_slot_defs, ins);
5085                         break;
5086                 case OP_GET_SP:
5087                         x86_mov_reg_reg (code, ins->dreg, X86_ESP, sizeof (mgreg_t));
5088                         break;
5089                 case OP_SET_SP:
5090                         x86_mov_reg_reg (code, X86_ESP, ins->sreg1, sizeof (mgreg_t));
5091                         break;
5092                 default:
5093                         g_warning ("unknown opcode %s\n", mono_inst_name (ins->opcode));
5094                         g_assert_not_reached ();
5095                 }
5096
5097                 if (G_UNLIKELY ((code - cfg->native_code - offset) > max_len)) {
5098 #ifndef __native_client_codegen__
5099                         g_warning ("wrong maximal instruction length of instruction %s (expected %d, got %d)",
5100                                            mono_inst_name (ins->opcode), max_len, code - cfg->native_code - offset);
5101                         g_assert_not_reached ();
5102 #endif  /* __native_client_codegen__ */
5103                 }
5104                
5105                 cpos += max_len;
5106         }
5107
5108         cfg->code_len = code - cfg->native_code;
5109 }
5110
5111 #endif /* DISABLE_JIT */
5112
5113 void
5114 mono_arch_register_lowlevel_calls (void)
5115 {
5116 }
5117
5118 void
5119 mono_arch_patch_code_new (MonoCompile *cfg, MonoDomain *domain, guint8 *code, MonoJumpInfo *ji, gpointer target)
5120 {
5121         unsigned char *ip = ji->ip.i + code;
5122
5123         switch (ji->type) {
5124         case MONO_PATCH_INFO_IP:
5125                 *((gconstpointer *)(ip)) = target;
5126                 break;
5127         case MONO_PATCH_INFO_ABS:
5128         case MONO_PATCH_INFO_METHOD:
5129         case MONO_PATCH_INFO_METHOD_JUMP:
5130         case MONO_PATCH_INFO_INTERNAL_METHOD:
5131         case MONO_PATCH_INFO_BB:
5132         case MONO_PATCH_INFO_LABEL:
5133         case MONO_PATCH_INFO_RGCTX_FETCH:
5134         case MONO_PATCH_INFO_MONITOR_ENTER:
5135         case MONO_PATCH_INFO_MONITOR_ENTER_V4:
5136         case MONO_PATCH_INFO_MONITOR_EXIT:
5137         case MONO_PATCH_INFO_JIT_ICALL_ADDR:
5138 #if defined(__native_client_codegen__) && defined(__native_client__)
5139                 if (nacl_is_code_address (code)) {
5140                         /* For tail calls, code is patched after being installed */
5141                         /* but not through the normal "patch callsite" method.   */
5142                         unsigned char buf[kNaClAlignment];
5143                         unsigned char *aligned_code = (uintptr_t)code & ~kNaClAlignmentMask;
5144                         unsigned char *_target = target;
5145                         int ret;
5146                         /* All patch targets modified in x86_patch */
5147                         /* are IP relative.                        */
5148                         _target = _target + (uintptr_t)buf - (uintptr_t)aligned_code;
5149                         memcpy (buf, aligned_code, kNaClAlignment);
5150                         /* Patch a temp buffer of bundle size, */
5151                         /* then install to actual location.    */
5152                         x86_patch (buf + ((uintptr_t)code - (uintptr_t)aligned_code), _target);
5153                         ret = nacl_dyncode_modify (aligned_code, buf, kNaClAlignment);
5154                         g_assert (ret == 0);
5155                 }
5156                 else {
5157                         x86_patch (ip, (unsigned char*)target);
5158                 }
5159 #else
5160                 x86_patch (ip, (unsigned char*)target);
5161 #endif
5162                 break;
5163         case MONO_PATCH_INFO_NONE:
5164                 break;
5165         case MONO_PATCH_INFO_R4:
5166         case MONO_PATCH_INFO_R8: {
5167                 guint32 offset = mono_arch_get_patch_offset (ip);
5168                 *((gconstpointer *)(ip + offset)) = target;
5169                 break;
5170         }
5171         default: {
5172                 guint32 offset = mono_arch_get_patch_offset (ip);
5173 #if !defined(__native_client__)
5174                 *((gconstpointer *)(ip + offset)) = target;
5175 #else
5176                 *((gconstpointer *)(ip + offset)) = nacl_modify_patch_target (target);
5177 #endif
5178                 break;
5179         }
5180         }
5181 }
5182
5183 static G_GNUC_UNUSED void
5184 stack_unaligned (MonoMethod *m, gpointer caller)
5185 {
5186         printf ("%s\n", mono_method_full_name (m, TRUE));
5187         g_assert_not_reached ();
5188 }
5189
5190 guint8 *
5191 mono_arch_emit_prolog (MonoCompile *cfg)
5192 {
5193         MonoMethod *method = cfg->method;
5194         MonoBasicBlock *bb;
5195         MonoMethodSignature *sig;
5196         MonoInst *inst;
5197         int alloc_size, pos, max_offset, i, cfa_offset;
5198         guint8 *code;
5199         gboolean need_stack_frame;
5200 #ifdef __native_client_codegen__
5201         guint alignment_check;
5202 #endif
5203
5204         cfg->code_size = MAX (cfg->header->code_size * 4, 10240);
5205
5206         if (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE)
5207                 cfg->code_size += 512;
5208
5209 #if defined(__default_codegen__)
5210         code = cfg->native_code = g_malloc (cfg->code_size);
5211 #elif defined(__native_client_codegen__)
5212         /* native_code_alloc is not 32-byte aligned, native_code is. */
5213         cfg->code_size = NACL_BUNDLE_ALIGN_UP (cfg->code_size);
5214         cfg->native_code_alloc = g_malloc (cfg->code_size + kNaClAlignment);
5215
5216         /* Align native_code to next nearest kNaclAlignment byte. */
5217         cfg->native_code = (guint)cfg->native_code_alloc + kNaClAlignment; 
5218         cfg->native_code = (guint)cfg->native_code & ~kNaClAlignmentMask;
5219         
5220         code = cfg->native_code;
5221
5222         alignment_check = (guint)cfg->native_code & kNaClAlignmentMask;
5223         g_assert(alignment_check == 0);
5224 #endif
5225
5226 #if 0
5227         {
5228                 guint8 *br [16];
5229
5230         /* Check that the stack is aligned on osx */
5231         x86_mov_reg_reg (code, X86_EAX, X86_ESP, sizeof (mgreg_t));
5232         x86_alu_reg_imm (code, X86_AND, X86_EAX, 15);
5233         x86_alu_reg_imm (code, X86_CMP, X86_EAX, 0xc);
5234         br [0] = code;
5235         x86_branch_disp (code, X86_CC_Z, 0, FALSE);
5236         x86_push_membase (code, X86_ESP, 0);
5237         x86_push_imm (code, cfg->method);
5238         x86_mov_reg_imm (code, X86_EAX, stack_unaligned);
5239         x86_call_reg (code, X86_EAX);
5240         x86_patch (br [0], code);
5241         }
5242 #endif
5243
5244         /* Offset between RSP and the CFA */
5245         cfa_offset = 0;
5246
5247         // CFA = sp + 4
5248         cfa_offset = sizeof (gpointer);
5249         mono_emit_unwind_op_def_cfa (cfg, code, X86_ESP, sizeof (gpointer));
5250         // IP saved at CFA - 4
5251         /* There is no IP reg on x86 */
5252         mono_emit_unwind_op_offset (cfg, code, X86_NREG, -cfa_offset);
5253         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5254
5255         need_stack_frame = needs_stack_frame (cfg);
5256
5257         if (need_stack_frame) {
5258                 x86_push_reg (code, X86_EBP);
5259                 cfa_offset += sizeof (gpointer);
5260                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
5261                 mono_emit_unwind_op_offset (cfg, code, X86_EBP, - cfa_offset);
5262                 x86_mov_reg_reg (code, X86_EBP, X86_ESP, 4);
5263                 mono_emit_unwind_op_def_cfa_reg (cfg, code, X86_EBP);
5264                 /* These are handled automatically by the stack marking code */
5265                 mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
5266         } else {
5267                 cfg->frame_reg = X86_ESP;
5268         }
5269
5270         cfg->stack_offset += cfg->param_area;
5271         cfg->stack_offset = ALIGN_TO (cfg->stack_offset, MONO_ARCH_FRAME_ALIGNMENT);
5272
5273         alloc_size = cfg->stack_offset;
5274         pos = 0;
5275
5276         if (!method->save_lmf) {
5277                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5278                         x86_push_reg (code, X86_EBX);
5279                         pos += 4;
5280                         cfa_offset += sizeof (gpointer);
5281                         mono_emit_unwind_op_offset (cfg, code, X86_EBX, - cfa_offset);
5282                         /* These are handled automatically by the stack marking code */
5283                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5284                 }
5285
5286                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5287                         x86_push_reg (code, X86_EDI);
5288                         pos += 4;
5289                         cfa_offset += sizeof (gpointer);
5290                         mono_emit_unwind_op_offset (cfg, code, X86_EDI, - cfa_offset);
5291                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5292                 }
5293
5294                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5295                         x86_push_reg (code, X86_ESI);
5296                         pos += 4;
5297                         cfa_offset += sizeof (gpointer);
5298                         mono_emit_unwind_op_offset (cfg, code, X86_ESI, - cfa_offset);
5299                         mini_gc_set_slot_type_from_cfa (cfg, - cfa_offset, SLOT_NOREF);
5300                 }
5301         }
5302
5303         alloc_size -= pos;
5304
5305         /* the original alloc_size is already aligned: there is %ebp and retip pushed, so realign */
5306         if (mono_do_x86_stack_align && need_stack_frame) {
5307                 int tot = alloc_size + pos + 4; /* ret ip */
5308                 if (need_stack_frame)
5309                         tot += 4; /* ebp */
5310                 tot &= MONO_ARCH_FRAME_ALIGNMENT - 1;
5311                 if (tot) {
5312                         alloc_size += MONO_ARCH_FRAME_ALIGNMENT - tot;
5313                         for (i = 0; i < MONO_ARCH_FRAME_ALIGNMENT - tot; i += sizeof (mgreg_t))
5314                                 mini_gc_set_slot_type_from_fp (cfg, - (alloc_size + pos - i), SLOT_NOREF);
5315                 }
5316         }
5317
5318         cfg->arch.sp_fp_offset = alloc_size + pos;
5319
5320         if (alloc_size) {
5321                 /* See mono_emit_stack_alloc */
5322 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
5323                 guint32 remaining_size = alloc_size;
5324                 /*FIXME handle unbounded code expansion, we should use a loop in case of more than X interactions*/
5325                 guint32 required_code_size = ((remaining_size / 0x1000) + 1) * 8; /*8 is the max size of x86_alu_reg_imm + x86_test_membase_reg*/
5326                 guint32 offset = code - cfg->native_code;
5327                 if (G_UNLIKELY (required_code_size >= (cfg->code_size - offset))) {
5328                         while (required_code_size >= (cfg->code_size - offset))
5329                                 cfg->code_size *= 2;
5330                         cfg->native_code = mono_realloc_native_code(cfg);
5331                         code = cfg->native_code + offset;
5332                         cfg->stat_code_reallocs++;
5333                 }
5334                 while (remaining_size >= 0x1000) {
5335                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, 0x1000);
5336                         x86_test_membase_reg (code, X86_ESP, 0, X86_ESP);
5337                         remaining_size -= 0x1000;
5338                 }
5339                 if (remaining_size)
5340                         x86_alu_reg_imm (code, X86_SUB, X86_ESP, remaining_size);
5341 #else
5342                 x86_alu_reg_imm (code, X86_SUB, X86_ESP, alloc_size);
5343 #endif
5344
5345                 g_assert (need_stack_frame);
5346         }
5347
5348         if (cfg->method->wrapper_type == MONO_WRAPPER_NATIVE_TO_MANAGED ||
5349                         cfg->method->wrapper_type == MONO_WRAPPER_RUNTIME_INVOKE) {
5350                 x86_alu_reg_imm (code, X86_AND, X86_ESP, -MONO_ARCH_FRAME_ALIGNMENT);
5351         }
5352
5353 #if DEBUG_STACK_ALIGNMENT
5354         /* check the stack is aligned */
5355         if (need_stack_frame && method->wrapper_type == MONO_WRAPPER_NONE) {
5356                 x86_mov_reg_reg (code, X86_ECX, X86_ESP, 4);
5357                 x86_alu_reg_imm (code, X86_AND, X86_ECX, MONO_ARCH_FRAME_ALIGNMENT - 1);
5358                 x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5359                 x86_branch_disp (code, X86_CC_EQ, 3, FALSE);
5360                 x86_breakpoint (code);
5361         }
5362 #endif
5363
5364         /* compute max_offset in order to use short forward jumps */
5365         max_offset = 0;
5366         if (cfg->opt & MONO_OPT_BRANCH) {
5367                 for (bb = cfg->bb_entry; bb; bb = bb->next_bb) {
5368                         MonoInst *ins;
5369                         bb->max_offset = max_offset;
5370
5371                         if (cfg->prof_options & MONO_PROFILE_COVERAGE)
5372                                 max_offset += 6;
5373                         /* max alignment for loops */
5374                         if ((cfg->opt & MONO_OPT_LOOP) && bb_is_loop_start (bb))
5375                                 max_offset += LOOP_ALIGNMENT;
5376 #ifdef __native_client_codegen__
5377                         /* max alignment for native client */
5378                         if (bb->flags & BB_INDIRECT_JUMP_TARGET || bb->flags & BB_EXCEPTION_HANDLER)
5379                                 max_offset += kNaClAlignment;
5380 #endif
5381                         MONO_BB_FOR_EACH_INS (bb, ins) {
5382                                 if (ins->opcode == OP_LABEL)
5383                                         ins->inst_c1 = max_offset;
5384 #ifdef __native_client_codegen__
5385                                 switch (ins->opcode)
5386                                 {
5387                                         case OP_FCALL:
5388                                         case OP_LCALL:
5389                                         case OP_VCALL:
5390                                         case OP_VCALL2:
5391                                         case OP_VOIDCALL:
5392                                         case OP_CALL:
5393                                         case OP_FCALL_REG:
5394                                         case OP_LCALL_REG:
5395                                         case OP_VCALL_REG:
5396                                         case OP_VCALL2_REG:
5397                                         case OP_VOIDCALL_REG:
5398                                         case OP_CALL_REG:
5399                                         case OP_FCALL_MEMBASE:
5400                                         case OP_LCALL_MEMBASE:
5401                                         case OP_VCALL_MEMBASE:
5402                                         case OP_VCALL2_MEMBASE:
5403                                         case OP_VOIDCALL_MEMBASE:
5404                                         case OP_CALL_MEMBASE:
5405                                                 max_offset += kNaClAlignment;
5406                                                 break;
5407                                         default:
5408                                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN] - 1;
5409                                                 break;
5410                                 }
5411 #endif  /* __native_client_codegen__ */
5412                                 max_offset += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
5413                         }
5414                 }
5415         }
5416
5417         /* store runtime generic context */
5418         if (cfg->rgctx_var) {
5419                 g_assert (cfg->rgctx_var->opcode == OP_REGOFFSET && cfg->rgctx_var->inst_basereg == X86_EBP);
5420
5421                 x86_mov_membase_reg (code, X86_EBP, cfg->rgctx_var->inst_offset, MONO_ARCH_RGCTX_REG, 4);
5422         }
5423
5424         if (method->save_lmf)
5425                 code = emit_setup_lmf (cfg, code, cfg->lmf_var->inst_offset, cfa_offset);
5426
5427         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5428                 code = mono_arch_instrument_prolog (cfg, mono_trace_enter_method, code, TRUE);
5429
5430         {
5431                 MonoInst *ins;
5432
5433                 if (cfg->arch.ss_tramp_var) {
5434                         /* Initialize ss_tramp_var */
5435                         ins = cfg->arch.ss_tramp_var;
5436                         g_assert (ins->opcode == OP_REGOFFSET);
5437
5438                         g_assert (!cfg->compile_aot);
5439                         x86_mov_membase_imm (code, ins->inst_basereg, ins->inst_offset, (guint32)&ss_trampoline, 4);
5440                 }
5441
5442                 if (cfg->arch.bp_tramp_var) {
5443                         /* Initialize bp_tramp_var */
5444                         ins = cfg->arch.bp_tramp_var;
5445                         g_assert (ins->opcode == OP_REGOFFSET);
5446
5447                         g_assert (!cfg->compile_aot);
5448                         x86_mov_membase_imm (code, ins->inst_basereg, ins->inst_offset, (guint32)&bp_trampoline, 4);
5449                 }
5450         }
5451
5452         /* load arguments allocated to register from the stack */
5453         sig = mono_method_signature (method);
5454         pos = 0;
5455
5456         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
5457                 inst = cfg->args [pos];
5458                 if (inst->opcode == OP_REGVAR) {
5459                         g_assert (need_stack_frame);
5460                         x86_mov_reg_membase (code, inst->dreg, X86_EBP, inst->inst_offset, 4);
5461                         if (cfg->verbose_level > 2)
5462                                 g_print ("Argument %d assigned to register %s\n", pos, mono_arch_regname (inst->dreg));
5463                 }
5464                 pos++;
5465         }
5466
5467         cfg->code_len = code - cfg->native_code;
5468
5469         g_assert (cfg->code_len < cfg->code_size);
5470
5471         return code;
5472 }
5473
5474 void
5475 mono_arch_emit_epilog (MonoCompile *cfg)
5476 {
5477         MonoMethod *method = cfg->method;
5478         MonoMethodSignature *sig = mono_method_signature (method);
5479         int i, quad, pos;
5480         guint32 stack_to_pop;
5481         guint8 *code;
5482         int max_epilog_size = 16;
5483         CallInfo *cinfo;
5484         gboolean need_stack_frame = needs_stack_frame (cfg);
5485
5486         if (cfg->method->save_lmf)
5487                 max_epilog_size += 128;
5488
5489         while (cfg->code_len + max_epilog_size > (cfg->code_size - 16)) {
5490                 cfg->code_size *= 2;
5491                 cfg->native_code = mono_realloc_native_code(cfg);
5492                 cfg->stat_code_reallocs++;
5493         }
5494
5495         code = cfg->native_code + cfg->code_len;
5496
5497         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
5498                 code = mono_arch_instrument_epilog (cfg, mono_trace_leave_method, code, TRUE);
5499
5500         /* the code restoring the registers must be kept in sync with OP_TAILCALL */
5501         pos = 0;
5502         
5503         if (method->save_lmf) {
5504                 gint32 lmf_offset = cfg->lmf_var->inst_offset;
5505                 guint8 *patch;
5506                 gboolean supported = FALSE;
5507
5508                 if (cfg->compile_aot) {
5509 #if defined(MONO_HAVE_FAST_TLS)
5510                         supported = TRUE;
5511 #endif
5512                 } else if (mono_get_jit_tls_offset () != -1) {
5513                         supported = TRUE;
5514                 }
5515
5516                 /* check if we need to restore protection of the stack after a stack overflow */
5517                 if (supported) {
5518                         if (cfg->compile_aot) {
5519                                 code = emit_load_aotconst (NULL, code, cfg, NULL, X86_ECX, MONO_PATCH_INFO_TLS_OFFSET, GINT_TO_POINTER (TLS_KEY_JIT_TLS));
5520
5521                                 code = emit_tls_get_reg (code, X86_ECX, X86_ECX);
5522                         } else {
5523                                 code = mono_x86_emit_tls_get (code, X86_ECX, mono_get_jit_tls_offset ());
5524                         }
5525
5526                         /* we load the value in a separate instruction: this mechanism may be
5527                          * used later as a safer way to do thread interruption
5528                          */
5529                         x86_mov_reg_membase (code, X86_ECX, X86_ECX, MONO_STRUCT_OFFSET (MonoJitTlsData, restore_stack_prot), 4);
5530                         x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
5531                         patch = code;
5532                         x86_branch8 (code, X86_CC_Z, 0, FALSE);
5533                         /* note that the call trampoline will preserve eax/edx */
5534                         x86_call_reg (code, X86_ECX);
5535                         x86_patch (patch, code);
5536                 } else {
5537                         /* FIXME: maybe save the jit tls in the prolog */
5538                 }
5539
5540                 /* restore caller saved regs */
5541                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5542                         x86_mov_reg_membase (code, X86_EBX, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, ebx), 4);
5543                 }
5544
5545                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5546                         x86_mov_reg_membase (code, X86_EDI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, edi), 4);
5547                 }
5548                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5549                         x86_mov_reg_membase (code, X86_ESI, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, esi), 4);
5550                 }
5551
5552                 /* EBP is restored by LEAVE */
5553         } else {
5554                 for (i = 0; i < X86_NREG; ++i) {
5555                         if ((cfg->used_int_regs & X86_CALLER_REGS & (1 << i)) && (i != X86_EBP)) {
5556                                 pos -= 4;
5557                         }
5558                 }
5559
5560                 if (pos) {
5561                         g_assert (need_stack_frame);
5562                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5563                 }
5564
5565                 if (pos) {
5566                         g_assert (need_stack_frame);
5567                         x86_lea_membase (code, X86_ESP, X86_EBP, pos);
5568                 }
5569
5570                 if (cfg->used_int_regs & (1 << X86_ESI)) {
5571                         x86_pop_reg (code, X86_ESI);
5572                 }
5573                 if (cfg->used_int_regs & (1 << X86_EDI)) {
5574                         x86_pop_reg (code, X86_EDI);
5575                 }
5576                 if (cfg->used_int_regs & (1 << X86_EBX)) {
5577                         x86_pop_reg (code, X86_EBX);
5578                 }
5579         }
5580
5581         /* Load returned vtypes into registers if needed */
5582         cinfo = get_call_info (cfg->mempool, sig);
5583         if (cinfo->ret.storage == ArgValuetypeInReg) {
5584                 for (quad = 0; quad < 2; quad ++) {
5585                         switch (cinfo->ret.pair_storage [quad]) {
5586                         case ArgInIReg:
5587                                 x86_mov_reg_membase (code, cinfo->ret.pair_regs [quad], cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), 4);
5588                                 break;
5589                         case ArgOnFloatFpStack:
5590                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), FALSE);
5591                                 break;
5592                         case ArgOnDoubleFpStack:
5593                                 x86_fld_membase (code, cfg->ret->inst_basereg, cfg->ret->inst_offset + (quad * sizeof (gpointer)), TRUE);
5594                                 break;
5595                         case ArgNone:
5596                                 break;
5597                         default:
5598                                 g_assert_not_reached ();
5599                         }
5600                 }
5601         }
5602
5603         if (need_stack_frame)
5604                 x86_leave (code);
5605
5606         if (CALLCONV_IS_STDCALL (sig)) {
5607                 MonoJitArgumentInfo *arg_info = alloca (sizeof (MonoJitArgumentInfo) * (sig->param_count + 1));
5608
5609                 stack_to_pop = mono_arch_get_argument_info (sig, sig->param_count, arg_info);
5610         } else if (cinfo->callee_stack_pop)
5611                 stack_to_pop = cinfo->callee_stack_pop;
5612         else
5613                 stack_to_pop = 0;
5614
5615         if (stack_to_pop) {
5616                 g_assert (need_stack_frame);
5617                 x86_ret_imm (code, stack_to_pop);
5618         } else {
5619                 x86_ret (code);
5620         }
5621
5622         cfg->code_len = code - cfg->native_code;
5623
5624         g_assert (cfg->code_len < cfg->code_size);
5625 }
5626
5627 void
5628 mono_arch_emit_exceptions (MonoCompile *cfg)
5629 {
5630         MonoJumpInfo *patch_info;
5631         int nthrows, i;
5632         guint8 *code;
5633         MonoClass *exc_classes [16];
5634         guint8 *exc_throw_start [16], *exc_throw_end [16];
5635         guint32 code_size;
5636         int exc_count = 0;
5637
5638         /* Compute needed space */
5639         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5640                 if (patch_info->type == MONO_PATCH_INFO_EXC)
5641                         exc_count++;
5642         }
5643
5644         /* 
5645          * make sure we have enough space for exceptions
5646          * 16 is the size of two push_imm instructions and a call
5647          */
5648         if (cfg->compile_aot)
5649                 code_size = exc_count * 32;
5650         else
5651                 code_size = exc_count * 16;
5652
5653         while (cfg->code_len + code_size > (cfg->code_size - 16)) {
5654                 cfg->code_size *= 2;
5655                 cfg->native_code = mono_realloc_native_code(cfg);
5656                 cfg->stat_code_reallocs++;
5657         }
5658
5659         code = cfg->native_code + cfg->code_len;
5660
5661         nthrows = 0;
5662         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
5663                 switch (patch_info->type) {
5664                 case MONO_PATCH_INFO_EXC: {
5665                         MonoClass *exc_class;
5666                         guint8 *buf, *buf2;
5667                         guint32 throw_ip;
5668
5669                         x86_patch (patch_info->ip.i + cfg->native_code, code);
5670
5671                         exc_class = mono_class_from_name (mono_defaults.corlib, "System", patch_info->data.name);
5672                         g_assert (exc_class);
5673                         throw_ip = patch_info->ip.i;
5674
5675                         /* Find a throw sequence for the same exception class */
5676                         for (i = 0; i < nthrows; ++i)
5677                                 if (exc_classes [i] == exc_class)
5678                                         break;
5679                         if (i < nthrows) {
5680                                 x86_push_imm (code, (exc_throw_end [i] - cfg->native_code) - throw_ip);
5681                                 x86_jump_code (code, exc_throw_start [i]);
5682                                 patch_info->type = MONO_PATCH_INFO_NONE;
5683                         }
5684                         else {
5685                                 guint32 size;
5686
5687                                 /* Compute size of code following the push <OFFSET> */
5688 #if defined(__default_codegen__)
5689                                 size = 5 + 5;
5690 #elif defined(__native_client_codegen__)
5691                                 code = mono_nacl_align (code);
5692                                 size = kNaClAlignment;
5693 #endif
5694                                 /*This is aligned to 16 bytes by the callee. This way we save a few bytes here.*/
5695
5696                                 if ((code - cfg->native_code) - throw_ip < 126 - size) {
5697                                         /* Use the shorter form */
5698                                         buf = buf2 = code;
5699                                         x86_push_imm (code, 0);
5700                                 }
5701                                 else {
5702                                         buf = code;
5703                                         x86_push_imm (code, 0xf0f0f0f0);
5704                                         buf2 = code;
5705                                 }
5706
5707                                 if (nthrows < 16) {
5708                                         exc_classes [nthrows] = exc_class;
5709                                         exc_throw_start [nthrows] = code;
5710                                 }
5711
5712                                 x86_push_imm (code, exc_class->type_token - MONO_TOKEN_TYPE_DEF);
5713                                 patch_info->data.name = "mono_arch_throw_corlib_exception";
5714                                 patch_info->type = MONO_PATCH_INFO_INTERNAL_METHOD;
5715                                 patch_info->ip.i = code - cfg->native_code;
5716                                 x86_call_code (code, 0);
5717                                 x86_push_imm (buf, (code - cfg->native_code) - throw_ip);
5718                                 while (buf < buf2)
5719                                         x86_nop (buf);
5720
5721                                 if (nthrows < 16) {
5722                                         exc_throw_end [nthrows] = code;
5723                                         nthrows ++;
5724                                 }
5725                         }
5726                         break;
5727                 }
5728                 default:
5729                         /* do nothing */
5730                         break;
5731                 }
5732         }
5733
5734         cfg->code_len = code - cfg->native_code;
5735
5736         g_assert (cfg->code_len < cfg->code_size);
5737 }
5738
5739 void
5740 mono_arch_flush_icache (guint8 *code, gint size)
5741 {
5742         /* not needed */
5743 }
5744
5745 void
5746 mono_arch_flush_register_windows (void)
5747 {
5748 }
5749
5750 gboolean 
5751 mono_arch_is_inst_imm (gint64 imm)
5752 {
5753         return TRUE;
5754 }
5755
5756 void
5757 mono_arch_finish_init (void)
5758 {
5759         if (!g_getenv ("MONO_NO_TLS")) {
5760 #ifndef TARGET_WIN32
5761 #if MONO_XEN_OPT
5762                 optimize_for_xen = access ("/proc/xen", F_OK) == 0;
5763 #endif
5764 #endif
5765         }               
5766 }
5767
5768 void
5769 mono_arch_free_jit_tls_data (MonoJitTlsData *tls)
5770 {
5771 }
5772
5773 // Linear handler, the bsearch head compare is shorter
5774 //[2 + 4] x86_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
5775 //[1 + 1] x86_branch8(inst,cond,imm,is_signed)
5776 //        x86_patch(ins,target)
5777 //[1 + 5] x86_jump_mem(inst,mem)
5778
5779 #define CMP_SIZE 6
5780 #if defined(__default_codegen__)
5781 #define BR_SMALL_SIZE 2
5782 #define BR_LARGE_SIZE 5
5783 #elif defined(__native_client_codegen__)
5784 /* I suspect the size calculation below is actually incorrect. */
5785 /* TODO: fix the calculation that uses these sizes.  */
5786 #define BR_SMALL_SIZE 16
5787 #define BR_LARGE_SIZE 12
5788 #endif  /*__native_client_codegen__*/
5789 #define JUMP_IMM_SIZE 6
5790 #define ENABLE_WRONG_METHOD_CHECK 0
5791 #define DEBUG_IMT 0
5792
5793 static int
5794 imt_branch_distance (MonoIMTCheckItem **imt_entries, int start, int target)
5795 {
5796         int i, distance = 0;
5797         for (i = start; i < target; ++i)
5798                 distance += imt_entries [i]->chunk_size;
5799         return distance;
5800 }
5801
5802 /*
5803  * LOCKING: called with the domain lock held
5804  */
5805 gpointer
5806 mono_arch_build_imt_thunk (MonoVTable *vtable, MonoDomain *domain, MonoIMTCheckItem **imt_entries, int count,
5807         gpointer fail_tramp)
5808 {
5809         int i;
5810         int size = 0;
5811         guint8 *code, *start;
5812         GSList *unwind_ops;
5813
5814         for (i = 0; i < count; ++i) {
5815                 MonoIMTCheckItem *item = imt_entries [i];
5816                 if (item->is_equals) {
5817                         if (item->check_target_idx) {
5818                                 if (!item->compare_done)
5819                                         item->chunk_size += CMP_SIZE;
5820                                 item->chunk_size += BR_SMALL_SIZE + JUMP_IMM_SIZE;
5821                         } else {
5822                                 if (fail_tramp) {
5823                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + JUMP_IMM_SIZE * 2;
5824                                 } else {
5825                                         item->chunk_size += JUMP_IMM_SIZE;
5826 #if ENABLE_WRONG_METHOD_CHECK
5827                                         item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + 1;
5828 #endif
5829                                 }
5830                         }
5831                 } else {
5832                         item->chunk_size += CMP_SIZE + BR_LARGE_SIZE;
5833                         imt_entries [item->check_target_idx]->compare_done = TRUE;
5834                 }
5835                 size += item->chunk_size;
5836         }
5837 #if defined(__native_client__) && defined(__native_client_codegen__)
5838         /* In Native Client, we don't re-use thunks, allocate from the */
5839         /* normal code manager paths. */
5840         size = NACL_BUNDLE_ALIGN_UP (size);
5841         code = mono_domain_code_reserve (domain, size);
5842 #else
5843         if (fail_tramp)
5844                 code = mono_method_alloc_generic_virtual_thunk (domain, size);
5845         else
5846                 code = mono_domain_code_reserve (domain, size);
5847 #endif
5848         start = code;
5849
5850         unwind_ops = mono_arch_get_cie_program ();
5851
5852         for (i = 0; i < count; ++i) {
5853                 MonoIMTCheckItem *item = imt_entries [i];
5854                 item->code_target = code;
5855                 if (item->is_equals) {
5856                         if (item->check_target_idx) {
5857                                 if (!item->compare_done)
5858                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5859                                 item->jmp_code = code;
5860                                 x86_branch8 (code, X86_CC_NE, 0, FALSE);
5861                                 if (item->has_target_code)
5862                                         x86_jump_code (code, item->value.target_code);
5863                                 else
5864                                         x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5865                         } else {
5866                                 if (fail_tramp) {
5867                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5868                                         item->jmp_code = code;
5869                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5870                                         if (item->has_target_code)
5871                                                 x86_jump_code (code, item->value.target_code);
5872                                         else
5873                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5874                                         x86_patch (item->jmp_code, code);
5875                                         x86_jump_code (code, fail_tramp);
5876                                         item->jmp_code = NULL;
5877                                 } else {
5878                                         /* enable the commented code to assert on wrong method */
5879 #if ENABLE_WRONG_METHOD_CHECK
5880                                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5881                                         item->jmp_code = code;
5882                                         x86_branch8 (code, X86_CC_NE, 0, FALSE);
5883 #endif
5884                                         if (item->has_target_code)
5885                                                 x86_jump_code (code, item->value.target_code);
5886                                         else
5887                                                 x86_jump_mem (code, & (vtable->vtable [item->value.vtable_slot]));
5888 #if ENABLE_WRONG_METHOD_CHECK
5889                                         x86_patch (item->jmp_code, code);
5890                                         x86_breakpoint (code);
5891                                         item->jmp_code = NULL;
5892 #endif
5893                                 }
5894                         }
5895                 } else {
5896                         x86_alu_reg_imm (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)item->key);
5897                         item->jmp_code = code;
5898                         if (x86_is_imm8 (imt_branch_distance (imt_entries, i, item->check_target_idx)))
5899                                 x86_branch8 (code, X86_CC_GE, 0, FALSE);
5900                         else
5901                                 x86_branch32 (code, X86_CC_GE, 0, FALSE);
5902                 }
5903         }
5904         /* patch the branches to get to the target items */
5905         for (i = 0; i < count; ++i) {
5906                 MonoIMTCheckItem *item = imt_entries [i];
5907                 if (item->jmp_code) {
5908                         if (item->check_target_idx) {
5909                                 x86_patch (item->jmp_code, imt_entries [item->check_target_idx]->code_target);
5910                         }
5911                 }
5912         }
5913
5914         if (!fail_tramp)
5915                 mono_stats.imt_thunks_size += code - start;
5916         g_assert (code - start <= size);
5917
5918 #if DEBUG_IMT
5919         {
5920                 char *buff = g_strdup_printf ("thunk_for_class_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5921                 mono_disassemble_code (NULL, (guint8*)start, code - start, buff);
5922                 g_free (buff);
5923         }
5924 #endif
5925         if (mono_jit_map_is_enabled ()) {
5926                 char *buff;
5927                 if (vtable)
5928                         buff = g_strdup_printf ("imt_%s_%s_entries_%d", vtable->klass->name_space, vtable->klass->name, count);
5929                 else
5930                         buff = g_strdup_printf ("imt_thunk_entries_%d", count);
5931                 mono_emit_jit_tramp (start, code - start, buff);
5932                 g_free (buff);
5933         }
5934
5935         nacl_domain_code_validate (domain, &start, size, &code);
5936         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_IMT_TRAMPOLINE, NULL);
5937
5938         mono_tramp_info_register (mono_tramp_info_create (NULL, start, code - start, NULL, unwind_ops), domain);
5939
5940         return start;
5941 }
5942
5943 MonoMethod*
5944 mono_arch_find_imt_method (mgreg_t *regs, guint8 *code)
5945 {
5946         return (MonoMethod*) regs [MONO_ARCH_IMT_REG];
5947 }
5948
5949 MonoVTable*
5950 mono_arch_find_static_call_vtable (mgreg_t *regs, guint8 *code)
5951 {
5952         return (MonoVTable*) regs [MONO_ARCH_RGCTX_REG];
5953 }
5954
5955 GSList*
5956 mono_arch_get_cie_program (void)
5957 {
5958         GSList *l = NULL;
5959
5960         mono_add_unwind_op_def_cfa (l, (guint8*)NULL, (guint8*)NULL, X86_ESP, 4);
5961         mono_add_unwind_op_offset (l, (guint8*)NULL, (guint8*)NULL, X86_NREG, -4);
5962
5963         return l;
5964 }
5965
5966 MonoInst*
5967 mono_arch_emit_inst_for_method (MonoCompile *cfg, MonoMethod *cmethod, MonoMethodSignature *fsig, MonoInst **args)
5968 {
5969         MonoInst *ins = NULL;
5970         int opcode = 0;
5971
5972         if (cmethod->klass == mono_defaults.math_class) {
5973                 if (strcmp (cmethod->name, "Sin") == 0) {
5974                         opcode = OP_SIN;
5975                 } else if (strcmp (cmethod->name, "Cos") == 0) {
5976                         opcode = OP_COS;
5977                 } else if (strcmp (cmethod->name, "Tan") == 0) {
5978                         opcode = OP_TAN;
5979                 } else if (strcmp (cmethod->name, "Atan") == 0) {
5980                         opcode = OP_ATAN;
5981                 } else if (strcmp (cmethod->name, "Sqrt") == 0) {
5982                         opcode = OP_SQRT;
5983                 } else if (strcmp (cmethod->name, "Abs") == 0 && fsig->params [0]->type == MONO_TYPE_R8) {
5984                         opcode = OP_ABS;
5985                 } else if (strcmp (cmethod->name, "Round") == 0 && fsig->param_count == 1 && fsig->params [0]->type == MONO_TYPE_R8) {
5986                         opcode = OP_ROUND;
5987                 }
5988                 
5989                 if (opcode && fsig->param_count == 1) {
5990                         MONO_INST_NEW (cfg, ins, opcode);
5991                         ins->type = STACK_R8;
5992                         ins->dreg = mono_alloc_freg (cfg);
5993                         ins->sreg1 = args [0]->dreg;
5994                         MONO_ADD_INS (cfg->cbb, ins);
5995                 }
5996
5997                 if (cfg->opt & MONO_OPT_CMOV) {
5998                         opcode = 0;
5999
6000                         if (strcmp (cmethod->name, "Min") == 0) {
6001                                 if (fsig->params [0]->type == MONO_TYPE_I4)
6002                                         opcode = OP_IMIN;
6003                         } else if (strcmp (cmethod->name, "Max") == 0) {
6004                                 if (fsig->params [0]->type == MONO_TYPE_I4)
6005                                         opcode = OP_IMAX;
6006                         }               
6007
6008                         if (opcode && fsig->param_count == 2) {
6009                                 MONO_INST_NEW (cfg, ins, opcode);
6010                                 ins->type = STACK_I4;
6011                                 ins->dreg = mono_alloc_ireg (cfg);
6012                                 ins->sreg1 = args [0]->dreg;
6013                                 ins->sreg2 = args [1]->dreg;
6014                                 MONO_ADD_INS (cfg->cbb, ins);
6015                         }
6016                 }
6017
6018 #if 0
6019                 /* OP_FREM is not IEEE compatible */
6020                 else if (strcmp (cmethod->name, "IEEERemainder") == 0 && fsig->param_count == 2) {
6021                         MONO_INST_NEW (cfg, ins, OP_FREM);
6022                         ins->inst_i0 = args [0];
6023                         ins->inst_i1 = args [1];
6024                 }
6025 #endif
6026         }
6027
6028         return ins;
6029 }
6030
6031 gboolean
6032 mono_arch_print_tree (MonoInst *tree, int arity)
6033 {
6034         return 0;
6035 }
6036
6037 guint32
6038 mono_arch_get_patch_offset (guint8 *code)
6039 {
6040         if ((code [0] == 0x8b) && (x86_modrm_mod (code [1]) == 0x2))
6041                 return 2;
6042         else if (code [0] == 0xba)
6043                 return 1;
6044         else if (code [0] == 0x68)
6045                 /* push IMM */
6046                 return 1;
6047         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x6))
6048                 /* push <OFFSET>(<REG>) */
6049                 return 2;
6050         else if ((code [0] == 0xff) && (x86_modrm_reg (code [1]) == 0x2))
6051                 /* call *<OFFSET>(<REG>) */
6052                 return 2;
6053         else if ((code [0] == 0xdd) || (code [0] == 0xd9))
6054                 /* fldl <ADDR> */
6055                 return 2;
6056         else if ((code [0] == 0x58) && (code [1] == 0x05))
6057                 /* pop %eax; add <OFFSET>, %eax */
6058                 return 2;
6059         else if ((code [0] >= 0x58) && (code [0] <= 0x58 + X86_NREG) && (code [1] == 0x81))
6060                 /* pop <REG>; add <OFFSET>, <REG> */
6061                 return 3;
6062         else if ((code [0] >= 0xb8) && (code [0] < 0xb8 + 8))
6063                 /* mov <REG>, imm */
6064                 return 1;
6065         else {
6066                 g_assert_not_reached ();
6067                 return -1;
6068         }
6069 }
6070
6071 /**
6072  * mono_breakpoint_clean_code:
6073  *
6074  * Copy @size bytes from @code - @offset to the buffer @buf. If the debugger inserted software
6075  * breakpoints in the original code, they are removed in the copy.
6076  *
6077  * Returns TRUE if no sw breakpoint was present.
6078  */
6079 gboolean
6080 mono_breakpoint_clean_code (guint8 *method_start, guint8 *code, int offset, guint8 *buf, int size)
6081 {
6082         /*
6083          * If method_start is non-NULL we need to perform bound checks, since we access memory
6084          * at code - offset we could go before the start of the method and end up in a different
6085          * page of memory that is not mapped or read incorrect data anyway. We zero-fill the bytes
6086          * instead.
6087          */
6088         if (!method_start || code - offset >= method_start) {
6089                 memcpy (buf, code - offset, size);
6090         } else {
6091                 int diff = code - method_start;
6092                 memset (buf, 0, size);
6093                 memcpy (buf + offset - diff, method_start, diff + size - offset);
6094         }
6095         return TRUE;
6096 }
6097
6098 /*
6099  * mono_x86_get_this_arg_offset:
6100  *
6101  *   Return the offset of the stack location where this is passed during a virtual
6102  * call.
6103  */
6104 guint32
6105 mono_x86_get_this_arg_offset (MonoMethodSignature *sig)
6106 {
6107         return 0;
6108 }
6109
6110 gpointer
6111 mono_arch_get_this_arg_from_call (mgreg_t *regs, guint8 *code)
6112 {
6113         guint32 esp = regs [X86_ESP];
6114         gpointer res;
6115         int offset;
6116
6117         offset = 0;
6118
6119         /*
6120          * The stack looks like:
6121          * <other args>
6122          * <this=delegate>
6123          */
6124         res = ((MonoObject**)esp) [0];
6125         return res;
6126 }
6127
6128 #define MAX_ARCH_DELEGATE_PARAMS 10
6129
6130 static gpointer
6131 get_delegate_invoke_impl (MonoTrampInfo **info, gboolean has_target, guint32 param_count)
6132 {
6133         guint8 *code, *start;
6134         int code_reserve = 64;
6135         GSList *unwind_ops;
6136
6137         unwind_ops = mono_arch_get_cie_program ();
6138
6139         /*
6140          * The stack contains:
6141          * <delegate>
6142          * <return addr>
6143          */
6144
6145         if (has_target) {
6146                 start = code = mono_global_codeman_reserve (code_reserve);
6147
6148                 /* Replace the this argument with the target */
6149                 x86_mov_reg_membase (code, X86_EAX, X86_ESP, 4, 4);
6150                 x86_mov_reg_membase (code, X86_ECX, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 4);
6151                 x86_mov_membase_reg (code, X86_ESP, 4, X86_ECX, 4);
6152                 x86_jump_membase (code, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6153
6154                 g_assert ((code - start) < code_reserve);
6155         } else {
6156                 int i = 0;
6157                 /* 8 for mov_reg and jump, plus 8 for each parameter */
6158 #ifdef __native_client_codegen__
6159                 /* TODO: calculate this size correctly */
6160                 code_reserve = 13 + (param_count * 8) + 2 * kNaClAlignment;
6161 #else
6162                 code_reserve = 8 + (param_count * 8);
6163 #endif  /* __native_client_codegen__ */
6164                 /*
6165                  * The stack contains:
6166                  * <args in reverse order>
6167                  * <delegate>
6168                  * <return addr>
6169                  *
6170                  * and we need:
6171                  * <args in reverse order>
6172                  * <return addr>
6173                  * 
6174                  * without unbalancing the stack.
6175                  * So move each arg up a spot in the stack (overwriting un-needed 'this' arg)
6176                  * and leaving original spot of first arg as placeholder in stack so
6177                  * when callee pops stack everything works.
6178                  */
6179
6180                 start = code = mono_global_codeman_reserve (code_reserve);
6181
6182                 /* store delegate for access to method_ptr */
6183                 x86_mov_reg_membase (code, X86_ECX, X86_ESP, 4, 4);
6184
6185                 /* move args up */
6186                 for (i = 0; i < param_count; ++i) {
6187                         x86_mov_reg_membase (code, X86_EAX, X86_ESP, (i+2)*4, 4);
6188                         x86_mov_membase_reg (code, X86_ESP, (i+1)*4, X86_EAX, 4);
6189                 }
6190
6191                 x86_jump_membase (code, X86_ECX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
6192
6193                 g_assert ((code - start) < code_reserve);
6194         }
6195
6196         nacl_global_codeman_validate (&start, code_reserve, &code);
6197
6198         if (has_target) {
6199                 *info = mono_tramp_info_create ("delegate_invoke_impl_has_target", start, code - start, NULL, unwind_ops);
6200         } else {
6201                 char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", param_count);
6202                 *info = mono_tramp_info_create (name, start, code - start, NULL, unwind_ops);
6203                 g_free (name);
6204         }
6205
6206         if (mono_jit_map_is_enabled ()) {
6207                 char *buff;
6208                 if (has_target)
6209                         buff = (char*)"delegate_invoke_has_target";
6210                 else
6211                         buff = g_strdup_printf ("delegate_invoke_no_target_%d", param_count);
6212                 mono_emit_jit_tramp (start, code - start, buff);
6213                 if (!has_target)
6214                         g_free (buff);
6215         }
6216         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_DELEGATE_INVOKE, NULL);
6217
6218         return start;
6219 }
6220
6221 #define MAX_VIRTUAL_DELEGATE_OFFSET 32
6222
6223 static gpointer
6224 get_delegate_virtual_invoke_impl (MonoTrampInfo **info, gboolean load_imt_reg, int offset)
6225 {
6226         guint8 *code, *start;
6227         int size = 24;
6228         char *tramp_name;
6229         GSList *unwind_ops;
6230
6231         if (offset / (int)sizeof (gpointer) > MAX_VIRTUAL_DELEGATE_OFFSET)
6232                 return NULL;
6233
6234         /*
6235          * The stack contains:
6236          * <delegate>
6237          * <return addr>
6238          */
6239         start = code = mono_global_codeman_reserve (size);
6240
6241         unwind_ops = mono_arch_get_cie_program ();
6242
6243         /* Replace the this argument with the target */
6244         x86_mov_reg_membase (code, X86_EAX, X86_ESP, 4, 4);
6245         x86_mov_reg_membase (code, X86_ECX, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 4);
6246         x86_mov_membase_reg (code, X86_ESP, 4, X86_ECX, 4);
6247
6248         if (load_imt_reg) {
6249                 /* Load the IMT reg */
6250                 x86_mov_reg_membase (code, MONO_ARCH_IMT_REG, X86_EAX, MONO_STRUCT_OFFSET (MonoDelegate, method), 4);
6251         }
6252
6253         /* Load the vtable */
6254         x86_mov_reg_membase (code, X86_EAX, X86_ECX, MONO_STRUCT_OFFSET (MonoObject, vtable), 4);
6255         x86_jump_membase (code, X86_EAX, offset);
6256         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_DELEGATE_INVOKE, NULL);
6257
6258         if (load_imt_reg)
6259                 tramp_name = g_strdup_printf ("delegate_virtual_invoke_imt_%d", - offset / sizeof (gpointer));
6260         else
6261                 tramp_name = g_strdup_printf ("delegate_virtual_invoke_%d", offset / sizeof (gpointer));
6262         *info = mono_tramp_info_create (tramp_name, start, code - start, NULL, unwind_ops);
6263         g_free (tramp_name);
6264
6265
6266         return start;
6267 }
6268
6269 GSList*
6270 mono_arch_get_delegate_invoke_impls (void)
6271 {
6272         GSList *res = NULL;
6273         MonoTrampInfo *info;
6274         int i;
6275
6276         get_delegate_invoke_impl (&info, TRUE, 0);
6277         res = g_slist_prepend (res, info);
6278
6279         for (i = 0; i <= MAX_ARCH_DELEGATE_PARAMS; ++i) {
6280                 get_delegate_invoke_impl (&info, FALSE, i);
6281                 res = g_slist_prepend (res, info);
6282         }
6283
6284         for (i = 0; i <= MAX_VIRTUAL_DELEGATE_OFFSET; ++i) {
6285                 get_delegate_virtual_invoke_impl (&info, TRUE, - i * SIZEOF_VOID_P);
6286                 res = g_slist_prepend (res, info);
6287
6288                 get_delegate_virtual_invoke_impl (&info, FALSE, i * SIZEOF_VOID_P);
6289                 res = g_slist_prepend (res, info);
6290         }
6291
6292         return res;
6293 }
6294
6295 gpointer
6296 mono_arch_get_delegate_invoke_impl (MonoMethodSignature *sig, gboolean has_target)
6297 {
6298         guint8 *code, *start;
6299
6300         if (sig->param_count > MAX_ARCH_DELEGATE_PARAMS)
6301                 return NULL;
6302
6303         /* FIXME: Support more cases */
6304         if (MONO_TYPE_ISSTRUCT (sig->ret))
6305                 return NULL;
6306
6307         /*
6308          * The stack contains:
6309          * <delegate>
6310          * <return addr>
6311          */
6312
6313         if (has_target) {
6314                 static guint8* cached = NULL;
6315                 if (cached)
6316                         return cached;
6317
6318                 if (mono_aot_only) {
6319                         start = mono_aot_get_trampoline ("delegate_invoke_impl_has_target");
6320                 } else {
6321                         MonoTrampInfo *info;
6322                         start = get_delegate_invoke_impl (&info, TRUE, 0);
6323                         mono_tramp_info_register (info, NULL);
6324                 }
6325
6326                 mono_memory_barrier ();
6327
6328                 cached = start;
6329         } else {
6330                 static guint8* cache [MAX_ARCH_DELEGATE_PARAMS + 1] = {NULL};
6331                 int i = 0;
6332
6333                 for (i = 0; i < sig->param_count; ++i)
6334                         if (!mono_is_regsize_var (sig->params [i]))
6335                                 return NULL;
6336
6337                 code = cache [sig->param_count];
6338                 if (code)
6339                         return code;
6340
6341                 if (mono_aot_only) {
6342                         char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", sig->param_count);
6343                         start = mono_aot_get_trampoline (name);
6344                         g_free (name);
6345                 } else {
6346                         MonoTrampInfo *info;
6347                         start = get_delegate_invoke_impl (&info, FALSE, sig->param_count);
6348                         mono_tramp_info_register (info, NULL);
6349                 }
6350
6351                 mono_memory_barrier ();
6352
6353                 cache [sig->param_count] = start;
6354         }
6355
6356         return start;
6357 }
6358
6359 gpointer
6360 mono_arch_get_delegate_virtual_invoke_impl (MonoMethodSignature *sig, MonoMethod *method, int offset, gboolean load_imt_reg)
6361 {
6362         MonoTrampInfo *info;
6363         gpointer code;
6364
6365         code = get_delegate_virtual_invoke_impl (&info, load_imt_reg, offset);
6366         if (code)
6367                 mono_tramp_info_register (info, NULL);
6368         return code;
6369 }
6370
6371 mgreg_t
6372 mono_arch_context_get_int_reg (MonoContext *ctx, int reg)
6373 {
6374         switch (reg) {
6375         case X86_EAX: return ctx->eax;
6376         case X86_EBX: return ctx->ebx;
6377         case X86_ECX: return ctx->ecx;
6378         case X86_EDX: return ctx->edx;
6379         case X86_ESP: return ctx->esp;
6380         case X86_EBP: return ctx->ebp;
6381         case X86_ESI: return ctx->esi;
6382         case X86_EDI: return ctx->edi;
6383         default:
6384                 g_assert_not_reached ();
6385                 return 0;
6386         }
6387 }
6388
6389 void
6390 mono_arch_context_set_int_reg (MonoContext *ctx, int reg, mgreg_t val)
6391 {
6392         switch (reg) {
6393         case X86_EAX:
6394                 ctx->eax = val;
6395                 break;
6396         case X86_EBX:
6397                 ctx->ebx = val;
6398                 break;
6399         case X86_ECX:
6400                 ctx->ecx = val;
6401                 break;
6402         case X86_EDX:
6403                 ctx->edx = val;
6404                 break;
6405         case X86_ESP:
6406                 ctx->esp = val;
6407                 break;
6408         case X86_EBP:
6409                 ctx->ebp = val;
6410                 break;
6411         case X86_ESI:
6412                 ctx->esi = val;
6413                 break;
6414         case X86_EDI:
6415                 ctx->edi = val;
6416                 break;
6417         default:
6418                 g_assert_not_reached ();
6419         }
6420 }
6421
6422 #ifdef MONO_ARCH_SIMD_INTRINSICS
6423
6424 static MonoInst*
6425 get_float_to_x_spill_area (MonoCompile *cfg)
6426 {
6427         if (!cfg->fconv_to_r8_x_var) {
6428                 cfg->fconv_to_r8_x_var = mono_compile_create_var (cfg, &mono_defaults.double_class->byval_arg, OP_LOCAL);
6429                 cfg->fconv_to_r8_x_var->flags |= MONO_INST_VOLATILE; /*FIXME, use the don't regalloc flag*/
6430         }       
6431         return cfg->fconv_to_r8_x_var;
6432 }
6433
6434 /*
6435  * Convert all fconv opts that MONO_OPT_SSE2 would get wrong. 
6436  */
6437 void
6438 mono_arch_decompose_opts (MonoCompile *cfg, MonoInst *ins)
6439 {
6440         MonoInst *fconv;
6441         int dreg, src_opcode;
6442
6443         if (!(cfg->opt & MONO_OPT_SSE2) || !(cfg->opt & MONO_OPT_SIMD) || COMPILE_LLVM (cfg))
6444                 return;
6445
6446         switch (src_opcode = ins->opcode) {
6447         case OP_FCONV_TO_I1:
6448         case OP_FCONV_TO_U1:
6449         case OP_FCONV_TO_I2:
6450         case OP_FCONV_TO_U2:
6451         case OP_FCONV_TO_I4:
6452         case OP_FCONV_TO_I:
6453                 break;
6454         default:
6455                 return;
6456         }
6457
6458         /* dreg is the IREG and sreg1 is the FREG */
6459         MONO_INST_NEW (cfg, fconv, OP_FCONV_TO_R8_X);
6460         fconv->klass = NULL; /*FIXME, what can I use here as the Mono.Simd lib might not be loaded yet*/
6461         fconv->sreg1 = ins->sreg1;
6462         fconv->dreg = mono_alloc_ireg (cfg);
6463         fconv->type = STACK_VTYPE;
6464         fconv->backend.spill_var = get_float_to_x_spill_area (cfg);
6465
6466         mono_bblock_insert_before_ins (cfg->cbb, ins, fconv);
6467
6468         dreg = ins->dreg;
6469         NULLIFY_INS (ins);
6470         ins->opcode = OP_XCONV_R8_TO_I4;
6471
6472         ins->klass = mono_defaults.int32_class;
6473         ins->sreg1 = fconv->dreg;
6474         ins->dreg = dreg;
6475         ins->type = STACK_I4;
6476         ins->backend.source_opcode = src_opcode;
6477 }
6478
6479 #endif /* #ifdef MONO_ARCH_SIMD_INTRINSICS */
6480
6481 void
6482 mono_arch_decompose_long_opts (MonoCompile *cfg, MonoInst *long_ins)
6483 {
6484         MonoInst *ins;
6485         int vreg;
6486
6487         if (long_ins->opcode == OP_LNEG) {
6488                 ins = long_ins;
6489                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 1, ins->sreg1 + 1);
6490                 MONO_EMIT_NEW_BIALU_IMM (cfg, OP_ADC_IMM, ins->dreg + 2, ins->sreg1 + 2, 0);
6491                 MONO_EMIT_NEW_UNALU (cfg, OP_INEG, ins->dreg + 2, ins->dreg + 2);
6492                 NULLIFY_INS (ins);
6493                 return;
6494         }
6495
6496 #ifdef MONO_ARCH_SIMD_INTRINSICS
6497
6498         if (!(cfg->opt & MONO_OPT_SIMD))
6499                 return;
6500         
6501         /*TODO move this to simd-intrinsic.c once we support sse 4.1 dword extractors since we need the runtime caps info */ 
6502         switch (long_ins->opcode) {
6503         case OP_EXTRACT_I8:
6504                 vreg = long_ins->sreg1;
6505         
6506                 if (long_ins->inst_c0) {
6507                         MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6508                         ins->klass = long_ins->klass;
6509                         ins->sreg1 = long_ins->sreg1;
6510                         ins->inst_c0 = 2;
6511                         ins->type = STACK_VTYPE;
6512                         ins->dreg = vreg = alloc_ireg (cfg);
6513                         MONO_ADD_INS (cfg->cbb, ins);
6514                 }
6515         
6516                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6517                 ins->klass = mono_defaults.int32_class;
6518                 ins->sreg1 = vreg;
6519                 ins->type = STACK_I4;
6520                 ins->dreg = long_ins->dreg + 1;
6521                 MONO_ADD_INS (cfg->cbb, ins);
6522         
6523                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6524                 ins->klass = long_ins->klass;
6525                 ins->sreg1 = long_ins->sreg1;
6526                 ins->inst_c0 = long_ins->inst_c0 ? 3 : 1;
6527                 ins->type = STACK_VTYPE;
6528                 ins->dreg = vreg = alloc_ireg (cfg);
6529                 MONO_ADD_INS (cfg->cbb, ins);
6530         
6531                 MONO_INST_NEW (cfg, ins, OP_EXTRACT_I4);
6532                 ins->klass = mono_defaults.int32_class;
6533                 ins->sreg1 = vreg;
6534                 ins->type = STACK_I4;
6535                 ins->dreg = long_ins->dreg + 2;
6536                 MONO_ADD_INS (cfg->cbb, ins);
6537         
6538                 long_ins->opcode = OP_NOP;
6539                 break;
6540         case OP_INSERTX_I8_SLOW:
6541                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6542                 ins->dreg = long_ins->dreg;
6543                 ins->sreg1 = long_ins->dreg;
6544                 ins->sreg2 = long_ins->sreg2 + 1;
6545                 ins->inst_c0 = long_ins->inst_c0 * 2;
6546                 MONO_ADD_INS (cfg->cbb, ins);
6547
6548                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6549                 ins->dreg = long_ins->dreg;
6550                 ins->sreg1 = long_ins->dreg;
6551                 ins->sreg2 = long_ins->sreg2 + 2;
6552                 ins->inst_c0 = long_ins->inst_c0 * 2 + 1;
6553                 MONO_ADD_INS (cfg->cbb, ins);
6554
6555                 long_ins->opcode = OP_NOP;
6556                 break;
6557         case OP_EXPAND_I8:
6558                 MONO_INST_NEW (cfg, ins, OP_ICONV_TO_X);
6559                 ins->dreg = long_ins->dreg;
6560                 ins->sreg1 = long_ins->sreg1 + 1;
6561                 ins->klass = long_ins->klass;
6562                 ins->type = STACK_VTYPE;
6563                 MONO_ADD_INS (cfg->cbb, ins);
6564
6565                 MONO_INST_NEW (cfg, ins, OP_INSERTX_I4_SLOW);
6566                 ins->dreg = long_ins->dreg;
6567                 ins->sreg1 = long_ins->dreg;
6568                 ins->sreg2 = long_ins->sreg1 + 2;
6569                 ins->inst_c0 = 1;
6570                 ins->klass = long_ins->klass;
6571                 ins->type = STACK_VTYPE;
6572                 MONO_ADD_INS (cfg->cbb, ins);
6573
6574                 MONO_INST_NEW (cfg, ins, OP_PSHUFLED);
6575                 ins->dreg = long_ins->dreg;
6576                 ins->sreg1 = long_ins->dreg;;
6577                 ins->inst_c0 = 0x44; /*Magic number for swizzling (X,Y,X,Y)*/
6578                 ins->klass = long_ins->klass;
6579                 ins->type = STACK_VTYPE;
6580                 MONO_ADD_INS (cfg->cbb, ins);
6581
6582                 long_ins->opcode = OP_NOP;
6583                 break;
6584         }
6585 #endif /* MONO_ARCH_SIMD_INTRINSICS */
6586 }
6587
6588 /*MONO_ARCH_HAVE_HANDLER_BLOCK_GUARD*/
6589 gpointer
6590 mono_arch_install_handler_block_guard (MonoJitInfo *ji, MonoJitExceptionInfo *clause, MonoContext *ctx, gpointer new_value)
6591 {
6592         int offset;
6593         gpointer *sp, old_value;
6594         char *bp;
6595
6596         offset = clause->exvar_offset;
6597
6598         /*Load the spvar*/
6599         bp = MONO_CONTEXT_GET_BP (ctx);
6600         sp = *(gpointer*)(bp + offset);
6601
6602         old_value = *sp;
6603         if (old_value < ji->code_start || (char*)old_value > ((char*)ji->code_start + ji->code_size))
6604                 return old_value;
6605
6606         *sp = new_value;
6607
6608         return old_value;
6609 }
6610
6611 /*
6612  * mono_aot_emit_load_got_addr:
6613  *
6614  *   Emit code to load the got address.
6615  * On x86, the result is placed into EBX.
6616  */
6617 guint8*
6618 mono_arch_emit_load_got_addr (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji)
6619 {
6620         x86_call_imm (code, 0);
6621         /* 
6622          * The patch needs to point to the pop, since the GOT offset needs 
6623          * to be added to that address.
6624          */
6625         if (cfg)
6626                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6627         else
6628                 *ji = mono_patch_info_list_prepend (*ji, code - start, MONO_PATCH_INFO_GOT_OFFSET, NULL);
6629         x86_pop_reg (code, MONO_ARCH_GOT_REG);
6630         x86_alu_reg_imm (code, X86_ADD, MONO_ARCH_GOT_REG, 0xf0f0f0f0);
6631
6632         return code;
6633 }
6634
6635 static guint8*
6636 emit_load_aotconst (guint8 *start, guint8 *code, MonoCompile *cfg, MonoJumpInfo **ji, int dreg, int tramp_type, gconstpointer target)
6637 {
6638         if (cfg)
6639                 mono_add_patch_info (cfg, code - cfg->native_code, tramp_type, target);
6640         else
6641                 g_assert_not_reached ();
6642         x86_mov_reg_membase (code, dreg, MONO_ARCH_GOT_REG, 0xf0f0f0f0, 4);
6643         return code;
6644 }
6645
6646 /*
6647  * mono_arch_emit_load_aotconst:
6648  *
6649  *   Emit code to load the contents of the GOT slot identified by TRAMP_TYPE and
6650  * TARGET from the mscorlib GOT in full-aot code.
6651  * On x86, the GOT address is assumed to be in EBX, and the result is placed into 
6652  * EAX.
6653  */
6654 guint8*
6655 mono_arch_emit_load_aotconst (guint8 *start, guint8 *code, MonoJumpInfo **ji, int tramp_type, gconstpointer target)
6656 {
6657         /* Load the mscorlib got address */
6658         x86_mov_reg_membase (code, X86_EAX, MONO_ARCH_GOT_REG, sizeof (gpointer), 4);
6659         *ji = mono_patch_info_list_prepend (*ji, code - start, tramp_type, target);
6660         /* arch_emit_got_access () patches this */
6661         x86_mov_reg_membase (code, X86_EAX, X86_EAX, 0xf0f0f0f0, 4);
6662
6663         return code;
6664 }
6665
6666 /* Can't put this into mini-x86.h */
6667 gpointer
6668 mono_x86_get_signal_exception_trampoline (MonoTrampInfo **info, gboolean aot);
6669
6670 GSList *
6671 mono_arch_get_trampolines (gboolean aot)
6672 {
6673         MonoTrampInfo *info;
6674         GSList *tramps = NULL;
6675
6676         mono_x86_get_signal_exception_trampoline (&info, aot);
6677
6678         tramps = g_slist_append (tramps, info);
6679
6680         return tramps;
6681 }
6682
6683 /* Soft Debug support */
6684 #ifdef MONO_ARCH_SOFT_DEBUG_SUPPORTED
6685
6686 /*
6687  * mono_arch_set_breakpoint:
6688  *
6689  *   Set a breakpoint at the native code corresponding to JI at NATIVE_OFFSET.
6690  * The location should contain code emitted by OP_SEQ_POINT.
6691  */
6692 void
6693 mono_arch_set_breakpoint (MonoJitInfo *ji, guint8 *ip)
6694 {
6695         guint8 *code = ip + OP_SEQ_POINT_BP_OFFSET;
6696
6697         g_assert (code [0] == 0x90);
6698         x86_call_membase (code, X86_ECX, 0);
6699 }
6700
6701 /*
6702  * mono_arch_clear_breakpoint:
6703  *
6704  *   Clear the breakpoint at IP.
6705  */
6706 void
6707 mono_arch_clear_breakpoint (MonoJitInfo *ji, guint8 *ip)
6708 {
6709         guint8 *code = ip + OP_SEQ_POINT_BP_OFFSET;
6710         int i;
6711
6712         for (i = 0; i < 2; ++i)
6713                 x86_nop (code);
6714 }
6715         
6716 /*
6717  * mono_arch_start_single_stepping:
6718  *
6719  *   Start single stepping.
6720  */
6721 void
6722 mono_arch_start_single_stepping (void)
6723 {
6724         ss_trampoline = mini_get_single_step_trampoline ();
6725 }
6726         
6727 /*
6728  * mono_arch_stop_single_stepping:
6729  *
6730  *   Stop single stepping.
6731  */
6732 void
6733 mono_arch_stop_single_stepping (void)
6734 {
6735         ss_trampoline = NULL;
6736 }
6737
6738 /*
6739  * mono_arch_is_single_step_event:
6740  *
6741  *   Return whenever the machine state in SIGCTX corresponds to a single
6742  * step event.
6743  */
6744 gboolean
6745 mono_arch_is_single_step_event (void *info, void *sigctx)
6746 {
6747         /* We use soft breakpoints */
6748         return FALSE;
6749 }
6750
6751 gboolean
6752 mono_arch_is_breakpoint_event (void *info, void *sigctx)
6753 {
6754         /* We use soft breakpoints */
6755         return FALSE;
6756 }
6757
6758 #define BREAKPOINT_SIZE 2
6759
6760 /*
6761  * mono_arch_skip_breakpoint:
6762  *
6763  *   See mini-amd64.c for docs.
6764  */
6765 void
6766 mono_arch_skip_breakpoint (MonoContext *ctx, MonoJitInfo *ji)
6767 {
6768         g_assert_not_reached ();
6769 }
6770
6771 /*
6772  * mono_arch_skip_single_step:
6773  *
6774  *   See mini-amd64.c for docs.
6775  */
6776 void
6777 mono_arch_skip_single_step (MonoContext *ctx)
6778 {
6779         g_assert_not_reached ();
6780 }
6781
6782 /*
6783  * mono_arch_get_seq_point_info:
6784  *
6785  *   See mini-amd64.c for docs.
6786  */
6787 gpointer
6788 mono_arch_get_seq_point_info (MonoDomain *domain, guint8 *code)
6789 {
6790         NOT_IMPLEMENTED;
6791         return NULL;
6792 }
6793
6794 void
6795 mono_arch_init_lmf_ext (MonoLMFExt *ext, gpointer prev_lmf)
6796 {
6797         ext->lmf.previous_lmf = (gsize)prev_lmf;
6798         /* Mark that this is a MonoLMFExt */
6799         ext->lmf.previous_lmf = (gsize)(gpointer)(((gssize)ext->lmf.previous_lmf) | 2);
6800         ext->lmf.ebp = (gssize)ext;
6801 }
6802
6803 #endif
6804
6805 gboolean
6806 mono_arch_opcode_supported (int opcode)
6807 {
6808         switch (opcode) {
6809         case OP_ATOMIC_ADD_I4:
6810         case OP_ATOMIC_EXCHANGE_I4:
6811         case OP_ATOMIC_CAS_I4:
6812         case OP_ATOMIC_LOAD_I1:
6813         case OP_ATOMIC_LOAD_I2:
6814         case OP_ATOMIC_LOAD_I4:
6815         case OP_ATOMIC_LOAD_U1:
6816         case OP_ATOMIC_LOAD_U2:
6817         case OP_ATOMIC_LOAD_U4:
6818         case OP_ATOMIC_LOAD_R4:
6819         case OP_ATOMIC_LOAD_R8:
6820         case OP_ATOMIC_STORE_I1:
6821         case OP_ATOMIC_STORE_I2:
6822         case OP_ATOMIC_STORE_I4:
6823         case OP_ATOMIC_STORE_U1:
6824         case OP_ATOMIC_STORE_U2:
6825         case OP_ATOMIC_STORE_U4:
6826         case OP_ATOMIC_STORE_R4:
6827         case OP_ATOMIC_STORE_R8:
6828                 return TRUE;
6829         default:
6830                 return FALSE;
6831         }
6832 }
6833
6834 #if defined(ENABLE_GSHAREDVT)
6835
6836 #include "../../../mono-extensions/mono/mini/mini-x86-gsharedvt.c"
6837
6838 #endif /* !MONOTOUCH */