Merge pull request #3987 from ntherning/fix-support-stdio-compile-error-on-android
[mono.git] / mono / mini / mini-amd64.c
1 /*
2  * mini-amd64.c: AMD64 backend for the Mono code generator
3  *
4  * Based on mini-x86.c.
5  *
6  * Authors:
7  *   Paolo Molaro (lupus@ximian.com)
8  *   Dietmar Maurer (dietmar@ximian.com)
9  *   Patrik Torstensson
10  *   Zoltan Varga (vargaz@gmail.com)
11  *   Johan Lorensson (lateralusx.github@gmail.com)
12  *
13  * (C) 2003 Ximian, Inc.
14  * Copyright 2003-2011 Novell, Inc (http://www.novell.com)
15  * Copyright 2011 Xamarin, Inc (http://www.xamarin.com)
16  * Licensed under the MIT license. See LICENSE file in the project root for full license information.
17  */
18 #include "mini.h"
19 #include <string.h>
20 #include <math.h>
21 #ifdef HAVE_UNISTD_H
22 #include <unistd.h>
23 #endif
24
25 #include <mono/metadata/abi-details.h>
26 #include <mono/metadata/appdomain.h>
27 #include <mono/metadata/debug-helpers.h>
28 #include <mono/metadata/threads.h>
29 #include <mono/metadata/profiler-private.h>
30 #include <mono/metadata/mono-debug.h>
31 #include <mono/metadata/gc-internals.h>
32 #include <mono/utils/mono-math.h>
33 #include <mono/utils/mono-mmap.h>
34 #include <mono/utils/mono-memory-model.h>
35 #include <mono/utils/mono-tls.h>
36 #include <mono/utils/mono-hwcap.h>
37 #include <mono/utils/mono-threads.h>
38
39 #include "trace.h"
40 #include "ir-emit.h"
41 #include "mini-amd64.h"
42 #include "cpu-amd64.h"
43 #include "debugger-agent.h"
44 #include "mini-gc.h"
45
46 #ifdef MONO_XEN_OPT
47 static gboolean optimize_for_xen = TRUE;
48 #else
49 #define optimize_for_xen 0
50 #endif
51
52 #define ALIGN_TO(val,align) ((((guint64)val) + ((align) - 1)) & ~((align) - 1))
53
54 #define IS_IMM32(val) ((((guint64)val) >> 32) == 0)
55
56 #define IS_REX(inst) (((inst) >= 0x40) && ((inst) <= 0x4f))
57
58 #ifdef TARGET_WIN32
59 /* Under windows, the calling convention is never stdcall */
60 #define CALLCONV_IS_STDCALL(call_conv) (FALSE)
61 #else
62 #define CALLCONV_IS_STDCALL(call_conv) ((call_conv) == MONO_CALL_STDCALL)
63 #endif
64
65 /* This mutex protects architecture specific caches */
66 #define mono_mini_arch_lock() mono_os_mutex_lock (&mini_arch_mutex)
67 #define mono_mini_arch_unlock() mono_os_mutex_unlock (&mini_arch_mutex)
68 static mono_mutex_t mini_arch_mutex;
69
70 /* The single step trampoline */
71 static gpointer ss_trampoline;
72
73 /* The breakpoint trampoline */
74 static gpointer bp_trampoline;
75
76 /* Offset between fp and the first argument in the callee */
77 #define ARGS_OFFSET 16
78 #define GP_SCRATCH_REG AMD64_R11
79
80 /*
81  * AMD64 register usage:
82  * - callee saved registers are used for global register allocation
83  * - %r11 is used for materializing 64 bit constants in opcodes
84  * - the rest is used for local allocation
85  */
86
87 /*
88  * Floating point comparison results:
89  *                  ZF PF CF
90  * A > B            0  0  0
91  * A < B            0  0  1
92  * A = B            1  0  0
93  * A > B            0  0  0
94  * UNORDERED        1  1  1
95  */
96
97 const char*
98 mono_arch_regname (int reg)
99 {
100         switch (reg) {
101         case AMD64_RAX: return "%rax";
102         case AMD64_RBX: return "%rbx";
103         case AMD64_RCX: return "%rcx";
104         case AMD64_RDX: return "%rdx";
105         case AMD64_RSP: return "%rsp";  
106         case AMD64_RBP: return "%rbp";
107         case AMD64_RDI: return "%rdi";
108         case AMD64_RSI: return "%rsi";
109         case AMD64_R8: return "%r8";
110         case AMD64_R9: return "%r9";
111         case AMD64_R10: return "%r10";
112         case AMD64_R11: return "%r11";
113         case AMD64_R12: return "%r12";
114         case AMD64_R13: return "%r13";
115         case AMD64_R14: return "%r14";
116         case AMD64_R15: return "%r15";
117         }
118         return "unknown";
119 }
120
121 static const char * packed_xmmregs [] = {
122         "p:xmm0", "p:xmm1", "p:xmm2", "p:xmm3", "p:xmm4", "p:xmm5", "p:xmm6", "p:xmm7", "p:xmm8",
123         "p:xmm9", "p:xmm10", "p:xmm11", "p:xmm12", "p:xmm13", "p:xmm14", "p:xmm15"
124 };
125
126 static const char * single_xmmregs [] = {
127         "s:xmm0", "s:xmm1", "s:xmm2", "s:xmm3", "s:xmm4", "s:xmm5", "s:xmm6", "s:xmm7", "s:xmm8",
128         "s:xmm9", "s:xmm10", "s:xmm11", "s:xmm12", "s:xmm13", "s:xmm14", "s:xmm15"
129 };
130
131 const char*
132 mono_arch_fregname (int reg)
133 {
134         if (reg < AMD64_XMM_NREG)
135                 return single_xmmregs [reg];
136         else
137                 return "unknown";
138 }
139
140 const char *
141 mono_arch_xregname (int reg)
142 {
143         if (reg < AMD64_XMM_NREG)
144                 return packed_xmmregs [reg];
145         else
146                 return "unknown";
147 }
148
149 static gboolean
150 debug_omit_fp (void)
151 {
152 #if 0
153         return mono_debug_count ();
154 #else
155         return TRUE;
156 #endif
157 }
158
159 static inline gboolean
160 amd64_is_near_call (guint8 *code)
161 {
162         /* Skip REX */
163         if ((code [0] >= 0x40) && (code [0] <= 0x4f))
164                 code += 1;
165
166         return code [0] == 0xe8;
167 }
168
169 static inline gboolean
170 amd64_use_imm32 (gint64 val)
171 {
172         if (mini_get_debug_options()->single_imm_size)
173                 return FALSE;
174
175         return amd64_is_imm32 (val);
176 }
177
178 static void
179 amd64_patch (unsigned char* code, gpointer target)
180 {
181         guint8 rex = 0;
182
183         /* Skip REX */
184         if ((code [0] >= 0x40) && (code [0] <= 0x4f)) {
185                 rex = code [0];
186                 code += 1;
187         }
188
189         if ((code [0] & 0xf8) == 0xb8) {
190                 /* amd64_set_reg_template */
191                 *(guint64*)(code + 1) = (guint64)target;
192         }
193         else if ((code [0] == 0x8b) && rex && x86_modrm_mod (code [1]) == 0 && x86_modrm_rm (code [1]) == 5) {
194                 /* mov 0(%rip), %dreg */
195                 *(guint32*)(code + 2) = (guint32)(guint64)target - 7;
196         }
197         else if ((code [0] == 0xff) && (code [1] == 0x15)) {
198                 /* call *<OFFSET>(%rip) */
199                 *(guint32*)(code + 2) = ((guint32)(guint64)target) - 7;
200         }
201         else if (code [0] == 0xe8) {
202                 /* call <DISP> */
203                 gint64 disp = (guint8*)target - (guint8*)code;
204                 g_assert (amd64_is_imm32 (disp));
205                 x86_patch (code, (unsigned char*)target);
206         }
207         else
208                 x86_patch (code, (unsigned char*)target);
209 }
210
211 void 
212 mono_amd64_patch (unsigned char* code, gpointer target)
213 {
214         amd64_patch (code, target);
215 }
216
217 #define DEBUG(a) if (cfg->verbose_level > 1) a
218
219 static void inline
220 add_general (guint32 *gr, guint32 *stack_size, ArgInfo *ainfo)
221 {
222     ainfo->offset = *stack_size;
223
224     if (*gr >= PARAM_REGS) {
225                 ainfo->storage = ArgOnStack;
226                 ainfo->arg_size = sizeof (mgreg_t);
227                 /* Since the same stack slot size is used for all arg */
228                 /*  types, it needs to be big enough to hold them all */
229                 (*stack_size) += sizeof(mgreg_t);
230     }
231     else {
232                 ainfo->storage = ArgInIReg;
233                 ainfo->reg = param_regs [*gr];
234                 (*gr) ++;
235     }
236 }
237
238 static void inline
239 add_float (guint32 *gr, guint32 *stack_size, ArgInfo *ainfo, gboolean is_double)
240 {
241     ainfo->offset = *stack_size;
242
243     if (*gr >= FLOAT_PARAM_REGS) {
244                 ainfo->storage = ArgOnStack;
245                 ainfo->arg_size = sizeof (mgreg_t);
246                 /* Since the same stack slot size is used for both float */
247                 /*  types, it needs to be big enough to hold them both */
248                 (*stack_size) += sizeof(mgreg_t);
249     }
250     else {
251                 /* A double register */
252                 if (is_double)
253                         ainfo->storage = ArgInDoubleSSEReg;
254                 else
255                         ainfo->storage = ArgInFloatSSEReg;
256                 ainfo->reg = *gr;
257                 (*gr) += 1;
258     }
259 }
260
261 typedef enum ArgumentClass {
262         ARG_CLASS_NO_CLASS,
263         ARG_CLASS_MEMORY,
264         ARG_CLASS_INTEGER,
265         ARG_CLASS_SSE
266 } ArgumentClass;
267
268 static ArgumentClass
269 merge_argument_class_from_type (MonoType *type, ArgumentClass class1)
270 {
271         ArgumentClass class2 = ARG_CLASS_NO_CLASS;
272         MonoType *ptype;
273
274         ptype = mini_get_underlying_type (type);
275         switch (ptype->type) {
276         case MONO_TYPE_I1:
277         case MONO_TYPE_U1:
278         case MONO_TYPE_I2:
279         case MONO_TYPE_U2:
280         case MONO_TYPE_I4:
281         case MONO_TYPE_U4:
282         case MONO_TYPE_I:
283         case MONO_TYPE_U:
284         case MONO_TYPE_STRING:
285         case MONO_TYPE_OBJECT:
286         case MONO_TYPE_CLASS:
287         case MONO_TYPE_SZARRAY:
288         case MONO_TYPE_PTR:
289         case MONO_TYPE_FNPTR:
290         case MONO_TYPE_ARRAY:
291         case MONO_TYPE_I8:
292         case MONO_TYPE_U8:
293                 class2 = ARG_CLASS_INTEGER;
294                 break;
295         case MONO_TYPE_R4:
296         case MONO_TYPE_R8:
297 #ifdef TARGET_WIN32
298                 class2 = ARG_CLASS_INTEGER;
299 #else
300                 class2 = ARG_CLASS_SSE;
301 #endif
302                 break;
303
304         case MONO_TYPE_TYPEDBYREF:
305                 g_assert_not_reached ();
306
307         case MONO_TYPE_GENERICINST:
308                 if (!mono_type_generic_inst_is_valuetype (ptype)) {
309                         class2 = ARG_CLASS_INTEGER;
310                         break;
311                 }
312                 /* fall through */
313         case MONO_TYPE_VALUETYPE: {
314                 MonoMarshalType *info = mono_marshal_load_type_info (ptype->data.klass);
315                 int i;
316
317                 for (i = 0; i < info->num_fields; ++i) {
318                         class2 = class1;
319                         class2 = merge_argument_class_from_type (info->fields [i].field->type, class2);
320                 }
321                 break;
322         }
323         default:
324                 g_assert_not_reached ();
325         }
326
327         /* Merge */
328         if (class1 == class2)
329                 ;
330         else if (class1 == ARG_CLASS_NO_CLASS)
331                 class1 = class2;
332         else if ((class1 == ARG_CLASS_MEMORY) || (class2 == ARG_CLASS_MEMORY))
333                 class1 = ARG_CLASS_MEMORY;
334         else if ((class1 == ARG_CLASS_INTEGER) || (class2 == ARG_CLASS_INTEGER))
335                 class1 = ARG_CLASS_INTEGER;
336         else
337                 class1 = ARG_CLASS_SSE;
338
339         return class1;
340 }
341
342 typedef struct {
343         MonoType *type;
344         int size, offset;
345 } StructFieldInfo;
346
347 /*
348  * collect_field_info_nested:
349  *
350  *   Collect field info from KLASS recursively into FIELDS.
351  */
352 static void
353 collect_field_info_nested (MonoClass *klass, GArray *fields_array, int offset, gboolean pinvoke, gboolean unicode)
354 {
355         MonoMarshalType *info;
356         int i;
357
358         if (pinvoke) {
359                 info = mono_marshal_load_type_info (klass);
360                 g_assert(info);
361                 for (i = 0; i < info->num_fields; ++i) {
362                         if (MONO_TYPE_ISSTRUCT (info->fields [i].field->type)) {
363                                 collect_field_info_nested (mono_class_from_mono_type (info->fields [i].field->type), fields_array, info->fields [i].offset, pinvoke, unicode);
364                         } else {
365                                 guint32 align;
366                                 StructFieldInfo f;
367
368                                 f.type = info->fields [i].field->type;
369                                 f.size = mono_marshal_type_size (info->fields [i].field->type,
370                                                                                                                            info->fields [i].mspec,
371                                                                                                                            &align, TRUE, unicode);
372                                 f.offset = offset + info->fields [i].offset;
373                                 if (i == info->num_fields - 1 && f.size + f.offset < info->native_size) {
374                                         /* This can happen with .pack directives eg. 'fixed' arrays */
375                                         if (MONO_TYPE_IS_PRIMITIVE (f.type)) {
376                                                 /* Replicate the last field to fill out the remaining place, since the code in add_valuetype () needs type information */
377                                                 g_array_append_val (fields_array, f);
378                                                 while (f.size + f.offset < info->native_size) {
379                                                         f.offset += f.size;
380                                                         g_array_append_val (fields_array, f);
381                                                 }
382                                         } else {
383                                                 f.size = info->native_size - f.offset;
384                                                 g_array_append_val (fields_array, f);
385                                         }
386                                 } else {
387                                         g_array_append_val (fields_array, f);
388                                 }
389                         }
390                 }
391         } else {
392                 gpointer iter;
393                 MonoClassField *field;
394
395                 iter = NULL;
396                 while ((field = mono_class_get_fields (klass, &iter))) {
397                         if (field->type->attrs & FIELD_ATTRIBUTE_STATIC)
398                                 continue;
399                         if (MONO_TYPE_ISSTRUCT (field->type)) {
400                                 collect_field_info_nested (mono_class_from_mono_type (field->type), fields_array, field->offset - sizeof (MonoObject), pinvoke, unicode);
401                         } else {
402                                 int align;
403                                 StructFieldInfo f;
404
405                                 f.type = field->type;
406                                 f.size = mono_type_size (field->type, &align);
407                                 f.offset = field->offset - sizeof (MonoObject) + offset;
408
409                                 g_array_append_val (fields_array, f);
410                         }
411                 }
412         }
413 }
414
415 #ifdef TARGET_WIN32
416
417 /* Windows x64 ABI can pass/return value types in register of size 1,2,4,8 bytes. */
418 #define MONO_WIN64_VALUE_TYPE_FITS_REG(arg_size) (arg_size <= SIZEOF_REGISTER && (arg_size == 1 || arg_size == 2 || arg_size == 4 || arg_size == 8))
419
420 static gboolean
421 allocate_register_for_valuetype_win64 (ArgInfo *arg_info, ArgumentClass arg_class, guint32 arg_size, AMD64_Reg_No int_regs [], int int_reg_count, AMD64_XMM_Reg_No float_regs [], int float_reg_count, guint32 *current_int_reg, guint32 *current_float_reg)
422 {
423         gboolean result = FALSE;
424
425         assert (arg_info != NULL && int_regs != NULL && float_regs != NULL && current_int_reg != NULL && current_float_reg != NULL);
426         assert (arg_info->storage == ArgValuetypeInReg || arg_info->storage == ArgValuetypeAddrInIReg);
427
428         arg_info->pair_storage [0] = arg_info->pair_storage [1] = ArgNone;
429         arg_info->pair_regs [0] = arg_info->pair_regs [1] = ArgNone;
430         arg_info->pair_size [0] = 0;
431         arg_info->pair_size [1] = 0;
432         arg_info->nregs = 0;
433
434         if (arg_class == ARG_CLASS_INTEGER && *current_int_reg < int_reg_count) {
435                 /* Pass parameter in integer register. */
436                 arg_info->pair_storage [0] = ArgInIReg;
437                 arg_info->pair_regs [0] = int_regs [*current_int_reg];
438                 (*current_int_reg) ++;
439                 result = TRUE;
440         } else if (arg_class == ARG_CLASS_SSE && *current_float_reg < float_reg_count) {
441                 /* Pass parameter in float register. */
442                 arg_info->pair_storage [0] = (arg_size <= sizeof (gfloat)) ? ArgInFloatSSEReg : ArgInDoubleSSEReg;
443                 arg_info->pair_regs [0] = float_regs [*current_float_reg];
444                 (*current_float_reg) ++;
445                 result = TRUE;
446         }
447
448         if (result == TRUE) {
449                 arg_info->pair_size [0] = arg_size;
450                 arg_info->nregs = 1;
451         }
452
453         return result;
454 }
455
456 static inline gboolean
457 allocate_parameter_register_for_valuetype_win64 (ArgInfo *arg_info, ArgumentClass arg_class, guint32 arg_size, guint32 *current_int_reg, guint32 *current_float_reg)
458 {
459         return allocate_register_for_valuetype_win64 (arg_info, arg_class, arg_size, param_regs, PARAM_REGS, float_param_regs, FLOAT_PARAM_REGS, current_int_reg, current_float_reg);
460 }
461
462 static inline gboolean
463 allocate_return_register_for_valuetype_win64 (ArgInfo *arg_info, ArgumentClass arg_class, guint32 arg_size, guint32 *current_int_reg, guint32 *current_float_reg)
464 {
465         return allocate_register_for_valuetype_win64 (arg_info, arg_class, arg_size, return_regs, RETURN_REGS, float_return_regs, FLOAT_RETURN_REGS, current_int_reg, current_float_reg);
466 }
467
468 static void
469 allocate_storage_for_valuetype_win64 (ArgInfo *arg_info, MonoType *type, gboolean is_return, ArgumentClass arg_class,
470                                                                           guint32 arg_size, guint32 *current_int_reg, guint32 *current_float_reg, guint32 *stack_size)
471 {
472         /* Windows x64 value type ABI.
473         *
474         * Parameters: https://msdn.microsoft.com/en-us/library/zthk2dkh.aspx
475         *
476         * Integer/Float types smaller than or equals to 8 bytes or porperly sized struct/union (1,2,4,8)
477         *    Try pass in register using ArgValuetypeInReg/(ArgInIReg|ArgInFloatSSEReg|ArgInDoubleSSEReg) as storage and size of parameter(1,2,4,8), if no more registers, pass on stack using ArgOnStack as storage and size of parameter(1,2,4,8).
478         * Integer/Float types bigger than 8 bytes or struct/unions larger than 8 bytes or (3,5,6,7).
479         *    Try to pass pointer in register using ArgValuetypeAddrInIReg, if no more registers, pass pointer on stack using ArgValuetypeAddrOnStack as storage and parameter size of register (8 bytes).
480         *
481         * Return values:  https://msdn.microsoft.com/en-us/library/7572ztz4.aspx.
482         *
483         * Integers/Float types smaller than or equal to 8 bytes
484         *    Return in corresponding register RAX/XMM0 using ArgValuetypeInReg/(ArgInIReg|ArgInFloatSSEReg|ArgInDoubleSSEReg) as storage and size of parameter(1,2,4,8).
485         * Properly sized struct/unions (1,2,4,8)
486         *    Return in register RAX using ArgValuetypeInReg as storage and size of parameter(1,2,4,8).
487         * Types bigger than 8 bytes or struct/unions larger than 8 bytes or (3,5,6,7).
488         *    Return pointer to allocated stack space (allocated by caller) using ArgValuetypeAddrInIReg as storage and parameter size.
489         */
490
491         assert (arg_info != NULL && type != NULL && current_int_reg != NULL && current_float_reg != NULL && stack_size != NULL);
492
493         if (!is_return) {
494
495                 /* Parameter cases. */
496                 if (arg_class != ARG_CLASS_MEMORY && MONO_WIN64_VALUE_TYPE_FITS_REG (arg_size)) {
497                         assert (arg_size == 1 || arg_size == 2 || arg_size == 4 || arg_size == 8);
498
499                         /* First, try to use registers for parameter. If type is struct it can only be passed by value in integer register. */
500                         arg_info->storage = ArgValuetypeInReg;
501                         if (!allocate_parameter_register_for_valuetype_win64 (arg_info, !MONO_TYPE_ISSTRUCT (type) ? arg_class : ARG_CLASS_INTEGER, arg_size, current_int_reg, current_float_reg)) {
502                                 /* No more registers, fallback passing parameter on stack as value. */
503                                 assert (arg_info->pair_storage [0] == ArgNone && arg_info->pair_storage [1] == ArgNone && arg_info->pair_size [0] == 0 && arg_info->pair_size [1] == 0 && arg_info->nregs == 0);
504                                 
505                                 /* Passing value directly on stack, so use size of value. */
506                                 arg_info->storage = ArgOnStack;
507                                 arg_size = ALIGN_TO (arg_size, sizeof (mgreg_t));
508                                 arg_info->offset = *stack_size;
509                                 arg_info->arg_size = arg_size;
510                                 *stack_size += arg_size;
511                         }
512                 } else {
513                         /* Fallback to stack, try to pass address to parameter in register. Always use integer register to represent stack address. */
514                         arg_info->storage = ArgValuetypeAddrInIReg;
515                         if (!allocate_parameter_register_for_valuetype_win64 (arg_info, ARG_CLASS_INTEGER, arg_size, current_int_reg, current_float_reg)) {
516                                 /* No more registers, fallback passing address to parameter on stack. */
517                                 assert (arg_info->pair_storage [0] == ArgNone && arg_info->pair_storage [1] == ArgNone && arg_info->pair_size [0] == 0 && arg_info->pair_size [1] == 0 && arg_info->nregs == 0);
518                                                                 
519                                 /* Passing an address to value on stack, so use size of register as argument size. */
520                                 arg_info->storage = ArgValuetypeAddrOnStack;
521                                 arg_size = sizeof (mgreg_t);
522                                 arg_info->offset = *stack_size;
523                                 arg_info->arg_size = arg_size;
524                                 *stack_size += arg_size;
525                         }
526                 }
527         } else {
528                 /* Return value cases. */
529                 if (arg_class != ARG_CLASS_MEMORY && MONO_WIN64_VALUE_TYPE_FITS_REG (arg_size)) {
530                         assert (arg_size == 1 || arg_size == 2 || arg_size == 4 || arg_size == 8);
531
532                         /* Return value fits into return registers. If type is struct it can only be returned by value in integer register. */
533                         arg_info->storage = ArgValuetypeInReg;
534                         allocate_return_register_for_valuetype_win64 (arg_info, !MONO_TYPE_ISSTRUCT (type) ? arg_class : ARG_CLASS_INTEGER, arg_size, current_int_reg, current_float_reg);
535
536                         /* Only RAX/XMM0 should be used to return valuetype. */
537                         assert ((arg_info->pair_regs[0] == AMD64_RAX && arg_info->pair_regs[1] == ArgNone) || (arg_info->pair_regs[0] == AMD64_XMM0 && arg_info->pair_regs[1] == ArgNone));
538                 } else {
539                         /* Return value doesn't fit into return register, return address to allocated stack space (allocated by caller and passed as input). */
540                         arg_info->storage = ArgValuetypeAddrInIReg;
541                         allocate_return_register_for_valuetype_win64 (arg_info, ARG_CLASS_INTEGER, arg_size, current_int_reg, current_float_reg);
542
543                         /* Only RAX should be used to return valuetype address. */
544                         assert (arg_info->pair_regs[0] == AMD64_RAX && arg_info->pair_regs[1] == ArgNone);
545
546                         arg_size = ALIGN_TO (arg_size, sizeof (mgreg_t));
547                         arg_info->offset = *stack_size;
548                         *stack_size += arg_size;
549                 }
550         }
551 }
552
553 static void
554 get_valuetype_size_win64 (MonoClass *klass, gboolean pinvoke, ArgInfo *arg_info, MonoType *type, ArgumentClass *arg_class, guint32 *arg_size)
555 {
556         *arg_size = 0;
557         *arg_class = ARG_CLASS_NO_CLASS;
558
559         assert (klass != NULL && arg_info != NULL && type != NULL && arg_class != NULL && arg_size != NULL);
560         
561         if (pinvoke) {
562                 /* Calculate argument class type and size of marshalled type. */
563                 MonoMarshalType *info = mono_marshal_load_type_info (klass);
564                 *arg_size = info->native_size;
565         } else {
566                 /* Calculate argument class type and size of managed type. */
567                 *arg_size = mono_class_value_size (klass, NULL);
568         }
569
570         /* Windows ABI only handle value types on stack or passed in integer register (if it fits register size). */
571         *arg_class = MONO_WIN64_VALUE_TYPE_FITS_REG (*arg_size) ? ARG_CLASS_INTEGER : ARG_CLASS_MEMORY;
572
573         if (*arg_class == ARG_CLASS_MEMORY) {
574                 /* Value type has a size that doesn't seem to fit register according to ABI. Try to used full stack size of type. */
575                 *arg_size = mini_type_stack_size_full (&klass->byval_arg, NULL, pinvoke);
576         }
577
578         /*
579         * Standard C and C++ doesn't allow empty structs, empty structs will always have a size of 1 byte.
580         * GCC have an extension to allow empty structs, https://gcc.gnu.org/onlinedocs/gcc/Empty-Structures.html.
581         * This cause a little dilemma since runtime build using none GCC compiler will not be compatible with
582         * GCC build C libraries and the other way around. On platforms where empty structs has size of 1 byte
583         * it must be represented in call and cannot be dropped.
584         */
585         if (*arg_size == 0 && MONO_TYPE_ISSTRUCT (type)) {
586                 arg_info->pass_empty_struct = TRUE;
587                 *arg_size = SIZEOF_REGISTER;
588                 *arg_class = ARG_CLASS_INTEGER;
589         }
590
591         assert (*arg_class != ARG_CLASS_NO_CLASS);
592 }
593
594 static void
595 add_valuetype_win64 (MonoMethodSignature *signature, ArgInfo *arg_info, MonoType *type,
596                                                 gboolean is_return, guint32 *current_int_reg, guint32 *current_float_reg, guint32 *stack_size)
597 {
598         guint32 arg_size = SIZEOF_REGISTER;
599         MonoClass *klass = NULL;
600         ArgumentClass arg_class;
601         
602         assert (signature != NULL && arg_info != NULL && type != NULL && current_int_reg != NULL && current_float_reg != NULL && stack_size != NULL);
603
604         klass = mono_class_from_mono_type (type);
605         get_valuetype_size_win64 (klass, signature->pinvoke, arg_info, type, &arg_class, &arg_size);
606
607         /* Only drop value type if its not an empty struct as input that must be represented in call */
608         if ((arg_size == 0 && !arg_info->pass_empty_struct) || (arg_size == 0 && arg_info->pass_empty_struct && is_return)) {
609                 arg_info->storage = ArgValuetypeInReg;
610                 arg_info->pair_storage [0] = arg_info->pair_storage [1] = ArgNone;
611         } else {
612                 /* Alocate storage for value type. */
613                 allocate_storage_for_valuetype_win64 (arg_info, type, is_return, arg_class, arg_size, current_int_reg, current_float_reg, stack_size);
614         }
615 }
616
617 #endif /* TARGET_WIN32 */
618
619 static void
620 add_valuetype (MonoMethodSignature *sig, ArgInfo *ainfo, MonoType *type,
621                            gboolean is_return,
622                            guint32 *gr, guint32 *fr, guint32 *stack_size)
623 {
624 #ifdef TARGET_WIN32
625         add_valuetype_win64 (sig, ainfo, type, is_return, gr, fr, stack_size);
626 #else
627         guint32 size, quad, nquads, i, nfields;
628         /* Keep track of the size used in each quad so we can */
629         /* use the right size when copying args/return vars.  */
630         guint32 quadsize [2] = {8, 8};
631         ArgumentClass args [2];
632         StructFieldInfo *fields = NULL;
633         GArray *fields_array;
634         MonoClass *klass;
635         gboolean pass_on_stack = FALSE;
636         int struct_size;
637
638         klass = mono_class_from_mono_type (type);
639         size = mini_type_stack_size_full (&klass->byval_arg, NULL, sig->pinvoke);
640
641         if (!sig->pinvoke && ((is_return && (size == 8)) || (!is_return && (size <= 16)))) {
642                 /* We pass and return vtypes of size 8 in a register */
643         } else if (!sig->pinvoke || (size == 0) || (size > 16)) {
644                 pass_on_stack = TRUE;
645         }
646
647         /* If this struct can't be split up naturally into 8-byte */
648         /* chunks (registers), pass it on the stack.              */
649         if (sig->pinvoke) {
650                 MonoMarshalType *info = mono_marshal_load_type_info (klass);
651                 g_assert (info);
652                 struct_size = info->native_size;
653         } else {
654                 struct_size = mono_class_value_size (klass, NULL);
655         }
656         /*
657          * Collect field information recursively to be able to
658          * handle nested structures.
659          */
660         fields_array = g_array_new (FALSE, TRUE, sizeof (StructFieldInfo));
661         collect_field_info_nested (klass, fields_array, 0, sig->pinvoke, klass->unicode);
662         fields = (StructFieldInfo*)fields_array->data;
663         nfields = fields_array->len;
664
665         for (i = 0; i < nfields; ++i) {
666                 if ((fields [i].offset < 8) && (fields [i].offset + fields [i].size) > 8) {
667                         pass_on_stack = TRUE;
668                         break;
669                 }
670         }
671
672         if (size == 0) {
673                 ainfo->storage = ArgValuetypeInReg;
674                 ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
675                 return;
676         }
677
678         if (pass_on_stack) {
679                 /* Allways pass in memory */
680                 ainfo->offset = *stack_size;
681                 *stack_size += ALIGN_TO (size, 8);
682                 ainfo->storage = is_return ? ArgValuetypeAddrInIReg : ArgOnStack;
683                 if (!is_return)
684                         ainfo->arg_size = ALIGN_TO (size, 8);
685
686                 g_array_free (fields_array, TRUE);
687                 return;
688         }
689
690         if (size > 8)
691                 nquads = 2;
692         else
693                 nquads = 1;
694
695         if (!sig->pinvoke) {
696                 int n = mono_class_value_size (klass, NULL);
697
698                 quadsize [0] = n >= 8 ? 8 : n;
699                 quadsize [1] = n >= 8 ? MAX (n - 8, 8) : 0;
700
701                 /* Always pass in 1 or 2 integer registers */
702                 args [0] = ARG_CLASS_INTEGER;
703                 args [1] = ARG_CLASS_INTEGER;
704                 /* Only the simplest cases are supported */
705                 if (is_return && nquads != 1) {
706                         args [0] = ARG_CLASS_MEMORY;
707                         args [1] = ARG_CLASS_MEMORY;
708                 }
709         } else {
710                 /*
711                  * Implement the algorithm from section 3.2.3 of the X86_64 ABI.
712                  * The X87 and SSEUP stuff is left out since there are no such types in
713                  * the CLR.
714                  */
715                 if (!nfields) {
716                         ainfo->storage = ArgValuetypeInReg;
717                         ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
718                         return;
719                 }
720
721                 if (struct_size > 16) {
722                         ainfo->offset = *stack_size;
723                         *stack_size += ALIGN_TO (struct_size, 8);
724                         ainfo->storage = is_return ? ArgValuetypeAddrInIReg : ArgOnStack;
725                         if (!is_return)
726                                 ainfo->arg_size = ALIGN_TO (struct_size, 8);
727
728                         g_array_free (fields_array, TRUE);
729                         return;
730                 }
731
732                 args [0] = ARG_CLASS_NO_CLASS;
733                 args [1] = ARG_CLASS_NO_CLASS;
734                 for (quad = 0; quad < nquads; ++quad) {
735                         ArgumentClass class1;
736
737                         if (nfields == 0)
738                                 class1 = ARG_CLASS_MEMORY;
739                         else
740                                 class1 = ARG_CLASS_NO_CLASS;
741                         for (i = 0; i < nfields; ++i) {
742                                 if ((fields [i].offset < 8) && (fields [i].offset + fields [i].size) > 8) {
743                                         /* Unaligned field */
744                                         NOT_IMPLEMENTED;
745                                 }
746
747                                 /* Skip fields in other quad */
748                                 if ((quad == 0) && (fields [i].offset >= 8))
749                                         continue;
750                                 if ((quad == 1) && (fields [i].offset < 8))
751                                         continue;
752
753                                 /* How far into this quad this data extends.*/
754                                 /* (8 is size of quad) */
755                                 quadsize [quad] = fields [i].offset + fields [i].size - (quad * 8);
756
757                                 class1 = merge_argument_class_from_type (fields [i].type, class1);
758                         }
759                         /* Empty structs have a nonzero size, causing this assert to be hit */
760                         if (sig->pinvoke)
761                                 g_assert (class1 != ARG_CLASS_NO_CLASS);
762                         args [quad] = class1;
763                 }
764         }
765
766         g_array_free (fields_array, TRUE);
767
768         /* Post merger cleanup */
769         if ((args [0] == ARG_CLASS_MEMORY) || (args [1] == ARG_CLASS_MEMORY))
770                 args [0] = args [1] = ARG_CLASS_MEMORY;
771
772         /* Allocate registers */
773         {
774                 int orig_gr = *gr;
775                 int orig_fr = *fr;
776
777                 while (quadsize [0] != 1 && quadsize [0] != 2 && quadsize [0] != 4 && quadsize [0] != 8)
778                         quadsize [0] ++;
779                 while (quadsize [1] != 0 && quadsize [1] != 1 && quadsize [1] != 2 && quadsize [1] != 4 && quadsize [1] != 8)
780                         quadsize [1] ++;
781
782                 ainfo->storage = ArgValuetypeInReg;
783                 ainfo->pair_storage [0] = ainfo->pair_storage [1] = ArgNone;
784                 g_assert (quadsize [0] <= 8);
785                 g_assert (quadsize [1] <= 8);
786                 ainfo->pair_size [0] = quadsize [0];
787                 ainfo->pair_size [1] = quadsize [1];
788                 ainfo->nregs = nquads;
789                 for (quad = 0; quad < nquads; ++quad) {
790                         switch (args [quad]) {
791                         case ARG_CLASS_INTEGER:
792                                 if (*gr >= PARAM_REGS)
793                                         args [quad] = ARG_CLASS_MEMORY;
794                                 else {
795                                         ainfo->pair_storage [quad] = ArgInIReg;
796                                         if (is_return)
797                                                 ainfo->pair_regs [quad] = return_regs [*gr];
798                                         else
799                                                 ainfo->pair_regs [quad] = param_regs [*gr];
800                                         (*gr) ++;
801                                 }
802                                 break;
803                         case ARG_CLASS_SSE:
804                                 if (*fr >= FLOAT_PARAM_REGS)
805                                         args [quad] = ARG_CLASS_MEMORY;
806                                 else {
807                                         if (quadsize[quad] <= 4)
808                                                 ainfo->pair_storage [quad] = ArgInFloatSSEReg;
809                                         else ainfo->pair_storage [quad] = ArgInDoubleSSEReg;
810                                         ainfo->pair_regs [quad] = *fr;
811                                         (*fr) ++;
812                                 }
813                                 break;
814                         case ARG_CLASS_MEMORY:
815                                 break;
816                         case ARG_CLASS_NO_CLASS:
817                                 break;
818                         default:
819                                 g_assert_not_reached ();
820                         }
821                 }
822
823                 if ((args [0] == ARG_CLASS_MEMORY) || (args [1] == ARG_CLASS_MEMORY)) {
824                         int arg_size;
825                         /* Revert possible register assignments */
826                         *gr = orig_gr;
827                         *fr = orig_fr;
828
829                         ainfo->offset = *stack_size;
830                         if (sig->pinvoke)
831                                 arg_size = ALIGN_TO (struct_size, 8);
832                         else
833                                 arg_size = nquads * sizeof(mgreg_t);
834                         *stack_size += arg_size;
835                         ainfo->storage = is_return ? ArgValuetypeAddrInIReg : ArgOnStack;
836                         if (!is_return)
837                                 ainfo->arg_size = arg_size;
838                 }
839         }
840 #endif /* !TARGET_WIN32 */
841 }
842
843 /*
844  * get_call_info:
845  *
846  * Obtain information about a call according to the calling convention.
847  * For AMD64 System V, see the "System V ABI, x86-64 Architecture Processor Supplement
848  * Draft Version 0.23" document for more information.
849  * For AMD64 Windows, see "Overview of x64 Calling Conventions",
850  * https://msdn.microsoft.com/en-us/library/ms235286.aspx
851  */
852 static CallInfo*
853 get_call_info (MonoMemPool *mp, MonoMethodSignature *sig)
854 {
855         guint32 i, gr, fr, pstart;
856         MonoType *ret_type;
857         int n = sig->hasthis + sig->param_count;
858         guint32 stack_size = 0;
859         CallInfo *cinfo;
860         gboolean is_pinvoke = sig->pinvoke;
861
862         if (mp)
863                 cinfo = (CallInfo *)mono_mempool_alloc0 (mp, sizeof (CallInfo) + (sizeof (ArgInfo) * n));
864         else
865                 cinfo = (CallInfo *)g_malloc0 (sizeof (CallInfo) + (sizeof (ArgInfo) * n));
866
867         cinfo->nargs = n;
868         cinfo->gsharedvt = mini_is_gsharedvt_variable_signature (sig);
869
870         gr = 0;
871         fr = 0;
872
873 #ifdef TARGET_WIN32
874         /* Reserve space where the callee can save the argument registers */
875         stack_size = 4 * sizeof (mgreg_t);
876 #endif
877
878         /* return value */
879         ret_type = mini_get_underlying_type (sig->ret);
880         switch (ret_type->type) {
881         case MONO_TYPE_I1:
882         case MONO_TYPE_U1:
883         case MONO_TYPE_I2:
884         case MONO_TYPE_U2:
885         case MONO_TYPE_I4:
886         case MONO_TYPE_U4:
887         case MONO_TYPE_I:
888         case MONO_TYPE_U:
889         case MONO_TYPE_PTR:
890         case MONO_TYPE_FNPTR:
891         case MONO_TYPE_CLASS:
892         case MONO_TYPE_OBJECT:
893         case MONO_TYPE_SZARRAY:
894         case MONO_TYPE_ARRAY:
895         case MONO_TYPE_STRING:
896                 cinfo->ret.storage = ArgInIReg;
897                 cinfo->ret.reg = AMD64_RAX;
898                 break;
899         case MONO_TYPE_U8:
900         case MONO_TYPE_I8:
901                 cinfo->ret.storage = ArgInIReg;
902                 cinfo->ret.reg = AMD64_RAX;
903                 break;
904         case MONO_TYPE_R4:
905                 cinfo->ret.storage = ArgInFloatSSEReg;
906                 cinfo->ret.reg = AMD64_XMM0;
907                 break;
908         case MONO_TYPE_R8:
909                 cinfo->ret.storage = ArgInDoubleSSEReg;
910                 cinfo->ret.reg = AMD64_XMM0;
911                 break;
912         case MONO_TYPE_GENERICINST:
913                 if (!mono_type_generic_inst_is_valuetype (ret_type)) {
914                         cinfo->ret.storage = ArgInIReg;
915                         cinfo->ret.reg = AMD64_RAX;
916                         break;
917                 }
918                 if (mini_is_gsharedvt_type (ret_type)) {
919                         cinfo->ret.storage = ArgGsharedvtVariableInReg;
920                         break;
921                 }
922                 /* fall through */
923         case MONO_TYPE_VALUETYPE:
924         case MONO_TYPE_TYPEDBYREF: {
925                 guint32 tmp_gr = 0, tmp_fr = 0, tmp_stacksize = 0;
926
927                 add_valuetype (sig, &cinfo->ret, ret_type, TRUE, &tmp_gr, &tmp_fr, &tmp_stacksize);
928                 g_assert (cinfo->ret.storage != ArgInIReg);
929                 break;
930         }
931         case MONO_TYPE_VAR:
932         case MONO_TYPE_MVAR:
933                 g_assert (mini_is_gsharedvt_type (ret_type));
934                 cinfo->ret.storage = ArgGsharedvtVariableInReg;
935                 break;
936         case MONO_TYPE_VOID:
937                 break;
938         default:
939                 g_error ("Can't handle as return value 0x%x", ret_type->type);
940         }
941
942         pstart = 0;
943         /*
944          * To simplify get_this_arg_reg () and LLVM integration, emit the vret arg after
945          * the first argument, allowing 'this' to be always passed in the first arg reg.
946          * Also do this if the first argument is a reference type, since virtual calls
947          * are sometimes made using calli without sig->hasthis set, like in the delegate
948          * invoke wrappers.
949          */
950         ArgStorage ret_storage = cinfo->ret.storage;
951         if ((ret_storage == ArgValuetypeAddrInIReg || ret_storage == ArgGsharedvtVariableInReg) && !is_pinvoke && (sig->hasthis || (sig->param_count > 0 && MONO_TYPE_IS_REFERENCE (mini_get_underlying_type (sig->params [0]))))) {
952                 if (sig->hasthis) {
953                         add_general (&gr, &stack_size, cinfo->args + 0);
954                 } else {
955                         add_general (&gr, &stack_size, &cinfo->args [sig->hasthis + 0]);
956                         pstart = 1;
957                 }
958                 add_general (&gr, &stack_size, &cinfo->ret);
959                 cinfo->ret.storage = ret_storage;
960                 cinfo->vret_arg_index = 1;
961         } else {
962                 /* this */
963                 if (sig->hasthis)
964                         add_general (&gr, &stack_size, cinfo->args + 0);
965
966                 if (ret_storage == ArgValuetypeAddrInIReg || ret_storage == ArgGsharedvtVariableInReg) {
967                         add_general (&gr, &stack_size, &cinfo->ret);
968                         cinfo->ret.storage = ret_storage;
969                 }
970         }
971
972         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == 0)) {
973                 gr = PARAM_REGS;
974                 fr = FLOAT_PARAM_REGS;
975                 
976                 /* Emit the signature cookie just before the implicit arguments */
977                 add_general (&gr, &stack_size, &cinfo->sig_cookie);
978         }
979
980         for (i = pstart; i < sig->param_count; ++i) {
981                 ArgInfo *ainfo = &cinfo->args [sig->hasthis + i];
982                 MonoType *ptype;
983
984 #ifdef TARGET_WIN32
985                 /* The float param registers and other param registers must be the same index on Windows x64.*/
986                 if (gr > fr)
987                         fr = gr;
988                 else if (fr > gr)
989                         gr = fr;
990 #endif
991
992                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sig->sentinelpos)) {
993                         /* We allways pass the sig cookie on the stack for simplicity */
994                         /* 
995                          * Prevent implicit arguments + the sig cookie from being passed 
996                          * in registers.
997                          */
998                         gr = PARAM_REGS;
999                         fr = FLOAT_PARAM_REGS;
1000
1001                         /* Emit the signature cookie just before the implicit arguments */
1002                         add_general (&gr, &stack_size, &cinfo->sig_cookie);
1003                 }
1004
1005                 ptype = mini_get_underlying_type (sig->params [i]);
1006                 switch (ptype->type) {
1007                 case MONO_TYPE_I1:
1008                 case MONO_TYPE_U1:
1009                         add_general (&gr, &stack_size, ainfo);
1010                         break;
1011                 case MONO_TYPE_I2:
1012                 case MONO_TYPE_U2:
1013                         add_general (&gr, &stack_size, ainfo);
1014                         break;
1015                 case MONO_TYPE_I4:
1016                 case MONO_TYPE_U4:
1017                         add_general (&gr, &stack_size, ainfo);
1018                         break;
1019                 case MONO_TYPE_I:
1020                 case MONO_TYPE_U:
1021                 case MONO_TYPE_PTR:
1022                 case MONO_TYPE_FNPTR:
1023                 case MONO_TYPE_CLASS:
1024                 case MONO_TYPE_OBJECT:
1025                 case MONO_TYPE_STRING:
1026                 case MONO_TYPE_SZARRAY:
1027                 case MONO_TYPE_ARRAY:
1028                         add_general (&gr, &stack_size, ainfo);
1029                         break;
1030                 case MONO_TYPE_GENERICINST:
1031                         if (!mono_type_generic_inst_is_valuetype (ptype)) {
1032                                 add_general (&gr, &stack_size, ainfo);
1033                                 break;
1034                         }
1035                         if (mini_is_gsharedvt_variable_type (ptype)) {
1036                                 /* gsharedvt arguments are passed by ref */
1037                                 add_general (&gr, &stack_size, ainfo);
1038                                 if (ainfo->storage == ArgInIReg)
1039                                         ainfo->storage = ArgGSharedVtInReg;
1040                                 else
1041                                         ainfo->storage = ArgGSharedVtOnStack;
1042                                 break;
1043                         }
1044                         /* fall through */
1045                 case MONO_TYPE_VALUETYPE:
1046                 case MONO_TYPE_TYPEDBYREF:
1047                         add_valuetype (sig, ainfo, ptype, FALSE, &gr, &fr, &stack_size);
1048                         break;
1049                 case MONO_TYPE_U8:
1050
1051                 case MONO_TYPE_I8:
1052                         add_general (&gr, &stack_size, ainfo);
1053                         break;
1054                 case MONO_TYPE_R4:
1055                         add_float (&fr, &stack_size, ainfo, FALSE);
1056                         break;
1057                 case MONO_TYPE_R8:
1058                         add_float (&fr, &stack_size, ainfo, TRUE);
1059                         break;
1060                 case MONO_TYPE_VAR:
1061                 case MONO_TYPE_MVAR:
1062                         /* gsharedvt arguments are passed by ref */
1063                         g_assert (mini_is_gsharedvt_type (ptype));
1064                         add_general (&gr, &stack_size, ainfo);
1065                         if (ainfo->storage == ArgInIReg)
1066                                 ainfo->storage = ArgGSharedVtInReg;
1067                         else
1068                                 ainfo->storage = ArgGSharedVtOnStack;
1069                         break;
1070                 default:
1071                         g_assert_not_reached ();
1072                 }
1073         }
1074
1075         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n > 0) && (sig->sentinelpos == sig->param_count)) {
1076                 gr = PARAM_REGS;
1077                 fr = FLOAT_PARAM_REGS;
1078                 
1079                 /* Emit the signature cookie just before the implicit arguments */
1080                 add_general (&gr, &stack_size, &cinfo->sig_cookie);
1081         }
1082
1083         cinfo->stack_usage = stack_size;
1084         cinfo->reg_usage = gr;
1085         cinfo->freg_usage = fr;
1086         return cinfo;
1087 }
1088
1089 /*
1090  * mono_arch_get_argument_info:
1091  * @csig:  a method signature
1092  * @param_count: the number of parameters to consider
1093  * @arg_info: an array to store the result infos
1094  *
1095  * Gathers information on parameters such as size, alignment and
1096  * padding. arg_info should be large enought to hold param_count + 1 entries. 
1097  *
1098  * Returns the size of the argument area on the stack.
1099  */
1100 int
1101 mono_arch_get_argument_info (MonoMethodSignature *csig, int param_count, MonoJitArgumentInfo *arg_info)
1102 {
1103         int k;
1104         CallInfo *cinfo = get_call_info (NULL, csig);
1105         guint32 args_size = cinfo->stack_usage;
1106
1107         /* The arguments are saved to a stack area in mono_arch_instrument_prolog */
1108         if (csig->hasthis) {
1109                 arg_info [0].offset = 0;
1110         }
1111
1112         for (k = 0; k < param_count; k++) {
1113                 arg_info [k + 1].offset = ((k + csig->hasthis) * 8);
1114                 /* FIXME: */
1115                 arg_info [k + 1].size = 0;
1116         }
1117
1118         g_free (cinfo);
1119
1120         return args_size;
1121 }
1122
1123 gboolean
1124 mono_arch_tail_call_supported (MonoCompile *cfg, MonoMethodSignature *caller_sig, MonoMethodSignature *callee_sig)
1125 {
1126         CallInfo *c1, *c2;
1127         gboolean res;
1128         MonoType *callee_ret;
1129
1130         c1 = get_call_info (NULL, caller_sig);
1131         c2 = get_call_info (NULL, callee_sig);
1132         res = c1->stack_usage >= c2->stack_usage;
1133         callee_ret = mini_get_underlying_type (callee_sig->ret);
1134         if (callee_ret && MONO_TYPE_ISSTRUCT (callee_ret) && c2->ret.storage != ArgValuetypeInReg)
1135                 /* An address on the callee's stack is passed as the first argument */
1136                 res = FALSE;
1137
1138         g_free (c1);
1139         g_free (c2);
1140
1141         return res;
1142 }
1143
1144 /*
1145  * Initialize the cpu to execute managed code.
1146  */
1147 void
1148 mono_arch_cpu_init (void)
1149 {
1150 #ifndef _MSC_VER
1151         guint16 fpcw;
1152
1153         /* spec compliance requires running with double precision */
1154         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
1155         fpcw &= ~X86_FPCW_PRECC_MASK;
1156         fpcw |= X86_FPCW_PREC_DOUBLE;
1157         __asm__  __volatile__ ("fldcw %0\n": : "m" (fpcw));
1158         __asm__  __volatile__ ("fnstcw %0\n": "=m" (fpcw));
1159 #else
1160         /* TODO: This is crashing on Win64 right now.
1161         * _control87 (_PC_53, MCW_PC);
1162         */
1163 #endif
1164 }
1165
1166 /*
1167  * Initialize architecture specific code.
1168  */
1169 void
1170 mono_arch_init (void)
1171 {
1172         mono_os_mutex_init_recursive (&mini_arch_mutex);
1173
1174         mono_aot_register_jit_icall ("mono_amd64_throw_exception", mono_amd64_throw_exception);
1175         mono_aot_register_jit_icall ("mono_amd64_throw_corlib_exception", mono_amd64_throw_corlib_exception);
1176         mono_aot_register_jit_icall ("mono_amd64_resume_unwind", mono_amd64_resume_unwind);
1177         mono_aot_register_jit_icall ("mono_amd64_get_original_ip", mono_amd64_get_original_ip);
1178         mono_aot_register_jit_icall ("mono_amd64_handler_block_trampoline_helper", mono_amd64_handler_block_trampoline_helper);
1179
1180 #if defined(MONO_ARCH_GSHAREDVT_SUPPORTED)
1181         mono_aot_register_jit_icall ("mono_amd64_start_gsharedvt_call", mono_amd64_start_gsharedvt_call);
1182 #endif
1183
1184         if (!mono_aot_only)
1185                 bp_trampoline = mini_get_breakpoint_trampoline ();
1186 }
1187
1188 /*
1189  * Cleanup architecture specific code.
1190  */
1191 void
1192 mono_arch_cleanup (void)
1193 {
1194         mono_os_mutex_destroy (&mini_arch_mutex);
1195 }
1196
1197 /*
1198  * This function returns the optimizations supported on this cpu.
1199  */
1200 guint32
1201 mono_arch_cpu_optimizations (guint32 *exclude_mask)
1202 {
1203         guint32 opts = 0;
1204
1205         *exclude_mask = 0;
1206
1207         if (mono_hwcap_x86_has_cmov) {
1208                 opts |= MONO_OPT_CMOV;
1209
1210                 if (mono_hwcap_x86_has_fcmov)
1211                         opts |= MONO_OPT_FCMOV;
1212                 else
1213                         *exclude_mask |= MONO_OPT_FCMOV;
1214         } else {
1215                 *exclude_mask |= MONO_OPT_CMOV;
1216         }
1217
1218 #ifdef TARGET_WIN32
1219         /* The current SIMD doesn't support the argument used by a LD_ADDR to be of type OP_VTARG_ADDR. */
1220         /* This will now be used for value types > 8 or of size 3,5,6,7 as dictated by windows x64 value type ABI. */
1221         /* Since OP_VTARG_ADDR needs to be resolved in mono_spill_global_vars and the SIMD implementation optimize */
1222         /* away the LD_ADDR in load_simd_vreg, that will cause an error in mono_spill_global_vars since incorrect opcode */
1223         /* will now have a reference to an argument that won't be fully decomposed. */
1224         *exclude_mask |= MONO_OPT_SIMD;
1225 #endif
1226
1227         return opts;
1228 }
1229
1230 /*
1231  * This function test for all SSE functions supported.
1232  *
1233  * Returns a bitmask corresponding to all supported versions.
1234  * 
1235  */
1236 guint32
1237 mono_arch_cpu_enumerate_simd_versions (void)
1238 {
1239         guint32 sse_opts = 0;
1240
1241         if (mono_hwcap_x86_has_sse1)
1242                 sse_opts |= SIMD_VERSION_SSE1;
1243
1244         if (mono_hwcap_x86_has_sse2)
1245                 sse_opts |= SIMD_VERSION_SSE2;
1246
1247         if (mono_hwcap_x86_has_sse3)
1248                 sse_opts |= SIMD_VERSION_SSE3;
1249
1250         if (mono_hwcap_x86_has_ssse3)
1251                 sse_opts |= SIMD_VERSION_SSSE3;
1252
1253         if (mono_hwcap_x86_has_sse41)
1254                 sse_opts |= SIMD_VERSION_SSE41;
1255
1256         if (mono_hwcap_x86_has_sse42)
1257                 sse_opts |= SIMD_VERSION_SSE42;
1258
1259         if (mono_hwcap_x86_has_sse4a)
1260                 sse_opts |= SIMD_VERSION_SSE4a;
1261
1262         return sse_opts;
1263 }
1264
1265 #ifndef DISABLE_JIT
1266
1267 GList *
1268 mono_arch_get_allocatable_int_vars (MonoCompile *cfg)
1269 {
1270         GList *vars = NULL;
1271         int i;
1272
1273         for (i = 0; i < cfg->num_varinfo; i++) {
1274                 MonoInst *ins = cfg->varinfo [i];
1275                 MonoMethodVar *vmv = MONO_VARINFO (cfg, i);
1276
1277                 /* unused vars */
1278                 if (vmv->range.first_use.abs_pos >= vmv->range.last_use.abs_pos)
1279                         continue;
1280
1281                 if ((ins->flags & (MONO_INST_IS_DEAD|MONO_INST_VOLATILE|MONO_INST_INDIRECT)) || 
1282                     (ins->opcode != OP_LOCAL && ins->opcode != OP_ARG))
1283                         continue;
1284
1285                 if (mono_is_regsize_var (ins->inst_vtype)) {
1286                         g_assert (MONO_VARINFO (cfg, i)->reg == -1);
1287                         g_assert (i == vmv->idx);
1288                         vars = g_list_prepend (vars, vmv);
1289                 }
1290         }
1291
1292         vars = mono_varlist_sort (cfg, vars, 0);
1293
1294         return vars;
1295 }
1296
1297 /**
1298  * mono_arch_compute_omit_fp:
1299  *
1300  *   Determine whenever the frame pointer can be eliminated.
1301  */
1302 static void
1303 mono_arch_compute_omit_fp (MonoCompile *cfg)
1304 {
1305         MonoMethodSignature *sig;
1306         MonoMethodHeader *header;
1307         int i, locals_size;
1308         CallInfo *cinfo;
1309
1310         if (cfg->arch.omit_fp_computed)
1311                 return;
1312
1313         header = cfg->header;
1314
1315         sig = mono_method_signature (cfg->method);
1316
1317         if (!cfg->arch.cinfo)
1318                 cfg->arch.cinfo = get_call_info (cfg->mempool, sig);
1319         cinfo = (CallInfo *)cfg->arch.cinfo;
1320
1321         /*
1322          * FIXME: Remove some of the restrictions.
1323          */
1324         cfg->arch.omit_fp = TRUE;
1325         cfg->arch.omit_fp_computed = TRUE;
1326
1327         if (cfg->disable_omit_fp)
1328                 cfg->arch.omit_fp = FALSE;
1329
1330         if (!debug_omit_fp ())
1331                 cfg->arch.omit_fp = FALSE;
1332         /*
1333         if (cfg->method->save_lmf)
1334                 cfg->arch.omit_fp = FALSE;
1335         */
1336         if (cfg->flags & MONO_CFG_HAS_ALLOCA)
1337                 cfg->arch.omit_fp = FALSE;
1338         if (header->num_clauses)
1339                 cfg->arch.omit_fp = FALSE;
1340         if (cfg->param_area)
1341                 cfg->arch.omit_fp = FALSE;
1342         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG))
1343                 cfg->arch.omit_fp = FALSE;
1344         if ((mono_jit_trace_calls != NULL && mono_trace_eval (cfg->method)) ||
1345                 (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE))
1346                 cfg->arch.omit_fp = FALSE;
1347         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1348                 ArgInfo *ainfo = &cinfo->args [i];
1349
1350                 if (ainfo->storage == ArgOnStack || ainfo->storage == ArgValuetypeAddrInIReg || ainfo->storage == ArgValuetypeAddrOnStack) {
1351                         /* 
1352                          * The stack offset can only be determined when the frame
1353                          * size is known.
1354                          */
1355                         cfg->arch.omit_fp = FALSE;
1356                 }
1357         }
1358
1359         locals_size = 0;
1360         for (i = cfg->locals_start; i < cfg->num_varinfo; i++) {
1361                 MonoInst *ins = cfg->varinfo [i];
1362                 int ialign;
1363
1364                 locals_size += mono_type_size (ins->inst_vtype, &ialign);
1365         }
1366 }
1367
1368 GList *
1369 mono_arch_get_global_int_regs (MonoCompile *cfg)
1370 {
1371         GList *regs = NULL;
1372
1373         mono_arch_compute_omit_fp (cfg);
1374
1375         if (cfg->arch.omit_fp)
1376                 regs = g_list_prepend (regs, (gpointer)AMD64_RBP);
1377
1378         /* We use the callee saved registers for global allocation */
1379         regs = g_list_prepend (regs, (gpointer)AMD64_RBX);
1380         regs = g_list_prepend (regs, (gpointer)AMD64_R12);
1381         regs = g_list_prepend (regs, (gpointer)AMD64_R13);
1382         regs = g_list_prepend (regs, (gpointer)AMD64_R14);
1383         regs = g_list_prepend (regs, (gpointer)AMD64_R15);
1384 #ifdef TARGET_WIN32
1385         regs = g_list_prepend (regs, (gpointer)AMD64_RDI);
1386         regs = g_list_prepend (regs, (gpointer)AMD64_RSI);
1387 #endif
1388
1389         return regs;
1390 }
1391  
1392 GList*
1393 mono_arch_get_global_fp_regs (MonoCompile *cfg)
1394 {
1395         GList *regs = NULL;
1396         int i;
1397
1398         /* All XMM registers */
1399         for (i = 0; i < 16; ++i)
1400                 regs = g_list_prepend (regs, GINT_TO_POINTER (i));
1401
1402         return regs;
1403 }
1404
1405 GList*
1406 mono_arch_get_iregs_clobbered_by_call (MonoCallInst *call)
1407 {
1408         static GList *r = NULL;
1409
1410         if (r == NULL) {
1411                 GList *regs = NULL;
1412
1413                 regs = g_list_prepend (regs, (gpointer)AMD64_RBP);
1414                 regs = g_list_prepend (regs, (gpointer)AMD64_RBX);
1415                 regs = g_list_prepend (regs, (gpointer)AMD64_R12);
1416                 regs = g_list_prepend (regs, (gpointer)AMD64_R13);
1417                 regs = g_list_prepend (regs, (gpointer)AMD64_R14);
1418                 regs = g_list_prepend (regs, (gpointer)AMD64_R15);
1419
1420                 regs = g_list_prepend (regs, (gpointer)AMD64_R10);
1421                 regs = g_list_prepend (regs, (gpointer)AMD64_R9);
1422                 regs = g_list_prepend (regs, (gpointer)AMD64_R8);
1423                 regs = g_list_prepend (regs, (gpointer)AMD64_RDI);
1424                 regs = g_list_prepend (regs, (gpointer)AMD64_RSI);
1425                 regs = g_list_prepend (regs, (gpointer)AMD64_RDX);
1426                 regs = g_list_prepend (regs, (gpointer)AMD64_RCX);
1427                 regs = g_list_prepend (regs, (gpointer)AMD64_RAX);
1428
1429                 InterlockedCompareExchangePointer ((gpointer*)&r, regs, NULL);
1430         }
1431
1432         return r;
1433 }
1434
1435 GList*
1436 mono_arch_get_fregs_clobbered_by_call (MonoCallInst *call)
1437 {
1438         int i;
1439         static GList *r = NULL;
1440
1441         if (r == NULL) {
1442                 GList *regs = NULL;
1443
1444                 for (i = 0; i < AMD64_XMM_NREG; ++i)
1445                         regs = g_list_prepend (regs, GINT_TO_POINTER (MONO_MAX_IREGS + i));
1446
1447                 InterlockedCompareExchangePointer ((gpointer*)&r, regs, NULL);
1448         }
1449
1450         return r;
1451 }
1452
1453 /*
1454  * mono_arch_regalloc_cost:
1455  *
1456  *  Return the cost, in number of memory references, of the action of 
1457  * allocating the variable VMV into a register during global register
1458  * allocation.
1459  */
1460 guint32
1461 mono_arch_regalloc_cost (MonoCompile *cfg, MonoMethodVar *vmv)
1462 {
1463         MonoInst *ins = cfg->varinfo [vmv->idx];
1464
1465         if (cfg->method->save_lmf)
1466                 /* The register is already saved */
1467                 /* substract 1 for the invisible store in the prolog */
1468                 return (ins->opcode == OP_ARG) ? 0 : 1;
1469         else
1470                 /* push+pop */
1471                 return (ins->opcode == OP_ARG) ? 1 : 2;
1472 }
1473
1474 /*
1475  * mono_arch_fill_argument_info:
1476  *
1477  *   Populate cfg->args, cfg->ret and cfg->vret_addr with information about the arguments
1478  * of the method.
1479  */
1480 void
1481 mono_arch_fill_argument_info (MonoCompile *cfg)
1482 {
1483         MonoType *sig_ret;
1484         MonoMethodSignature *sig;
1485         MonoInst *ins;
1486         int i;
1487         CallInfo *cinfo;
1488
1489         sig = mono_method_signature (cfg->method);
1490
1491         cinfo = (CallInfo *)cfg->arch.cinfo;
1492         sig_ret = mini_get_underlying_type (sig->ret);
1493
1494         /*
1495          * Contrary to mono_arch_allocate_vars (), the information should describe
1496          * where the arguments are at the beginning of the method, not where they can be 
1497          * accessed during the execution of the method. The later makes no sense for the 
1498          * global register allocator, since a variable can be in more than one location.
1499          */
1500         switch (cinfo->ret.storage) {
1501         case ArgInIReg:
1502         case ArgInFloatSSEReg:
1503         case ArgInDoubleSSEReg:
1504                 cfg->ret->opcode = OP_REGVAR;
1505                 cfg->ret->inst_c0 = cinfo->ret.reg;
1506                 break;
1507         case ArgValuetypeInReg:
1508                 cfg->ret->opcode = OP_REGOFFSET;
1509                 cfg->ret->inst_basereg = -1;
1510                 cfg->ret->inst_offset = -1;
1511                 break;
1512         case ArgNone:
1513                 break;
1514         default:
1515                 g_assert_not_reached ();
1516         }
1517
1518         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1519                 ArgInfo *ainfo = &cinfo->args [i];
1520
1521                 ins = cfg->args [i];
1522
1523                 switch (ainfo->storage) {
1524                 case ArgInIReg:
1525                 case ArgInFloatSSEReg:
1526                 case ArgInDoubleSSEReg:
1527                         ins->opcode = OP_REGVAR;
1528                         ins->inst_c0 = ainfo->reg;
1529                         break;
1530                 case ArgOnStack:
1531                         ins->opcode = OP_REGOFFSET;
1532                         ins->inst_basereg = -1;
1533                         ins->inst_offset = -1;
1534                         break;
1535                 case ArgValuetypeInReg:
1536                         /* Dummy */
1537                         ins->opcode = OP_NOP;
1538                         break;
1539                 default:
1540                         g_assert_not_reached ();
1541                 }
1542         }
1543 }
1544  
1545 void
1546 mono_arch_allocate_vars (MonoCompile *cfg)
1547 {
1548         MonoType *sig_ret;
1549         MonoMethodSignature *sig;
1550         MonoInst *ins;
1551         int i, offset;
1552         guint32 locals_stack_size, locals_stack_align;
1553         gint32 *offsets;
1554         CallInfo *cinfo;
1555
1556         sig = mono_method_signature (cfg->method);
1557
1558         cinfo = (CallInfo *)cfg->arch.cinfo;
1559         sig_ret = mini_get_underlying_type (sig->ret);
1560
1561         mono_arch_compute_omit_fp (cfg);
1562
1563         /*
1564          * We use the ABI calling conventions for managed code as well.
1565          * Exception: valuetypes are only sometimes passed or returned in registers.
1566          */
1567
1568         /*
1569          * The stack looks like this:
1570          * <incoming arguments passed on the stack>
1571          * <return value>
1572          * <lmf/caller saved registers>
1573          * <locals>
1574          * <spill area>
1575          * <localloc area>  -> grows dynamically
1576          * <params area>
1577          */
1578
1579         if (cfg->arch.omit_fp) {
1580                 cfg->flags |= MONO_CFG_HAS_SPILLUP;
1581                 cfg->frame_reg = AMD64_RSP;
1582                 offset = 0;
1583         } else {
1584                 /* Locals are allocated backwards from %fp */
1585                 cfg->frame_reg = AMD64_RBP;
1586                 offset = 0;
1587         }
1588
1589         cfg->arch.saved_iregs = cfg->used_int_regs;
1590         if (cfg->method->save_lmf) {
1591                 /* Save all callee-saved registers normally (except RBP, if not already used), and restore them when unwinding through an LMF */
1592                 guint32 iregs_to_save = AMD64_CALLEE_SAVED_REGS & ~(1<<AMD64_RBP);
1593                 cfg->arch.saved_iregs |= iregs_to_save;
1594         }
1595
1596         if (cfg->arch.omit_fp)
1597                 cfg->arch.reg_save_area_offset = offset;
1598         /* Reserve space for callee saved registers */
1599         for (i = 0; i < AMD64_NREG; ++i)
1600                 if (AMD64_IS_CALLEE_SAVED_REG (i) && (cfg->arch.saved_iregs & (1 << i))) {
1601                         offset += sizeof(mgreg_t);
1602                 }
1603         if (!cfg->arch.omit_fp)
1604                 cfg->arch.reg_save_area_offset = -offset;
1605
1606         if (sig_ret->type != MONO_TYPE_VOID) {
1607                 switch (cinfo->ret.storage) {
1608                 case ArgInIReg:
1609                 case ArgInFloatSSEReg:
1610                 case ArgInDoubleSSEReg:
1611                         cfg->ret->opcode = OP_REGVAR;
1612                         cfg->ret->inst_c0 = cinfo->ret.reg;
1613                         cfg->ret->dreg = cinfo->ret.reg;
1614                         break;
1615                 case ArgValuetypeAddrInIReg:
1616                 case ArgGsharedvtVariableInReg:
1617                         /* The register is volatile */
1618                         cfg->vret_addr->opcode = OP_REGOFFSET;
1619                         cfg->vret_addr->inst_basereg = cfg->frame_reg;
1620                         if (cfg->arch.omit_fp) {
1621                                 cfg->vret_addr->inst_offset = offset;
1622                                 offset += 8;
1623                         } else {
1624                                 offset += 8;
1625                                 cfg->vret_addr->inst_offset = -offset;
1626                         }
1627                         if (G_UNLIKELY (cfg->verbose_level > 1)) {
1628                                 printf ("vret_addr =");
1629                                 mono_print_ins (cfg->vret_addr);
1630                         }
1631                         break;
1632                 case ArgValuetypeInReg:
1633                         /* Allocate a local to hold the result, the epilog will copy it to the correct place */
1634                         cfg->ret->opcode = OP_REGOFFSET;
1635                         cfg->ret->inst_basereg = cfg->frame_reg;
1636                         if (cfg->arch.omit_fp) {
1637                                 cfg->ret->inst_offset = offset;
1638                                 offset += cinfo->ret.pair_storage [1] == ArgNone ? 8 : 16;
1639                         } else {
1640                                 offset += cinfo->ret.pair_storage [1] == ArgNone ? 8 : 16;
1641                                 cfg->ret->inst_offset = - offset;
1642                         }
1643                         break;
1644                 default:
1645                         g_assert_not_reached ();
1646                 }
1647         }
1648
1649         /* Allocate locals */
1650         offsets = mono_allocate_stack_slots (cfg, cfg->arch.omit_fp ? FALSE: TRUE, &locals_stack_size, &locals_stack_align);
1651         if (locals_stack_size > MONO_ARCH_MAX_FRAME_SIZE) {
1652                 char *mname = mono_method_full_name (cfg->method, TRUE);
1653                 mono_cfg_set_exception_invalid_program (cfg, g_strdup_printf ("Method %s stack is too big.", mname));
1654                 g_free (mname);
1655                 return;
1656         }
1657                 
1658         if (locals_stack_align) {
1659                 offset += (locals_stack_align - 1);
1660                 offset &= ~(locals_stack_align - 1);
1661         }
1662         if (cfg->arch.omit_fp) {
1663                 cfg->locals_min_stack_offset = offset;
1664                 cfg->locals_max_stack_offset = offset + locals_stack_size;
1665         } else {
1666                 cfg->locals_min_stack_offset = - (offset + locals_stack_size);
1667                 cfg->locals_max_stack_offset = - offset;
1668         }
1669                 
1670         for (i = cfg->locals_start; i < cfg->num_varinfo; i++) {
1671                 if (offsets [i] != -1) {
1672                         MonoInst *ins = cfg->varinfo [i];
1673                         ins->opcode = OP_REGOFFSET;
1674                         ins->inst_basereg = cfg->frame_reg;
1675                         if (cfg->arch.omit_fp)
1676                                 ins->inst_offset = (offset + offsets [i]);
1677                         else
1678                                 ins->inst_offset = - (offset + offsets [i]);
1679                         //printf ("allocated local %d to ", i); mono_print_tree_nl (ins);
1680                 }
1681         }
1682         offset += locals_stack_size;
1683
1684         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG)) {
1685                 g_assert (!cfg->arch.omit_fp);
1686                 g_assert (cinfo->sig_cookie.storage == ArgOnStack);
1687                 cfg->sig_cookie = cinfo->sig_cookie.offset + ARGS_OFFSET;
1688         }
1689
1690         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
1691                 ins = cfg->args [i];
1692                 if (ins->opcode != OP_REGVAR) {
1693                         ArgInfo *ainfo = &cinfo->args [i];
1694                         gboolean inreg = TRUE;
1695
1696                         /* FIXME: Allocate volatile arguments to registers */
1697                         if (ins->flags & (MONO_INST_VOLATILE|MONO_INST_INDIRECT))
1698                                 inreg = FALSE;
1699
1700                         /* 
1701                          * Under AMD64, all registers used to pass arguments to functions
1702                          * are volatile across calls.
1703                          * FIXME: Optimize this.
1704                          */
1705                         if ((ainfo->storage == ArgInIReg) || (ainfo->storage == ArgInFloatSSEReg) || (ainfo->storage == ArgInDoubleSSEReg) || (ainfo->storage == ArgValuetypeInReg) || (ainfo->storage == ArgGSharedVtInReg))
1706                                 inreg = FALSE;
1707
1708                         ins->opcode = OP_REGOFFSET;
1709
1710                         switch (ainfo->storage) {
1711                         case ArgInIReg:
1712                         case ArgInFloatSSEReg:
1713                         case ArgInDoubleSSEReg:
1714                         case ArgGSharedVtInReg:
1715                                 if (inreg) {
1716                                         ins->opcode = OP_REGVAR;
1717                                         ins->dreg = ainfo->reg;
1718                                 }
1719                                 break;
1720                         case ArgOnStack:
1721                         case ArgGSharedVtOnStack:
1722                                 g_assert (!cfg->arch.omit_fp);
1723                                 ins->opcode = OP_REGOFFSET;
1724                                 ins->inst_basereg = cfg->frame_reg;
1725                                 ins->inst_offset = ainfo->offset + ARGS_OFFSET;
1726                                 break;
1727                         case ArgValuetypeInReg:
1728                                 break;
1729                         case ArgValuetypeAddrInIReg:
1730                         case ArgValuetypeAddrOnStack: {
1731                                 MonoInst *indir;
1732                                 g_assert (!cfg->arch.omit_fp);
1733                                 g_assert (ainfo->storage == ArgValuetypeAddrInIReg || (ainfo->storage == ArgValuetypeAddrOnStack && ainfo->pair_storage [0] == ArgNone));
1734                                 MONO_INST_NEW (cfg, indir, 0);
1735
1736                                 indir->opcode = OP_REGOFFSET;
1737                                 if (ainfo->pair_storage [0] == ArgInIReg) {
1738                                         indir->inst_basereg = cfg->frame_reg;
1739                                         offset = ALIGN_TO (offset, sizeof (gpointer));
1740                                         offset += (sizeof (gpointer));
1741                                         indir->inst_offset = - offset;
1742                                 }
1743                                 else {
1744                                         indir->inst_basereg = cfg->frame_reg;
1745                                         indir->inst_offset = ainfo->offset + ARGS_OFFSET;
1746                                 }
1747                                 
1748                                 ins->opcode = OP_VTARG_ADDR;
1749                                 ins->inst_left = indir;
1750                                 
1751                                 break;
1752                         }
1753                         default:
1754                                 NOT_IMPLEMENTED;
1755                         }
1756
1757                         if (!inreg && (ainfo->storage != ArgOnStack) && (ainfo->storage != ArgValuetypeAddrInIReg) && (ainfo->storage != ArgValuetypeAddrOnStack) && (ainfo->storage != ArgGSharedVtOnStack)) {
1758                                 ins->opcode = OP_REGOFFSET;
1759                                 ins->inst_basereg = cfg->frame_reg;
1760                                 /* These arguments are saved to the stack in the prolog */
1761                                 offset = ALIGN_TO (offset, sizeof(mgreg_t));
1762                                 if (cfg->arch.omit_fp) {
1763                                         ins->inst_offset = offset;
1764                                         offset += (ainfo->storage == ArgValuetypeInReg) ? ainfo->nregs * sizeof (mgreg_t) : sizeof (mgreg_t);
1765                                         // Arguments are yet supported by the stack map creation code
1766                                         //cfg->locals_max_stack_offset = MAX (cfg->locals_max_stack_offset, offset);
1767                                 } else {
1768                                         offset += (ainfo->storage == ArgValuetypeInReg) ? ainfo->nregs * sizeof (mgreg_t) : sizeof (mgreg_t);
1769                                         ins->inst_offset = - offset;
1770                                         //cfg->locals_min_stack_offset = MIN (cfg->locals_min_stack_offset, offset);
1771                                 }
1772                         }
1773                 }
1774         }
1775
1776         cfg->stack_offset = offset;
1777 }
1778
1779 void
1780 mono_arch_create_vars (MonoCompile *cfg)
1781 {
1782         MonoMethodSignature *sig;
1783         CallInfo *cinfo;
1784         MonoType *sig_ret;
1785
1786         sig = mono_method_signature (cfg->method);
1787
1788         if (!cfg->arch.cinfo)
1789                 cfg->arch.cinfo = get_call_info (cfg->mempool, sig);
1790         cinfo = (CallInfo *)cfg->arch.cinfo;
1791
1792         if (cinfo->ret.storage == ArgValuetypeInReg)
1793                 cfg->ret_var_is_local = TRUE;
1794
1795         sig_ret = mini_get_underlying_type (sig->ret);
1796         if (cinfo->ret.storage == ArgValuetypeAddrInIReg || cinfo->ret.storage == ArgGsharedvtVariableInReg) {
1797                 cfg->vret_addr = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_ARG);
1798                 if (G_UNLIKELY (cfg->verbose_level > 1)) {
1799                         printf ("vret_addr = ");
1800                         mono_print_ins (cfg->vret_addr);
1801                 }
1802         }
1803
1804         if (cfg->gen_sdb_seq_points) {
1805                 MonoInst *ins;
1806
1807                 if (cfg->compile_aot) {
1808                         MonoInst *ins = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
1809                         ins->flags |= MONO_INST_VOLATILE;
1810                         cfg->arch.seq_point_info_var = ins;
1811                 }
1812                 ins = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
1813                 ins->flags |= MONO_INST_VOLATILE;
1814                 cfg->arch.ss_tramp_var = ins;
1815
1816                 ins = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
1817                 ins->flags |= MONO_INST_VOLATILE;
1818                 cfg->arch.bp_tramp_var = ins;
1819         }
1820
1821         if (cfg->method->save_lmf)
1822                 cfg->create_lmf_var = TRUE;
1823
1824         if (cfg->method->save_lmf) {
1825                 cfg->lmf_ir = TRUE;
1826 #if !defined(TARGET_WIN32)
1827                 if (mono_get_lmf_tls_offset () != -1 && !optimize_for_xen)
1828                         cfg->lmf_ir_mono_lmf = TRUE;
1829 #endif
1830         }
1831 }
1832
1833 static void
1834 add_outarg_reg (MonoCompile *cfg, MonoCallInst *call, ArgStorage storage, int reg, MonoInst *tree)
1835 {
1836         MonoInst *ins;
1837
1838         switch (storage) {
1839         case ArgInIReg:
1840                 MONO_INST_NEW (cfg, ins, OP_MOVE);
1841                 ins->dreg = mono_alloc_ireg_copy (cfg, tree->dreg);
1842                 ins->sreg1 = tree->dreg;
1843                 MONO_ADD_INS (cfg->cbb, ins);
1844                 mono_call_inst_add_outarg_reg (cfg, call, ins->dreg, reg, FALSE);
1845                 break;
1846         case ArgInFloatSSEReg:
1847                 MONO_INST_NEW (cfg, ins, OP_AMD64_SET_XMMREG_R4);
1848                 ins->dreg = mono_alloc_freg (cfg);
1849                 ins->sreg1 = tree->dreg;
1850                 MONO_ADD_INS (cfg->cbb, ins);
1851
1852                 mono_call_inst_add_outarg_reg (cfg, call, ins->dreg, reg, TRUE);
1853                 break;
1854         case ArgInDoubleSSEReg:
1855                 MONO_INST_NEW (cfg, ins, OP_FMOVE);
1856                 ins->dreg = mono_alloc_freg (cfg);
1857                 ins->sreg1 = tree->dreg;
1858                 MONO_ADD_INS (cfg->cbb, ins);
1859
1860                 mono_call_inst_add_outarg_reg (cfg, call, ins->dreg, reg, TRUE);
1861
1862                 break;
1863         default:
1864                 g_assert_not_reached ();
1865         }
1866 }
1867
1868 static int
1869 arg_storage_to_load_membase (ArgStorage storage)
1870 {
1871         switch (storage) {
1872         case ArgInIReg:
1873 #if defined(__mono_ilp32__)
1874                 return OP_LOADI8_MEMBASE;
1875 #else
1876                 return OP_LOAD_MEMBASE;
1877 #endif
1878         case ArgInDoubleSSEReg:
1879                 return OP_LOADR8_MEMBASE;
1880         case ArgInFloatSSEReg:
1881                 return OP_LOADR4_MEMBASE;
1882         default:
1883                 g_assert_not_reached ();
1884         }
1885
1886         return -1;
1887 }
1888
1889 static void
1890 emit_sig_cookie (MonoCompile *cfg, MonoCallInst *call, CallInfo *cinfo)
1891 {
1892         MonoMethodSignature *tmp_sig;
1893         int sig_reg;
1894
1895         if (call->tail_call)
1896                 NOT_IMPLEMENTED;
1897
1898         g_assert (cinfo->sig_cookie.storage == ArgOnStack);
1899                         
1900         /*
1901          * mono_ArgIterator_Setup assumes the signature cookie is 
1902          * passed first and all the arguments which were before it are
1903          * passed on the stack after the signature. So compensate by 
1904          * passing a different signature.
1905          */
1906         tmp_sig = mono_metadata_signature_dup_full (cfg->method->klass->image, call->signature);
1907         tmp_sig->param_count -= call->signature->sentinelpos;
1908         tmp_sig->sentinelpos = 0;
1909         memcpy (tmp_sig->params, call->signature->params + call->signature->sentinelpos, tmp_sig->param_count * sizeof (MonoType*));
1910
1911         sig_reg = mono_alloc_ireg (cfg);
1912         MONO_EMIT_NEW_SIGNATURECONST (cfg, sig_reg, tmp_sig);
1913
1914         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, cinfo->sig_cookie.offset, sig_reg);
1915 }
1916
1917 #ifdef ENABLE_LLVM
1918 static inline LLVMArgStorage
1919 arg_storage_to_llvm_arg_storage (MonoCompile *cfg, ArgStorage storage)
1920 {
1921         switch (storage) {
1922         case ArgInIReg:
1923                 return LLVMArgInIReg;
1924         case ArgNone:
1925                 return LLVMArgNone;
1926         case ArgGSharedVtInReg:
1927         case ArgGSharedVtOnStack:
1928                 return LLVMArgGSharedVt;
1929         default:
1930                 g_assert_not_reached ();
1931                 return LLVMArgNone;
1932         }
1933 }
1934
1935 LLVMCallInfo*
1936 mono_arch_get_llvm_call_info (MonoCompile *cfg, MonoMethodSignature *sig)
1937 {
1938         int i, n;
1939         CallInfo *cinfo;
1940         ArgInfo *ainfo;
1941         int j;
1942         LLVMCallInfo *linfo;
1943         MonoType *t, *sig_ret;
1944
1945         n = sig->param_count + sig->hasthis;
1946         sig_ret = mini_get_underlying_type (sig->ret);
1947
1948         cinfo = get_call_info (cfg->mempool, sig);
1949
1950         linfo = mono_mempool_alloc0 (cfg->mempool, sizeof (LLVMCallInfo) + (sizeof (LLVMArgInfo) * n));
1951
1952         /*
1953          * LLVM always uses the native ABI while we use our own ABI, the
1954          * only difference is the handling of vtypes:
1955          * - we only pass/receive them in registers in some cases, and only 
1956          *   in 1 or 2 integer registers.
1957          */
1958         switch (cinfo->ret.storage) {
1959         case ArgNone:
1960                 linfo->ret.storage = LLVMArgNone;
1961                 break;
1962         case ArgInIReg:
1963         case ArgInFloatSSEReg:
1964         case ArgInDoubleSSEReg:
1965                 linfo->ret.storage = LLVMArgNormal;
1966                 break;
1967         case ArgValuetypeInReg: {
1968                 ainfo = &cinfo->ret;
1969
1970                 if (sig->pinvoke &&
1971                         (ainfo->pair_storage [0] == ArgInFloatSSEReg || ainfo->pair_storage [0] == ArgInDoubleSSEReg ||
1972                          ainfo->pair_storage [1] == ArgInFloatSSEReg || ainfo->pair_storage [1] == ArgInDoubleSSEReg)) {
1973                         cfg->exception_message = g_strdup ("pinvoke + vtype ret");
1974                         cfg->disable_llvm = TRUE;
1975                         return linfo;
1976                 }
1977
1978                 linfo->ret.storage = LLVMArgVtypeInReg;
1979                 for (j = 0; j < 2; ++j)
1980                         linfo->ret.pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, ainfo->pair_storage [j]);
1981                 break;
1982         }
1983         case ArgValuetypeAddrInIReg:
1984         case ArgGsharedvtVariableInReg:
1985                 /* Vtype returned using a hidden argument */
1986                 linfo->ret.storage = LLVMArgVtypeRetAddr;
1987                 linfo->vret_arg_index = cinfo->vret_arg_index;
1988                 break;
1989         default:
1990                 g_assert_not_reached ();
1991                 break;
1992         }
1993
1994         for (i = 0; i < n; ++i) {
1995                 ainfo = cinfo->args + i;
1996
1997                 if (i >= sig->hasthis)
1998                         t = sig->params [i - sig->hasthis];
1999                 else
2000                         t = &mono_defaults.int_class->byval_arg;
2001                 t = mini_type_get_underlying_type (t);
2002
2003                 linfo->args [i].storage = LLVMArgNone;
2004
2005                 switch (ainfo->storage) {
2006                 case ArgInIReg:
2007                         linfo->args [i].storage = LLVMArgNormal;
2008                         break;
2009                 case ArgInDoubleSSEReg:
2010                 case ArgInFloatSSEReg:
2011                         linfo->args [i].storage = LLVMArgNormal;
2012                         break;
2013                 case ArgOnStack:
2014                         if (MONO_TYPE_ISSTRUCT (t))
2015                                 linfo->args [i].storage = LLVMArgVtypeByVal;
2016                         else
2017                                 linfo->args [i].storage = LLVMArgNormal;
2018                         break;
2019                 case ArgValuetypeInReg:
2020                         if (sig->pinvoke &&
2021                                 (ainfo->pair_storage [0] == ArgInFloatSSEReg || ainfo->pair_storage [0] == ArgInDoubleSSEReg ||
2022                                  ainfo->pair_storage [1] == ArgInFloatSSEReg || ainfo->pair_storage [1] == ArgInDoubleSSEReg)) {
2023                                 cfg->exception_message = g_strdup ("pinvoke + vtypes");
2024                                 cfg->disable_llvm = TRUE;
2025                                 return linfo;
2026                         }
2027
2028                         linfo->args [i].storage = LLVMArgVtypeInReg;
2029                         for (j = 0; j < 2; ++j)
2030                                 linfo->args [i].pair_storage [j] = arg_storage_to_llvm_arg_storage (cfg, ainfo->pair_storage [j]);
2031                         break;
2032                 case ArgGSharedVtInReg:
2033                 case ArgGSharedVtOnStack:
2034                         linfo->args [i].storage = LLVMArgGSharedVt;
2035                         break;
2036                 default:
2037                         cfg->exception_message = g_strdup ("ainfo->storage");
2038                         cfg->disable_llvm = TRUE;
2039                         break;
2040                 }
2041         }
2042
2043         return linfo;
2044 }
2045 #endif
2046
2047 void
2048 mono_arch_emit_call (MonoCompile *cfg, MonoCallInst *call)
2049 {
2050         MonoInst *arg, *in;
2051         MonoMethodSignature *sig;
2052         MonoType *sig_ret;
2053         int i, n;
2054         CallInfo *cinfo;
2055         ArgInfo *ainfo;
2056
2057         sig = call->signature;
2058         n = sig->param_count + sig->hasthis;
2059
2060         cinfo = get_call_info (cfg->mempool, sig);
2061
2062         sig_ret = sig->ret;
2063
2064         if (COMPILE_LLVM (cfg)) {
2065                 /* We shouldn't be called in the llvm case */
2066                 cfg->disable_llvm = TRUE;
2067                 return;
2068         }
2069
2070         /* 
2071          * Emit all arguments which are passed on the stack to prevent register
2072          * allocation problems.
2073          */
2074         for (i = 0; i < n; ++i) {
2075                 MonoType *t;
2076                 ainfo = cinfo->args + i;
2077
2078                 in = call->args [i];
2079
2080                 if (sig->hasthis && i == 0)
2081                         t = &mono_defaults.object_class->byval_arg;
2082                 else
2083                         t = sig->params [i - sig->hasthis];
2084
2085                 t = mini_get_underlying_type (t);
2086                 //XXX what about ArgGSharedVtOnStack here?
2087                 if (ainfo->storage == ArgOnStack && !MONO_TYPE_ISSTRUCT (t) && !call->tail_call) {
2088                         if (!t->byref) {
2089                                 if (t->type == MONO_TYPE_R4)
2090                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER4_MEMBASE_REG, AMD64_RSP, ainfo->offset, in->dreg);
2091                                 else if (t->type == MONO_TYPE_R8)
2092                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORER8_MEMBASE_REG, AMD64_RSP, ainfo->offset, in->dreg);
2093                                 else
2094                                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, ainfo->offset, in->dreg);
2095                         } else {
2096                                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, ainfo->offset, in->dreg);
2097                         }
2098                         if (cfg->compute_gc_maps) {
2099                                 MonoInst *def;
2100
2101                                 EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF (cfg, def, ainfo->offset, t);
2102                         }
2103                 }
2104         }
2105
2106         /*
2107          * Emit all parameters passed in registers in non-reverse order for better readability
2108          * and to help the optimization in emit_prolog ().
2109          */
2110         for (i = 0; i < n; ++i) {
2111                 ainfo = cinfo->args + i;
2112
2113                 in = call->args [i];
2114
2115                 if (ainfo->storage == ArgInIReg)
2116                         add_outarg_reg (cfg, call, ainfo->storage, ainfo->reg, in);
2117         }
2118
2119         for (i = n - 1; i >= 0; --i) {
2120                 MonoType *t;
2121
2122                 ainfo = cinfo->args + i;
2123
2124                 in = call->args [i];
2125
2126                 if (sig->hasthis && i == 0)
2127                         t = &mono_defaults.object_class->byval_arg;
2128                 else
2129                         t = sig->params [i - sig->hasthis];
2130                 t = mini_get_underlying_type (t);
2131
2132                 switch (ainfo->storage) {
2133                 case ArgInIReg:
2134                         /* Already done */
2135                         break;
2136                 case ArgInFloatSSEReg:
2137                 case ArgInDoubleSSEReg:
2138                         add_outarg_reg (cfg, call, ainfo->storage, ainfo->reg, in);
2139                         break;
2140                 case ArgOnStack:
2141                 case ArgValuetypeInReg:
2142                 case ArgValuetypeAddrInIReg:
2143                 case ArgValuetypeAddrOnStack:
2144                 case ArgGSharedVtInReg:
2145                 case ArgGSharedVtOnStack: {
2146                         if (ainfo->storage == ArgOnStack && !MONO_TYPE_ISSTRUCT (t) && !call->tail_call)
2147                                 /* Already emitted above */
2148                                 break;
2149                         //FIXME what about ArgGSharedVtOnStack ?
2150                         if (ainfo->storage == ArgOnStack && call->tail_call) {
2151                                 MonoInst *call_inst = (MonoInst*)call;
2152                                 cfg->args [i]->flags |= MONO_INST_VOLATILE;
2153                                 EMIT_NEW_ARGSTORE (cfg, call_inst, i, in);
2154                                 break;
2155                         }
2156
2157                         guint32 align;
2158                         guint32 size;
2159
2160                         if (sig->pinvoke)
2161                                 size = mono_type_native_stack_size (t, &align);
2162                         else {
2163                                 /*
2164                                  * Other backends use mono_type_stack_size (), but that
2165                                  * aligns the size to 8, which is larger than the size of
2166                                  * the source, leading to reads of invalid memory if the
2167                                  * source is at the end of address space.
2168                                  */
2169                                 size = mono_class_value_size (mono_class_from_mono_type (t), &align);
2170                         }
2171
2172                         if (size >= 10000) {
2173                                 /* Avoid asserts in emit_memcpy () */
2174                                 mono_cfg_set_exception_invalid_program (cfg, g_strdup_printf ("Passing an argument of size '%d'.", size));
2175                                 /* Continue normally */
2176                         }
2177
2178                         if (size > 0 || ainfo->pass_empty_struct) {
2179                                 MONO_INST_NEW (cfg, arg, OP_OUTARG_VT);
2180                                 arg->sreg1 = in->dreg;
2181                                 arg->klass = mono_class_from_mono_type (t);
2182                                 arg->backend.size = size;
2183                                 arg->inst_p0 = call;
2184                                 arg->inst_p1 = mono_mempool_alloc (cfg->mempool, sizeof (ArgInfo));
2185                                 memcpy (arg->inst_p1, ainfo, sizeof (ArgInfo));
2186
2187                                 MONO_ADD_INS (cfg->cbb, arg);
2188                         }
2189                         break;
2190                 }
2191                 default:
2192                         g_assert_not_reached ();
2193                 }
2194
2195                 if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (i == sig->sentinelpos))
2196                         /* Emit the signature cookie just before the implicit arguments */
2197                         emit_sig_cookie (cfg, call, cinfo);
2198         }
2199
2200         /* Handle the case where there are no implicit arguments */
2201         if (!sig->pinvoke && (sig->call_convention == MONO_CALL_VARARG) && (n == sig->sentinelpos))
2202                 emit_sig_cookie (cfg, call, cinfo);
2203
2204         switch (cinfo->ret.storage) {
2205         case ArgValuetypeInReg:
2206                 if (cinfo->ret.pair_storage [0] == ArgInIReg && cinfo->ret.pair_storage [1] == ArgNone) {
2207                         /*
2208                          * Tell the JIT to use a more efficient calling convention: call using
2209                          * OP_CALL, compute the result location after the call, and save the
2210                          * result there.
2211                          */
2212                         call->vret_in_reg = TRUE;
2213                         /*
2214                          * Nullify the instruction computing the vret addr to enable
2215                          * future optimizations.
2216                          */
2217                         if (call->vret_var)
2218                                 NULLIFY_INS (call->vret_var);
2219                 } else {
2220                         if (call->tail_call)
2221                                 NOT_IMPLEMENTED;
2222                         /*
2223                          * The valuetype is in RAX:RDX after the call, need to be copied to
2224                          * the stack. Push the address here, so the call instruction can
2225                          * access it.
2226                          */
2227                         if (!cfg->arch.vret_addr_loc) {
2228                                 cfg->arch.vret_addr_loc = mono_compile_create_var (cfg, &mono_defaults.int_class->byval_arg, OP_LOCAL);
2229                                 /* Prevent it from being register allocated or optimized away */
2230                                 ((MonoInst*)cfg->arch.vret_addr_loc)->flags |= MONO_INST_VOLATILE;
2231                         }
2232
2233                         MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, ((MonoInst*)cfg->arch.vret_addr_loc)->dreg, call->vret_var->dreg);
2234                 }
2235                 break;
2236         case ArgValuetypeAddrInIReg:
2237         case ArgGsharedvtVariableInReg: {
2238                 MonoInst *vtarg;
2239                 MONO_INST_NEW (cfg, vtarg, OP_MOVE);
2240                 vtarg->sreg1 = call->vret_var->dreg;
2241                 vtarg->dreg = mono_alloc_preg (cfg);
2242                 MONO_ADD_INS (cfg->cbb, vtarg);
2243
2244                 mono_call_inst_add_outarg_reg (cfg, call, vtarg->dreg, cinfo->ret.reg, FALSE);
2245                 break;
2246         }
2247         default:
2248                 break;
2249         }
2250
2251         if (cfg->method->save_lmf) {
2252                 MONO_INST_NEW (cfg, arg, OP_AMD64_SAVE_SP_TO_LMF);
2253                 MONO_ADD_INS (cfg->cbb, arg);
2254         }
2255
2256         call->stack_usage = cinfo->stack_usage;
2257 }
2258
2259 void
2260 mono_arch_emit_outarg_vt (MonoCompile *cfg, MonoInst *ins, MonoInst *src)
2261 {
2262         MonoInst *arg;
2263         MonoCallInst *call = (MonoCallInst*)ins->inst_p0;
2264         ArgInfo *ainfo = (ArgInfo*)ins->inst_p1;
2265         int size = ins->backend.size;
2266
2267         switch (ainfo->storage) {
2268         case ArgValuetypeInReg: {
2269                 MonoInst *load;
2270                 int part;
2271
2272                 for (part = 0; part < 2; ++part) {
2273                         if (ainfo->pair_storage [part] == ArgNone)
2274                                 continue;
2275
2276                         if (ainfo->pass_empty_struct) {
2277                                 //Pass empty struct value as 0 on platforms representing empty structs as 1 byte.
2278                                 NEW_ICONST (cfg, load, 0);
2279                         }
2280                         else {
2281                                 MONO_INST_NEW (cfg, load, arg_storage_to_load_membase (ainfo->pair_storage [part]));
2282                                 load->inst_basereg = src->dreg;
2283                                 load->inst_offset = part * sizeof(mgreg_t);
2284
2285                                 switch (ainfo->pair_storage [part]) {
2286                                 case ArgInIReg:
2287                                         load->dreg = mono_alloc_ireg (cfg);
2288                                         break;
2289                                 case ArgInDoubleSSEReg:
2290                                 case ArgInFloatSSEReg:
2291                                         load->dreg = mono_alloc_freg (cfg);
2292                                         break;
2293                                 default:
2294                                         g_assert_not_reached ();
2295                                 }
2296                         }
2297
2298                         MONO_ADD_INS (cfg->cbb, load);
2299
2300                         add_outarg_reg (cfg, call, ainfo->pair_storage [part], ainfo->pair_regs [part], load);
2301                 }
2302                 break;
2303         }
2304         case ArgValuetypeAddrInIReg:
2305         case ArgValuetypeAddrOnStack: {
2306                 MonoInst *vtaddr, *load;
2307
2308                 g_assert (ainfo->storage == ArgValuetypeAddrInIReg || (ainfo->storage == ArgValuetypeAddrOnStack && ainfo->pair_storage [0] == ArgNone));
2309                 
2310                 vtaddr = mono_compile_create_var (cfg, &ins->klass->byval_arg, OP_LOCAL);
2311                 
2312                 MONO_INST_NEW (cfg, load, OP_LDADDR);
2313                 cfg->has_indirection = TRUE;
2314                 load->inst_p0 = vtaddr;
2315                 vtaddr->flags |= MONO_INST_INDIRECT;
2316                 load->type = STACK_MP;
2317                 load->klass = vtaddr->klass;
2318                 load->dreg = mono_alloc_ireg (cfg);
2319                 MONO_ADD_INS (cfg->cbb, load);
2320                 mini_emit_memcpy (cfg, load->dreg, 0, src->dreg, 0, size, 4);
2321
2322                 if (ainfo->pair_storage [0] == ArgInIReg) {
2323                         MONO_INST_NEW (cfg, arg, OP_X86_LEA_MEMBASE);
2324                         arg->dreg = mono_alloc_ireg (cfg);
2325                         arg->sreg1 = load->dreg;
2326                         arg->inst_imm = 0;
2327                         MONO_ADD_INS (cfg->cbb, arg);
2328                         mono_call_inst_add_outarg_reg (cfg, call, arg->dreg, ainfo->pair_regs [0], FALSE);
2329                 } else {
2330                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, ainfo->offset, load->dreg);
2331                 }
2332                 break;
2333         }
2334         case ArgGSharedVtInReg:
2335                 /* Pass by addr */
2336                 mono_call_inst_add_outarg_reg (cfg, call, src->dreg, ainfo->reg, FALSE);
2337                 break;
2338         case ArgGSharedVtOnStack:
2339                 MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, ainfo->offset, src->dreg);
2340                 break;
2341         default:
2342                 if (size == 8) {
2343                         int dreg = mono_alloc_ireg (cfg);
2344
2345                         MONO_EMIT_NEW_LOAD_MEMBASE (cfg, dreg, src->dreg, 0);
2346                         MONO_EMIT_NEW_STORE_MEMBASE (cfg, OP_STORE_MEMBASE_REG, AMD64_RSP, ainfo->offset, dreg);
2347                 } else if (size <= 40) {
2348                         mini_emit_memcpy (cfg, AMD64_RSP, ainfo->offset, src->dreg, 0, size, 4);
2349                 } else {
2350                         // FIXME: Code growth
2351                         mini_emit_memcpy (cfg, AMD64_RSP, ainfo->offset, src->dreg, 0, size, 4);
2352                 }
2353
2354                 if (cfg->compute_gc_maps) {
2355                         MonoInst *def;
2356                         EMIT_NEW_GC_PARAM_SLOT_LIVENESS_DEF (cfg, def, ainfo->offset, &ins->klass->byval_arg);
2357                 }
2358         }
2359 }
2360
2361 void
2362 mono_arch_emit_setret (MonoCompile *cfg, MonoMethod *method, MonoInst *val)
2363 {
2364         MonoType *ret = mini_get_underlying_type (mono_method_signature (method)->ret);
2365
2366         if (ret->type == MONO_TYPE_R4) {
2367                 if (COMPILE_LLVM (cfg))
2368                         MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
2369                 else
2370                         MONO_EMIT_NEW_UNALU (cfg, OP_AMD64_SET_XMMREG_R4, cfg->ret->dreg, val->dreg);
2371                 return;
2372         } else if (ret->type == MONO_TYPE_R8) {
2373                 MONO_EMIT_NEW_UNALU (cfg, OP_FMOVE, cfg->ret->dreg, val->dreg);
2374                 return;
2375         }
2376                         
2377         MONO_EMIT_NEW_UNALU (cfg, OP_MOVE, cfg->ret->dreg, val->dreg);
2378 }
2379
2380 #endif /* DISABLE_JIT */
2381
2382 #define EMIT_COND_BRANCH(ins,cond,sign) \
2383         if (ins->inst_true_bb->native_offset) { \
2384                 x86_branch (code, cond, cfg->native_code + ins->inst_true_bb->native_offset, sign); \
2385         } else { \
2386                 mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_true_bb); \
2387                 if ((cfg->opt & MONO_OPT_BRANCH) && \
2388             x86_is_imm8 (ins->inst_true_bb->max_offset - offset)) \
2389                         x86_branch8 (code, cond, 0, sign); \
2390                 else \
2391                         x86_branch32 (code, cond, 0, sign); \
2392 }
2393
2394 typedef struct {
2395         MonoMethodSignature *sig;
2396         CallInfo *cinfo;
2397 } ArchDynCallInfo;
2398
2399 static gboolean
2400 dyn_call_supported (MonoMethodSignature *sig, CallInfo *cinfo)
2401 {
2402         int i;
2403
2404         switch (cinfo->ret.storage) {
2405         case ArgNone:
2406         case ArgInIReg:
2407         case ArgInFloatSSEReg:
2408         case ArgInDoubleSSEReg:
2409         case ArgValuetypeAddrInIReg:
2410         case ArgValuetypeInReg:
2411                 break;
2412         default:
2413                 return FALSE;
2414         }
2415
2416         for (i = 0; i < cinfo->nargs; ++i) {
2417                 ArgInfo *ainfo = &cinfo->args [i];
2418                 switch (ainfo->storage) {
2419                 case ArgInIReg:
2420                 case ArgInFloatSSEReg:
2421                 case ArgInDoubleSSEReg:
2422                 case ArgValuetypeInReg:
2423                         break;
2424                 case ArgOnStack:
2425                         if (!(ainfo->offset + (ainfo->arg_size / 8) <= DYN_CALL_STACK_ARGS))
2426                                 return FALSE;
2427                         break;
2428                 default:
2429                         return FALSE;
2430                 }
2431         }
2432
2433         return TRUE;
2434 }
2435
2436 /*
2437  * mono_arch_dyn_call_prepare:
2438  *
2439  *   Return a pointer to an arch-specific structure which contains information 
2440  * needed by mono_arch_get_dyn_call_args (). Return NULL if OP_DYN_CALL is not
2441  * supported for SIG.
2442  * This function is equivalent to ffi_prep_cif in libffi.
2443  */
2444 MonoDynCallInfo*
2445 mono_arch_dyn_call_prepare (MonoMethodSignature *sig)
2446 {
2447         ArchDynCallInfo *info;
2448         CallInfo *cinfo;
2449
2450         cinfo = get_call_info (NULL, sig);
2451
2452         if (!dyn_call_supported (sig, cinfo)) {
2453                 g_free (cinfo);
2454                 return NULL;
2455         }
2456
2457         info = g_new0 (ArchDynCallInfo, 1);
2458         // FIXME: Preprocess the info to speed up get_dyn_call_args ().
2459         info->sig = sig;
2460         info->cinfo = cinfo;
2461         
2462         return (MonoDynCallInfo*)info;
2463 }
2464
2465 /*
2466  * mono_arch_dyn_call_free:
2467  *
2468  *   Free a MonoDynCallInfo structure.
2469  */
2470 void
2471 mono_arch_dyn_call_free (MonoDynCallInfo *info)
2472 {
2473         ArchDynCallInfo *ainfo = (ArchDynCallInfo*)info;
2474
2475         g_free (ainfo->cinfo);
2476         g_free (ainfo);
2477 }
2478
2479 #define PTR_TO_GREG(ptr) (mgreg_t)(ptr)
2480 #define GREG_TO_PTR(greg) (gpointer)(greg)
2481
2482 /*
2483  * mono_arch_get_start_dyn_call:
2484  *
2485  *   Convert the arguments ARGS to a format which can be passed to OP_DYN_CALL, and
2486  * store the result into BUF.
2487  * ARGS should be an array of pointers pointing to the arguments.
2488  * RET should point to a memory buffer large enought to hold the result of the
2489  * call.
2490  * This function should be as fast as possible, any work which does not depend
2491  * on the actual values of the arguments should be done in 
2492  * mono_arch_dyn_call_prepare ().
2493  * start_dyn_call + OP_DYN_CALL + finish_dyn_call is equivalent to ffi_call in
2494  * libffi.
2495  */
2496 void
2497 mono_arch_start_dyn_call (MonoDynCallInfo *info, gpointer **args, guint8 *ret, guint8 *buf, int buf_len)
2498 {
2499         ArchDynCallInfo *dinfo = (ArchDynCallInfo*)info;
2500         DynCallArgs *p = (DynCallArgs*)buf;
2501         int arg_index, greg, freg, i, pindex;
2502         MonoMethodSignature *sig = dinfo->sig;
2503         int buffer_offset = 0;
2504         static int param_reg_to_index [16];
2505         static gboolean param_reg_to_index_inited;
2506
2507         if (!param_reg_to_index_inited) {
2508                 for (i = 0; i < PARAM_REGS; ++i)
2509                         param_reg_to_index [param_regs [i]] = i;
2510                 mono_memory_barrier ();
2511                 param_reg_to_index_inited = 1;
2512         }
2513
2514         g_assert (buf_len >= sizeof (DynCallArgs));
2515
2516         p->res = 0;
2517         p->ret = ret;
2518
2519         arg_index = 0;
2520         greg = 0;
2521         freg = 0;
2522         pindex = 0;
2523
2524         if (sig->hasthis || dinfo->cinfo->vret_arg_index == 1) {
2525                 p->regs [greg ++] = PTR_TO_GREG(*(args [arg_index ++]));
2526                 if (!sig->hasthis)
2527                         pindex = 1;
2528         }
2529
2530         if (dinfo->cinfo->ret.storage == ArgValuetypeAddrInIReg || dinfo->cinfo->ret.storage == ArgGsharedvtVariableInReg)
2531                 p->regs [greg ++] = PTR_TO_GREG(ret);
2532
2533         for (; pindex < sig->param_count; pindex++) {
2534                 MonoType *t = mini_get_underlying_type (sig->params [pindex]);
2535                 gpointer *arg = args [arg_index ++];
2536                 ArgInfo *ainfo = &dinfo->cinfo->args [pindex + sig->hasthis];
2537                 int slot;
2538
2539                 if (ainfo->storage == ArgOnStack) {
2540                         slot = PARAM_REGS + (ainfo->offset / sizeof (mgreg_t));
2541                 } else {
2542                         slot = param_reg_to_index [ainfo->reg];
2543                 }
2544
2545                 if (t->byref) {
2546                         p->regs [slot] = PTR_TO_GREG(*(arg));
2547                         greg ++;
2548                         continue;
2549                 }
2550
2551                 switch (t->type) {
2552                 case MONO_TYPE_STRING:
2553                 case MONO_TYPE_CLASS:  
2554                 case MONO_TYPE_ARRAY:
2555                 case MONO_TYPE_SZARRAY:
2556                 case MONO_TYPE_OBJECT:
2557                 case MONO_TYPE_PTR:
2558                 case MONO_TYPE_I:
2559                 case MONO_TYPE_U:
2560 #if !defined(__mono_ilp32__)
2561                 case MONO_TYPE_I8:
2562                 case MONO_TYPE_U8:
2563 #endif
2564                         p->regs [slot] = PTR_TO_GREG(*(arg));
2565                         break;
2566 #if defined(__mono_ilp32__)
2567                 case MONO_TYPE_I8:
2568                 case MONO_TYPE_U8:
2569                         p->regs [slot] = *(guint64*)(arg);
2570                         break;
2571 #endif
2572                 case MONO_TYPE_U1:
2573                         p->regs [slot] = *(guint8*)(arg);
2574                         break;
2575                 case MONO_TYPE_I1:
2576                         p->regs [slot] = *(gint8*)(arg);
2577                         break;
2578                 case MONO_TYPE_I2:
2579                         p->regs [slot] = *(gint16*)(arg);
2580                         break;
2581                 case MONO_TYPE_U2:
2582                         p->regs [slot] = *(guint16*)(arg);
2583                         break;
2584                 case MONO_TYPE_I4:
2585                         p->regs [slot] = *(gint32*)(arg);
2586                         break;
2587                 case MONO_TYPE_U4:
2588                         p->regs [slot] = *(guint32*)(arg);
2589                         break;
2590                 case MONO_TYPE_R4: {
2591                         double d;
2592
2593                         *(float*)&d = *(float*)(arg);
2594                         p->has_fp = 1;
2595                         p->fregs [freg ++] = d;
2596                         break;
2597                 }
2598                 case MONO_TYPE_R8:
2599                         p->has_fp = 1;
2600                         p->fregs [freg ++] = *(double*)(arg);
2601                         break;
2602                 case MONO_TYPE_GENERICINST:
2603                     if (MONO_TYPE_IS_REFERENCE (t)) {
2604                                 p->regs [slot] = PTR_TO_GREG(*(arg));
2605                                 break;
2606                         } else if (t->type == MONO_TYPE_GENERICINST && mono_class_is_nullable (mono_class_from_mono_type (t))) {
2607                                         MonoClass *klass = mono_class_from_mono_type (t);
2608                                         guint8 *nullable_buf;
2609                                         int size;
2610
2611                                         size = mono_class_value_size (klass, NULL);
2612                                         nullable_buf = p->buffer + buffer_offset;
2613                                         buffer_offset += size;
2614                                         g_assert (buffer_offset <= 256);
2615
2616                                         /* The argument pointed to by arg is either a boxed vtype or null */
2617                                         mono_nullable_init (nullable_buf, (MonoObject*)arg, klass);
2618
2619                                         arg = (gpointer*)nullable_buf;
2620                                         /* Fall though */
2621
2622                         } else {
2623                                 /* Fall through */
2624                         }
2625                 case MONO_TYPE_VALUETYPE: {
2626                         switch (ainfo->storage) {
2627                         case ArgValuetypeInReg:
2628                                 for (i = 0; i < 2; ++i) {
2629                                         switch (ainfo->pair_storage [i]) {
2630                                         case ArgNone:
2631                                                 break;
2632                                         case ArgInIReg:
2633                                                 slot = param_reg_to_index [ainfo->pair_regs [i]];
2634                                                 p->regs [slot] = ((mgreg_t*)(arg))[i];
2635                                                 break;
2636                                         case ArgInDoubleSSEReg:
2637                                                 p->has_fp = 1;
2638                                                 p->fregs [ainfo->pair_regs [i]] = ((double*)(arg))[i];
2639                                                 break;
2640                                         default:
2641                                                 g_assert_not_reached ();
2642                                                 break;
2643                                         }
2644                                 }
2645                                 break;
2646                         case ArgOnStack:
2647                                 for (i = 0; i < ainfo->arg_size / 8; ++i)
2648                                         p->regs [slot + i] = ((mgreg_t*)(arg))[i];
2649                                 break;
2650                         default:
2651                                 g_assert_not_reached ();
2652                                 break;
2653                         }
2654                         break;
2655                 }
2656                 default:
2657                         g_assert_not_reached ();
2658                 }
2659         }
2660 }
2661
2662 /*
2663  * mono_arch_finish_dyn_call:
2664  *
2665  *   Store the result of a dyn call into the return value buffer passed to
2666  * start_dyn_call ().
2667  * This function should be as fast as possible, any work which does not depend
2668  * on the actual values of the arguments should be done in 
2669  * mono_arch_dyn_call_prepare ().
2670  */
2671 void
2672 mono_arch_finish_dyn_call (MonoDynCallInfo *info, guint8 *buf)
2673 {
2674         ArchDynCallInfo *dinfo = (ArchDynCallInfo*)info;
2675         MonoMethodSignature *sig = dinfo->sig;
2676         DynCallArgs *dargs = (DynCallArgs*)buf;
2677         guint8 *ret = dargs->ret;
2678         mgreg_t res = dargs->res;
2679         MonoType *sig_ret = mini_get_underlying_type (sig->ret);
2680         int i;
2681
2682         switch (sig_ret->type) {
2683         case MONO_TYPE_VOID:
2684                 *(gpointer*)ret = NULL;
2685                 break;
2686         case MONO_TYPE_STRING:
2687         case MONO_TYPE_CLASS:  
2688         case MONO_TYPE_ARRAY:
2689         case MONO_TYPE_SZARRAY:
2690         case MONO_TYPE_OBJECT:
2691         case MONO_TYPE_I:
2692         case MONO_TYPE_U:
2693         case MONO_TYPE_PTR:
2694                 *(gpointer*)ret = GREG_TO_PTR(res);
2695                 break;
2696         case MONO_TYPE_I1:
2697                 *(gint8*)ret = res;
2698                 break;
2699         case MONO_TYPE_U1:
2700                 *(guint8*)ret = res;
2701                 break;
2702         case MONO_TYPE_I2:
2703                 *(gint16*)ret = res;
2704                 break;
2705         case MONO_TYPE_U2:
2706                 *(guint16*)ret = res;
2707                 break;
2708         case MONO_TYPE_I4:
2709                 *(gint32*)ret = res;
2710                 break;
2711         case MONO_TYPE_U4:
2712                 *(guint32*)ret = res;
2713                 break;
2714         case MONO_TYPE_I8:
2715                 *(gint64*)ret = res;
2716                 break;
2717         case MONO_TYPE_U8:
2718                 *(guint64*)ret = res;
2719                 break;
2720         case MONO_TYPE_R4:
2721                 *(float*)ret = *(float*)&(dargs->fregs [0]);
2722                 break;
2723         case MONO_TYPE_R8:
2724                 *(double*)ret = dargs->fregs [0];
2725                 break;
2726         case MONO_TYPE_GENERICINST:
2727                 if (MONO_TYPE_IS_REFERENCE (sig_ret)) {
2728                         *(gpointer*)ret = GREG_TO_PTR(res);
2729                         break;
2730                 } else {
2731                         /* Fall through */
2732                 }
2733         case MONO_TYPE_VALUETYPE:
2734                 if (dinfo->cinfo->ret.storage == ArgValuetypeAddrInIReg || dinfo->cinfo->ret.storage == ArgGsharedvtVariableInReg) {
2735                         /* Nothing to do */
2736                 } else {
2737                         ArgInfo *ainfo = &dinfo->cinfo->ret;
2738
2739                         g_assert (ainfo->storage == ArgValuetypeInReg);
2740
2741                         for (i = 0; i < 2; ++i) {
2742                                 switch (ainfo->pair_storage [0]) {
2743                                 case ArgInIReg:
2744                                         ((mgreg_t*)ret)[i] = res;
2745                                         break;
2746                                 case ArgInDoubleSSEReg:
2747                                         ((double*)ret)[i] = dargs->fregs [i];
2748                                         break;
2749                                 case ArgNone:
2750                                         break;
2751                                 default:
2752                                         g_assert_not_reached ();
2753                                         break;
2754                                 }
2755                         }
2756                 }
2757                 break;
2758         default:
2759                 g_assert_not_reached ();
2760         }
2761 }
2762
2763 /* emit an exception if condition is fail */
2764 #define EMIT_COND_SYSTEM_EXCEPTION(cond,signed,exc_name)            \
2765         do {                                                        \
2766                 MonoInst *tins = mono_branch_optimize_exception_target (cfg, bb, exc_name); \
2767                 if (tins == NULL) {                                                                             \
2768                         mono_add_patch_info (cfg, code - cfg->native_code,   \
2769                                         MONO_PATCH_INFO_EXC, exc_name);  \
2770                         x86_branch32 (code, cond, 0, signed);               \
2771                 } else {        \
2772                         EMIT_COND_BRANCH (tins, cond, signed);  \
2773                 }                       \
2774         } while (0); 
2775
2776 #define EMIT_FPCOMPARE(code) do { \
2777         amd64_fcompp (code); \
2778         amd64_fnstsw (code); \
2779 } while (0); 
2780
2781 #define EMIT_SSE2_FPFUNC(code, op, dreg, sreg1) do { \
2782     amd64_movsd_membase_reg (code, AMD64_RSP, -8, (sreg1)); \
2783         amd64_fld_membase (code, AMD64_RSP, -8, TRUE); \
2784         amd64_ ##op (code); \
2785         amd64_fst_membase (code, AMD64_RSP, -8, TRUE, TRUE); \
2786         amd64_movsd_reg_membase (code, (dreg), AMD64_RSP, -8); \
2787 } while (0);
2788
2789 static guint8*
2790 emit_call_body (MonoCompile *cfg, guint8 *code, MonoJumpInfoType patch_type, gconstpointer data)
2791 {
2792         gboolean no_patch = FALSE;
2793
2794         /* 
2795          * FIXME: Add support for thunks
2796          */
2797         {
2798                 gboolean near_call = FALSE;
2799
2800                 /*
2801                  * Indirect calls are expensive so try to make a near call if possible.
2802                  * The caller memory is allocated by the code manager so it is 
2803                  * guaranteed to be at a 32 bit offset.
2804                  */
2805
2806                 if (patch_type != MONO_PATCH_INFO_ABS) {
2807                         /* The target is in memory allocated using the code manager */
2808                         near_call = TRUE;
2809
2810                         if ((patch_type == MONO_PATCH_INFO_METHOD) || (patch_type == MONO_PATCH_INFO_METHOD_JUMP)) {
2811                                 if (((MonoMethod*)data)->klass->image->aot_module)
2812                                         /* The callee might be an AOT method */
2813                                         near_call = FALSE;
2814                                 if (((MonoMethod*)data)->dynamic)
2815                                         /* The target is in malloc-ed memory */
2816                                         near_call = FALSE;
2817                         }
2818
2819                         if (patch_type == MONO_PATCH_INFO_INTERNAL_METHOD) {
2820                                 /* 
2821                                  * The call might go directly to a native function without
2822                                  * the wrapper.
2823                                  */
2824                                 MonoJitICallInfo *mi = mono_find_jit_icall_by_name ((const char *)data);
2825                                 if (mi) {
2826                                         gconstpointer target = mono_icall_get_wrapper (mi);
2827                                         if ((((guint64)target) >> 32) != 0)
2828                                                 near_call = FALSE;
2829                                 }
2830                         }
2831                 }
2832                 else {
2833                         MonoJumpInfo *jinfo = NULL;
2834
2835                         if (cfg->abs_patches)
2836                                 jinfo = (MonoJumpInfo *)g_hash_table_lookup (cfg->abs_patches, data);
2837                         if (jinfo) {
2838                                 if (jinfo->type == MONO_PATCH_INFO_JIT_ICALL_ADDR) {
2839                                         MonoJitICallInfo *mi = mono_find_jit_icall_by_name (jinfo->data.name);
2840                                         if (mi && (((guint64)mi->func) >> 32) == 0)
2841                                                 near_call = TRUE;
2842                                         no_patch = TRUE;
2843                                 } else {
2844                                         /* 
2845                                          * This is not really an optimization, but required because the
2846                                          * generic class init trampolines use R11 to pass the vtable.
2847                                          */
2848                                         near_call = TRUE;
2849                                 }
2850                         } else {
2851                                 MonoJitICallInfo *info = mono_find_jit_icall_by_addr (data);
2852                                 if (info) {
2853                                         if (info->func == info->wrapper) {
2854                                                 /* No wrapper */
2855                                                 if ((((guint64)info->func) >> 32) == 0)
2856                                                         near_call = TRUE;
2857                                         }
2858                                         else {
2859                                                 /* See the comment in mono_codegen () */
2860                                                 if ((info->name [0] != 'v') || (strstr (info->name, "ves_array_new_va_") == NULL && strstr (info->name, "ves_array_element_address_") == NULL))
2861                                                         near_call = TRUE;
2862                                         }
2863                                 }
2864                                 else if ((((guint64)data) >> 32) == 0) {
2865                                         near_call = TRUE;
2866                                         no_patch = TRUE;
2867                                 }
2868                         }
2869                 }
2870
2871                 if (cfg->method->dynamic)
2872                         /* These methods are allocated using malloc */
2873                         near_call = FALSE;
2874
2875 #ifdef MONO_ARCH_NOMAP32BIT
2876                 near_call = FALSE;
2877 #endif
2878                 /* The 64bit XEN kernel does not honour the MAP_32BIT flag. (#522894) */
2879                 if (optimize_for_xen)
2880                         near_call = FALSE;
2881
2882                 if (cfg->compile_aot) {
2883                         near_call = TRUE;
2884                         no_patch = TRUE;
2885                 }
2886
2887                 if (near_call) {
2888                         /* 
2889                          * Align the call displacement to an address divisible by 4 so it does
2890                          * not span cache lines. This is required for code patching to work on SMP
2891                          * systems.
2892                          */
2893                         if (!no_patch && ((guint32)(code + 1 - cfg->native_code) % 4) != 0) {
2894                                 guint32 pad_size = 4 - ((guint32)(code + 1 - cfg->native_code) % 4);
2895                                 amd64_padding (code, pad_size);
2896                         }
2897                         mono_add_patch_info (cfg, code - cfg->native_code, patch_type, data);
2898                         amd64_call_code (code, 0);
2899                 }
2900                 else {
2901                         mono_add_patch_info (cfg, code - cfg->native_code, patch_type, data);
2902                         amd64_set_reg_template (code, GP_SCRATCH_REG);
2903                         amd64_call_reg (code, GP_SCRATCH_REG);
2904                 }
2905         }
2906
2907         return code;
2908 }
2909
2910 static inline guint8*
2911 emit_call (MonoCompile *cfg, guint8 *code, MonoJumpInfoType patch_type, gconstpointer data, gboolean win64_adjust_stack)
2912 {
2913 #ifdef TARGET_WIN32
2914         if (win64_adjust_stack)
2915                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 32);
2916 #endif
2917         code = emit_call_body (cfg, code, patch_type, data);
2918 #ifdef TARGET_WIN32
2919         if (win64_adjust_stack)
2920                 amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 32);
2921 #endif  
2922         
2923         return code;
2924 }
2925
2926 static inline int
2927 store_membase_imm_to_store_membase_reg (int opcode)
2928 {
2929         switch (opcode) {
2930         case OP_STORE_MEMBASE_IMM:
2931                 return OP_STORE_MEMBASE_REG;
2932         case OP_STOREI4_MEMBASE_IMM:
2933                 return OP_STOREI4_MEMBASE_REG;
2934         case OP_STOREI8_MEMBASE_IMM:
2935                 return OP_STOREI8_MEMBASE_REG;
2936         }
2937
2938         return -1;
2939 }
2940
2941 #ifndef DISABLE_JIT
2942
2943 #define INST_IGNORES_CFLAGS(opcode) (!(((opcode) == OP_ADC) || ((opcode) == OP_ADC_IMM) || ((opcode) == OP_IADC) || ((opcode) == OP_IADC_IMM) || ((opcode) == OP_SBB) || ((opcode) == OP_SBB_IMM) || ((opcode) == OP_ISBB) || ((opcode) == OP_ISBB_IMM)))
2944
2945 /*
2946  * mono_arch_peephole_pass_1:
2947  *
2948  *   Perform peephole opts which should/can be performed before local regalloc
2949  */
2950 void
2951 mono_arch_peephole_pass_1 (MonoCompile *cfg, MonoBasicBlock *bb)
2952 {
2953         MonoInst *ins, *n;
2954
2955         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
2956                 MonoInst *last_ins = mono_inst_prev (ins, FILTER_IL_SEQ_POINT);
2957
2958                 switch (ins->opcode) {
2959                 case OP_ADD_IMM:
2960                 case OP_IADD_IMM:
2961                 case OP_LADD_IMM:
2962                         if ((ins->sreg1 < MONO_MAX_IREGS) && (ins->dreg >= MONO_MAX_IREGS) && (ins->inst_imm > 0)) {
2963                                 /* 
2964                                  * X86_LEA is like ADD, but doesn't have the
2965                                  * sreg1==dreg restriction. inst_imm > 0 is needed since LEA sign-extends 
2966                                  * its operand to 64 bit.
2967                                  */
2968                                 ins->opcode = OP_X86_LEA_MEMBASE;
2969                                 ins->inst_basereg = ins->sreg1;
2970                         }
2971                         break;
2972                 case OP_LXOR:
2973                 case OP_IXOR:
2974                         if ((ins->sreg1 == ins->sreg2) && (ins->sreg1 == ins->dreg)) {
2975                                 MonoInst *ins2;
2976
2977                                 /* 
2978                                  * Replace STORE_MEMBASE_IMM 0 with STORE_MEMBASE_REG since 
2979                                  * the latter has length 2-3 instead of 6 (reverse constant
2980                                  * propagation). These instruction sequences are very common
2981                                  * in the initlocals bblock.
2982                                  */
2983                                 for (ins2 = ins->next; ins2; ins2 = ins2->next) {
2984                                         if (((ins2->opcode == OP_STORE_MEMBASE_IMM) || (ins2->opcode == OP_STOREI4_MEMBASE_IMM) || (ins2->opcode == OP_STOREI8_MEMBASE_IMM) || (ins2->opcode == OP_STORE_MEMBASE_IMM)) && (ins2->inst_imm == 0)) {
2985                                                 ins2->opcode = store_membase_imm_to_store_membase_reg (ins2->opcode);
2986                                                 ins2->sreg1 = ins->dreg;
2987                                         } else if ((ins2->opcode == OP_STOREI1_MEMBASE_IMM) || (ins2->opcode == OP_STOREI2_MEMBASE_IMM) || (ins2->opcode == OP_STOREI8_MEMBASE_REG) || (ins2->opcode == OP_STORE_MEMBASE_REG)) {
2988                                                 /* Continue */
2989                                         } else if (((ins2->opcode == OP_ICONST) || (ins2->opcode == OP_I8CONST)) && (ins2->dreg == ins->dreg) && (ins2->inst_c0 == 0)) {
2990                                                 NULLIFY_INS (ins2);
2991                                                 /* Continue */
2992                                         } else if (ins2->opcode == OP_IL_SEQ_POINT) {
2993                                                 /* Continue */
2994                                         } else {
2995                                                 break;
2996                                         }
2997                                 }
2998                         }
2999                         break;
3000                 case OP_COMPARE_IMM:
3001                 case OP_LCOMPARE_IMM:
3002                         /* OP_COMPARE_IMM (reg, 0) 
3003                          * --> 
3004                          * OP_AMD64_TEST_NULL (reg) 
3005                          */
3006                         if (!ins->inst_imm)
3007                                 ins->opcode = OP_AMD64_TEST_NULL;
3008                         break;
3009                 case OP_ICOMPARE_IMM:
3010                         if (!ins->inst_imm)
3011                                 ins->opcode = OP_X86_TEST_NULL;
3012                         break;
3013                 case OP_AMD64_ICOMPARE_MEMBASE_IMM:
3014                         /* 
3015                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
3016                          * OP_X86_COMPARE_MEMBASE_IMM offset(basereg), imm
3017                          * -->
3018                          * OP_STORE_MEMBASE_REG reg, offset(basereg)
3019                          * OP_COMPARE_IMM reg, imm
3020                          *
3021                          * Note: if imm = 0 then OP_COMPARE_IMM replaced with OP_X86_TEST_NULL
3022                          */
3023                         if (last_ins && (last_ins->opcode == OP_STOREI4_MEMBASE_REG) &&
3024                             ins->inst_basereg == last_ins->inst_destbasereg &&
3025                             ins->inst_offset == last_ins->inst_offset) {
3026                                         ins->opcode = OP_ICOMPARE_IMM;
3027                                         ins->sreg1 = last_ins->sreg1;
3028
3029                                         /* check if we can remove cmp reg,0 with test null */
3030                                         if (!ins->inst_imm)
3031                                                 ins->opcode = OP_X86_TEST_NULL;
3032                                 }
3033
3034                         break;
3035                 }
3036
3037                 mono_peephole_ins (bb, ins);
3038         }
3039 }
3040
3041 void
3042 mono_arch_peephole_pass_2 (MonoCompile *cfg, MonoBasicBlock *bb)
3043 {
3044         MonoInst *ins, *n;
3045
3046         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
3047                 switch (ins->opcode) {
3048                 case OP_ICONST:
3049                 case OP_I8CONST: {
3050                         MonoInst *next = mono_inst_next (ins, FILTER_IL_SEQ_POINT);
3051                         /* reg = 0 -> XOR (reg, reg) */
3052                         /* XOR sets cflags on x86, so we cant do it always */
3053                         if (ins->inst_c0 == 0 && (!next || (next && INST_IGNORES_CFLAGS (next->opcode)))) {
3054                                 ins->opcode = OP_LXOR;
3055                                 ins->sreg1 = ins->dreg;
3056                                 ins->sreg2 = ins->dreg;
3057                                 /* Fall through */
3058                         } else {
3059                                 break;
3060                         }
3061                 }
3062                 case OP_LXOR:
3063                         /*
3064                          * Use IXOR to avoid a rex prefix if possible. The cpu will sign extend the 
3065                          * 0 result into 64 bits.
3066                          */
3067                         if ((ins->sreg1 == ins->sreg2) && (ins->sreg1 == ins->dreg)) {
3068                                 ins->opcode = OP_IXOR;
3069                         }
3070                         /* Fall through */
3071                 case OP_IXOR:
3072                         if ((ins->sreg1 == ins->sreg2) && (ins->sreg1 == ins->dreg)) {
3073                                 MonoInst *ins2;
3074
3075                                 /* 
3076                                  * Replace STORE_MEMBASE_IMM 0 with STORE_MEMBASE_REG since 
3077                                  * the latter has length 2-3 instead of 6 (reverse constant
3078                                  * propagation). These instruction sequences are very common
3079                                  * in the initlocals bblock.
3080                                  */
3081                                 for (ins2 = ins->next; ins2; ins2 = ins2->next) {
3082                                         if (((ins2->opcode == OP_STORE_MEMBASE_IMM) || (ins2->opcode == OP_STOREI4_MEMBASE_IMM) || (ins2->opcode == OP_STOREI8_MEMBASE_IMM) || (ins2->opcode == OP_STORE_MEMBASE_IMM)) && (ins2->inst_imm == 0)) {
3083                                                 ins2->opcode = store_membase_imm_to_store_membase_reg (ins2->opcode);
3084                                                 ins2->sreg1 = ins->dreg;
3085                                         } else if ((ins2->opcode == OP_STOREI1_MEMBASE_IMM) || (ins2->opcode == OP_STOREI2_MEMBASE_IMM) || (ins2->opcode == OP_STOREI4_MEMBASE_REG) || (ins2->opcode == OP_STOREI8_MEMBASE_REG) || (ins2->opcode == OP_STORE_MEMBASE_REG) || (ins2->opcode == OP_LIVERANGE_START) || (ins2->opcode == OP_GC_LIVENESS_DEF) || (ins2->opcode == OP_GC_LIVENESS_USE)) {
3086                                                 /* Continue */
3087                                         } else if (((ins2->opcode == OP_ICONST) || (ins2->opcode == OP_I8CONST)) && (ins2->dreg == ins->dreg) && (ins2->inst_c0 == 0)) {
3088                                                 NULLIFY_INS (ins2);
3089                                                 /* Continue */
3090                                         } else if (ins2->opcode == OP_IL_SEQ_POINT) {
3091                                                 /* Continue */
3092                                         } else {
3093                                                 break;
3094                                         }
3095                                 }
3096                         }
3097                         break;
3098                 case OP_IADD_IMM:
3099                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
3100                                 ins->opcode = OP_X86_INC_REG;
3101                         break;
3102                 case OP_ISUB_IMM:
3103                         if ((ins->inst_imm == 1) && (ins->dreg == ins->sreg1))
3104                                 ins->opcode = OP_X86_DEC_REG;
3105                         break;
3106                 }
3107
3108                 mono_peephole_ins (bb, ins);
3109         }
3110 }
3111
3112 #define NEW_INS(cfg,ins,dest,op) do {   \
3113                 MONO_INST_NEW ((cfg), (dest), (op)); \
3114         (dest)->cil_code = (ins)->cil_code; \
3115         mono_bblock_insert_before_ins (bb, ins, (dest)); \
3116         } while (0)
3117
3118 /*
3119  * mono_arch_lowering_pass:
3120  *
3121  *  Converts complex opcodes into simpler ones so that each IR instruction
3122  * corresponds to one machine instruction.
3123  */
3124 void
3125 mono_arch_lowering_pass (MonoCompile *cfg, MonoBasicBlock *bb)
3126 {
3127         MonoInst *ins, *n, *temp;
3128
3129         /*
3130          * FIXME: Need to add more instructions, but the current machine 
3131          * description can't model some parts of the composite instructions like
3132          * cdq.
3133          */
3134         MONO_BB_FOR_EACH_INS_SAFE (bb, n, ins) {
3135                 switch (ins->opcode) {
3136                 case OP_DIV_IMM:
3137                 case OP_REM_IMM:
3138                 case OP_IDIV_IMM:
3139                 case OP_IDIV_UN_IMM:
3140                 case OP_IREM_UN_IMM:
3141                 case OP_LREM_IMM:
3142                 case OP_IREM_IMM:
3143                         mono_decompose_op_imm (cfg, bb, ins);
3144                         break;
3145                 case OP_COMPARE_IMM:
3146                 case OP_LCOMPARE_IMM:
3147                         if (!amd64_use_imm32 (ins->inst_imm)) {
3148                                 NEW_INS (cfg, ins, temp, OP_I8CONST);
3149                                 temp->inst_c0 = ins->inst_imm;
3150                                 temp->dreg = mono_alloc_ireg (cfg);
3151                                 ins->opcode = OP_COMPARE;
3152                                 ins->sreg2 = temp->dreg;
3153                         }
3154                         break;
3155 #ifndef __mono_ilp32__
3156                 case OP_LOAD_MEMBASE:
3157 #endif
3158                 case OP_LOADI8_MEMBASE:
3159                 /*  Don't generate memindex opcodes (to simplify */
3160                 /*  read sandboxing) */
3161                         if (!amd64_use_imm32 (ins->inst_offset)) {
3162                                 NEW_INS (cfg, ins, temp, OP_I8CONST);
3163                                 temp->inst_c0 = ins->inst_offset;
3164                                 temp->dreg = mono_alloc_ireg (cfg);
3165                                 ins->opcode = OP_AMD64_LOADI8_MEMINDEX;
3166                                 ins->inst_indexreg = temp->dreg;
3167                         }
3168                         break;
3169 #ifndef __mono_ilp32__
3170                 case OP_STORE_MEMBASE_IMM:
3171 #endif
3172                 case OP_STOREI8_MEMBASE_IMM:
3173                         if (!amd64_use_imm32 (ins->inst_imm)) {
3174                                 NEW_INS (cfg, ins, temp, OP_I8CONST);
3175                                 temp->inst_c0 = ins->inst_imm;
3176                                 temp->dreg = mono_alloc_ireg (cfg);
3177                                 ins->opcode = OP_STOREI8_MEMBASE_REG;
3178                                 ins->sreg1 = temp->dreg;
3179                         }
3180                         break;
3181 #ifdef MONO_ARCH_SIMD_INTRINSICS
3182                 case OP_EXPAND_I1: {
3183                                 int temp_reg1 = mono_alloc_ireg (cfg);
3184                                 int temp_reg2 = mono_alloc_ireg (cfg);
3185                                 int original_reg = ins->sreg1;
3186
3187                                 NEW_INS (cfg, ins, temp, OP_ICONV_TO_U1);
3188                                 temp->sreg1 = original_reg;
3189                                 temp->dreg = temp_reg1;
3190
3191                                 NEW_INS (cfg, ins, temp, OP_SHL_IMM);
3192                                 temp->sreg1 = temp_reg1;
3193                                 temp->dreg = temp_reg2;
3194                                 temp->inst_imm = 8;
3195
3196                                 NEW_INS (cfg, ins, temp, OP_LOR);
3197                                 temp->sreg1 = temp->dreg = temp_reg2;
3198                                 temp->sreg2 = temp_reg1;
3199
3200                                 ins->opcode = OP_EXPAND_I2;
3201                                 ins->sreg1 = temp_reg2;
3202                         }
3203                         break;
3204 #endif
3205                 default:
3206                         break;
3207                 }
3208         }
3209
3210         bb->max_vreg = cfg->next_vreg;
3211 }
3212
3213 static const int 
3214 branch_cc_table [] = {
3215         X86_CC_EQ, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
3216         X86_CC_NE, X86_CC_GE, X86_CC_GT, X86_CC_LE, X86_CC_LT,
3217         X86_CC_O, X86_CC_NO, X86_CC_C, X86_CC_NC
3218 };
3219
3220 /* Maps CMP_... constants to X86_CC_... constants */
3221 static const int
3222 cc_table [] = {
3223         X86_CC_EQ, X86_CC_NE, X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT,
3224         X86_CC_LE, X86_CC_GE, X86_CC_LT, X86_CC_GT
3225 };
3226
3227 static const int
3228 cc_signed_table [] = {
3229         TRUE, TRUE, TRUE, TRUE, TRUE, TRUE,
3230         FALSE, FALSE, FALSE, FALSE
3231 };
3232
3233 /*#include "cprop.c"*/
3234
3235 static unsigned char*
3236 emit_float_to_int (MonoCompile *cfg, guchar *code, int dreg, int sreg, int size, gboolean is_signed)
3237 {
3238         if (size == 8)
3239                 amd64_sse_cvttsd2si_reg_reg (code, dreg, sreg);
3240         else
3241                 amd64_sse_cvttsd2si_reg_reg_size (code, dreg, sreg, 4);
3242
3243         if (size == 1)
3244                 amd64_widen_reg (code, dreg, dreg, is_signed, FALSE);
3245         else if (size == 2)
3246                 amd64_widen_reg (code, dreg, dreg, is_signed, TRUE);
3247         return code;
3248 }
3249
3250 static unsigned char*
3251 mono_emit_stack_alloc (MonoCompile *cfg, guchar *code, MonoInst* tree)
3252 {
3253         int sreg = tree->sreg1;
3254         int need_touch = FALSE;
3255
3256 #if defined(TARGET_WIN32)
3257         need_touch = TRUE;
3258 #elif defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
3259         if (!tree->flags & MONO_INST_INIT)
3260                 need_touch = TRUE;
3261 #endif
3262
3263         if (need_touch) {
3264                 guint8* br[5];
3265
3266                 /*
3267                  * Under Windows:
3268                  * If requested stack size is larger than one page,
3269                  * perform stack-touch operation
3270                  */
3271                 /*
3272                  * Generate stack probe code.
3273                  * Under Windows, it is necessary to allocate one page at a time,
3274                  * "touching" stack after each successful sub-allocation. This is
3275                  * because of the way stack growth is implemented - there is a
3276                  * guard page before the lowest stack page that is currently commited.
3277                  * Stack normally grows sequentially so OS traps access to the
3278                  * guard page and commits more pages when needed.
3279                  */
3280                 amd64_test_reg_imm (code, sreg, ~0xFFF);
3281                 br[0] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
3282
3283                 br[2] = code; /* loop */
3284                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 0x1000);
3285                 amd64_test_membase_reg (code, AMD64_RSP, 0, AMD64_RSP);
3286                 amd64_alu_reg_imm (code, X86_SUB, sreg, 0x1000);
3287                 amd64_alu_reg_imm (code, X86_CMP, sreg, 0x1000);
3288                 br[3] = code; x86_branch8 (code, X86_CC_AE, 0, FALSE);
3289                 amd64_patch (br[3], br[2]);
3290                 amd64_test_reg_reg (code, sreg, sreg);
3291                 br[4] = code; x86_branch8 (code, X86_CC_Z, 0, FALSE);
3292                 amd64_alu_reg_reg (code, X86_SUB, AMD64_RSP, sreg);
3293
3294                 br[1] = code; x86_jump8 (code, 0);
3295
3296                 amd64_patch (br[0], code);
3297                 amd64_alu_reg_reg (code, X86_SUB, AMD64_RSP, sreg);
3298                 amd64_patch (br[1], code);
3299                 amd64_patch (br[4], code);
3300         }
3301         else
3302                 amd64_alu_reg_reg (code, X86_SUB, AMD64_RSP, tree->sreg1);
3303
3304         if (tree->flags & MONO_INST_INIT) {
3305                 int offset = 0;
3306                 if (tree->dreg != AMD64_RAX && sreg != AMD64_RAX) {
3307                         amd64_push_reg (code, AMD64_RAX);
3308                         offset += 8;
3309                 }
3310                 if (tree->dreg != AMD64_RCX && sreg != AMD64_RCX) {
3311                         amd64_push_reg (code, AMD64_RCX);
3312                         offset += 8;
3313                 }
3314                 if (tree->dreg != AMD64_RDI && sreg != AMD64_RDI) {
3315                         amd64_push_reg (code, AMD64_RDI);
3316                         offset += 8;
3317                 }
3318                 
3319                 amd64_shift_reg_imm (code, X86_SHR, sreg, 3);
3320                 if (sreg != AMD64_RCX)
3321                         amd64_mov_reg_reg (code, AMD64_RCX, sreg, 8);
3322                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RAX, AMD64_RAX);
3323                                 
3324                 amd64_lea_membase (code, AMD64_RDI, AMD64_RSP, offset);
3325                 if (cfg->param_area)
3326                         amd64_alu_reg_imm (code, X86_ADD, AMD64_RDI, cfg->param_area);
3327                 amd64_cld (code);
3328                 amd64_prefix (code, X86_REP_PREFIX);
3329                 amd64_stosl (code);
3330                 
3331                 if (tree->dreg != AMD64_RDI && sreg != AMD64_RDI)
3332                         amd64_pop_reg (code, AMD64_RDI);
3333                 if (tree->dreg != AMD64_RCX && sreg != AMD64_RCX)
3334                         amd64_pop_reg (code, AMD64_RCX);
3335                 if (tree->dreg != AMD64_RAX && sreg != AMD64_RAX)
3336                         amd64_pop_reg (code, AMD64_RAX);
3337         }
3338         return code;
3339 }
3340
3341 static guint8*
3342 emit_move_return_value (MonoCompile *cfg, MonoInst *ins, guint8 *code)
3343 {
3344         CallInfo *cinfo;
3345         guint32 quad;
3346
3347         /* Move return value to the target register */
3348         /* FIXME: do this in the local reg allocator */
3349         switch (ins->opcode) {
3350         case OP_CALL:
3351         case OP_CALL_REG:
3352         case OP_CALL_MEMBASE:
3353         case OP_LCALL:
3354         case OP_LCALL_REG:
3355         case OP_LCALL_MEMBASE:
3356                 g_assert (ins->dreg == AMD64_RAX);
3357                 break;
3358         case OP_FCALL:
3359         case OP_FCALL_REG:
3360         case OP_FCALL_MEMBASE: {
3361                 MonoType *rtype = mini_get_underlying_type (((MonoCallInst*)ins)->signature->ret);
3362                 if (rtype->type == MONO_TYPE_R4) {
3363                         amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, AMD64_XMM0);
3364                 }
3365                 else {
3366                         if (ins->dreg != AMD64_XMM0)
3367                                 amd64_sse_movsd_reg_reg (code, ins->dreg, AMD64_XMM0);
3368                 }
3369                 break;
3370         }
3371         case OP_RCALL:
3372         case OP_RCALL_REG:
3373         case OP_RCALL_MEMBASE:
3374                 if (ins->dreg != AMD64_XMM0)
3375                         amd64_sse_movss_reg_reg (code, ins->dreg, AMD64_XMM0);
3376                 break;
3377         case OP_VCALL:
3378         case OP_VCALL_REG:
3379         case OP_VCALL_MEMBASE:
3380         case OP_VCALL2:
3381         case OP_VCALL2_REG:
3382         case OP_VCALL2_MEMBASE:
3383                 cinfo = get_call_info (cfg->mempool, ((MonoCallInst*)ins)->signature);
3384                 if (cinfo->ret.storage == ArgValuetypeInReg) {
3385                         MonoInst *loc = (MonoInst *)cfg->arch.vret_addr_loc;
3386
3387                         /* Load the destination address */
3388                         g_assert (loc->opcode == OP_REGOFFSET);
3389                         amd64_mov_reg_membase (code, AMD64_RCX, loc->inst_basereg, loc->inst_offset, sizeof(gpointer));
3390
3391                         for (quad = 0; quad < 2; quad ++) {
3392                                 switch (cinfo->ret.pair_storage [quad]) {
3393                                 case ArgInIReg:
3394                                         amd64_mov_membase_reg (code, AMD64_RCX, (quad * sizeof(mgreg_t)), cinfo->ret.pair_regs [quad], sizeof(mgreg_t));
3395                                         break;
3396                                 case ArgInFloatSSEReg:
3397                                         amd64_movss_membase_reg (code, AMD64_RCX, (quad * 8), cinfo->ret.pair_regs [quad]);
3398                                         break;
3399                                 case ArgInDoubleSSEReg:
3400                                         amd64_movsd_membase_reg (code, AMD64_RCX, (quad * 8), cinfo->ret.pair_regs [quad]);
3401                                         break;
3402                                 case ArgNone:
3403                                         break;
3404                                 default:
3405                                         NOT_IMPLEMENTED;
3406                                 }
3407                         }
3408                 }
3409                 break;
3410         }
3411
3412         return code;
3413 }
3414
3415 #endif /* DISABLE_JIT */
3416
3417 #ifdef __APPLE__
3418 static int tls_gs_offset;
3419 #endif
3420
3421 gboolean
3422 mono_amd64_have_tls_get (void)
3423 {
3424 #ifdef TARGET_MACH
3425         static gboolean have_tls_get = FALSE;
3426         static gboolean inited = FALSE;
3427
3428         if (inited)
3429                 return have_tls_get;
3430
3431 #if MONO_HAVE_FAST_TLS
3432         guint8 *ins = (guint8*)pthread_getspecific;
3433
3434         /*
3435          * We're looking for these two instructions:
3436          *
3437          * mov    %gs:[offset](,%rdi,8),%rax
3438          * retq
3439          */
3440         have_tls_get = ins [0] == 0x65 &&
3441                        ins [1] == 0x48 &&
3442                        ins [2] == 0x8b &&
3443                        ins [3] == 0x04 &&
3444                        ins [4] == 0xfd &&
3445                        ins [6] == 0x00 &&
3446                        ins [7] == 0x00 &&
3447                        ins [8] == 0x00 &&
3448                        ins [9] == 0xc3;
3449
3450         tls_gs_offset = ins[5];
3451
3452         /*
3453          * Apple now loads a different version of pthread_getspecific when launched from Xcode
3454          * For that version we're looking for these instructions:
3455          *
3456          * pushq  %rbp
3457          * movq   %rsp, %rbp
3458          * mov    %gs:[offset](,%rdi,8),%rax
3459          * popq   %rbp
3460          * retq
3461          */
3462         if (!have_tls_get) {
3463                 have_tls_get = ins [0] == 0x55 &&
3464                                ins [1] == 0x48 &&
3465                                ins [2] == 0x89 &&
3466                                ins [3] == 0xe5 &&
3467                                ins [4] == 0x65 &&
3468                                ins [5] == 0x48 &&
3469                                ins [6] == 0x8b &&
3470                                ins [7] == 0x04 &&
3471                                ins [8] == 0xfd &&
3472                                ins [10] == 0x00 &&
3473                                ins [11] == 0x00 &&
3474                                ins [12] == 0x00 &&
3475                                ins [13] == 0x5d &&
3476                                ins [14] == 0xc3;
3477
3478                 tls_gs_offset = ins[9];
3479         }
3480 #endif
3481
3482         inited = TRUE;
3483
3484         return have_tls_get;
3485 #elif defined(TARGET_ANDROID)
3486         return FALSE;
3487 #else
3488         return TRUE;
3489 #endif
3490 }
3491
3492 int
3493 mono_amd64_get_tls_gs_offset (void)
3494 {
3495 #ifdef TARGET_OSX
3496         return tls_gs_offset;
3497 #else
3498         g_assert_not_reached ();
3499         return -1;
3500 #endif
3501 }
3502
3503 /*
3504  * mono_amd64_emit_tls_get:
3505  * @code: buffer to store code to
3506  * @dreg: hard register where to place the result
3507  * @tls_offset: offset info
3508  *
3509  * mono_amd64_emit_tls_get emits in @code the native code that puts in
3510  * the dreg register the item in the thread local storage identified
3511  * by tls_offset.
3512  *
3513  * Returns: a pointer to the end of the stored code
3514  */
3515 guint8*
3516 mono_amd64_emit_tls_get (guint8* code, int dreg, int tls_offset)
3517 {
3518 #ifdef TARGET_WIN32
3519         if (tls_offset < 64) {
3520                 x86_prefix (code, X86_GS_PREFIX);
3521                 amd64_mov_reg_mem (code, dreg, (tls_offset * 8) + 0x1480, 8);
3522         } else {
3523                 guint8 *buf [16];
3524
3525                 g_assert (tls_offset < 0x440);
3526                 /* Load TEB->TlsExpansionSlots */
3527                 x86_prefix (code, X86_GS_PREFIX);
3528                 amd64_mov_reg_mem (code, dreg, 0x1780, 8);
3529                 amd64_test_reg_reg (code, dreg, dreg);
3530                 buf [0] = code;
3531                 amd64_branch (code, X86_CC_EQ, code, TRUE);
3532                 amd64_mov_reg_membase (code, dreg, dreg, (tls_offset * 8) - 0x200, 8);
3533                 amd64_patch (buf [0], code);
3534         }
3535 #elif defined(__APPLE__)
3536         x86_prefix (code, X86_GS_PREFIX);
3537         amd64_mov_reg_mem (code, dreg, tls_gs_offset + (tls_offset * 8), 8);
3538 #else
3539         if (optimize_for_xen) {
3540                 x86_prefix (code, X86_FS_PREFIX);
3541                 amd64_mov_reg_mem (code, dreg, 0, 8);
3542                 amd64_mov_reg_membase (code, dreg, dreg, tls_offset, 8);
3543         } else {
3544                 x86_prefix (code, X86_FS_PREFIX);
3545                 amd64_mov_reg_mem (code, dreg, tls_offset, 8);
3546         }
3547 #endif
3548         return code;
3549 }
3550
3551 #ifdef TARGET_WIN32
3552
3553 #define MAX_TEB_TLS_SLOTS 64
3554 #define TEB_TLS_SLOTS_OFFSET 0x1480
3555 #define TEB_TLS_EXPANSION_SLOTS_OFFSET 0x1780
3556
3557 static guint8*
3558 emit_tls_get_reg_windows (guint8* code, int dreg, int offset_reg)
3559 {
3560         int tmp_reg = -1;
3561         guint8 * more_than_64_slots = NULL;
3562         guint8 * empty_slot = NULL;
3563         guint8 * tls_get_reg_done = NULL;
3564         
3565         //Use temporary register for offset calculation?
3566         if (dreg == offset_reg) {
3567                 tmp_reg = dreg == AMD64_RAX ? AMD64_RCX : AMD64_RAX;
3568                 amd64_push_reg (code, tmp_reg);
3569                 amd64_mov_reg_reg (code, tmp_reg, offset_reg, sizeof (gpointer));
3570                 offset_reg = tmp_reg;
3571         }
3572
3573         //TEB TLS slot array only contains MAX_TEB_TLS_SLOTS items, if more is used the expansion slots must be addressed.
3574         amd64_alu_reg_imm (code, X86_CMP, offset_reg, MAX_TEB_TLS_SLOTS);
3575         more_than_64_slots = code;
3576         amd64_branch8 (code, X86_CC_GE, 0, TRUE);
3577
3578         //TLS slot array, _TEB.TlsSlots, is at offset TEB_TLS_SLOTS_OFFSET and index is offset * 8 in Windows 64-bit _TEB structure.
3579         amd64_shift_reg_imm (code, X86_SHL, offset_reg, 3);
3580         amd64_alu_reg_imm (code, X86_ADD, offset_reg, TEB_TLS_SLOTS_OFFSET);
3581
3582         //TEB pointer is stored in GS segment register on Windows x64. TLS slot is located at calculated offset from that pointer.
3583         x86_prefix (code, X86_GS_PREFIX);
3584         amd64_mov_reg_membase (code, dreg, offset_reg, 0, sizeof (gpointer));
3585                 
3586         tls_get_reg_done = code;
3587         amd64_jump8 (code, 0);
3588
3589         amd64_patch (more_than_64_slots, code);
3590
3591         //TLS expansion slots, _TEB.TlsExpansionSlots, is at offset TEB_TLS_EXPANSION_SLOTS_OFFSET in Windows 64-bit _TEB structure.
3592         x86_prefix (code, X86_GS_PREFIX);
3593         amd64_mov_reg_mem (code, dreg, TEB_TLS_EXPANSION_SLOTS_OFFSET, sizeof (gpointer));
3594         
3595         //Check for NULL in _TEB.TlsExpansionSlots.
3596         amd64_test_reg_reg (code, dreg, dreg);
3597         empty_slot = code;
3598         amd64_branch8 (code, X86_CC_EQ, 0, TRUE);
3599         
3600         //TLS expansion slots are at index offset into the expansion array.
3601         //Calculate for the MAX_TEB_TLS_SLOTS offsets, since the interessting offset is offset_reg - MAX_TEB_TLS_SLOTS.
3602         amd64_alu_reg_imm (code, X86_SUB, offset_reg, MAX_TEB_TLS_SLOTS);
3603         amd64_shift_reg_imm (code, X86_SHL, offset_reg, 3);
3604         
3605         amd64_mov_reg_memindex (code, dreg, dreg, 0, offset_reg, 0, sizeof (gpointer));
3606         
3607         amd64_patch (empty_slot, code);
3608         amd64_patch (tls_get_reg_done, code);
3609
3610         if (tmp_reg != -1)
3611                 amd64_pop_reg (code, tmp_reg);
3612
3613         return code;
3614 }
3615
3616 #endif
3617
3618 static guint8*
3619 emit_tls_get_reg (guint8* code, int dreg, int offset_reg)
3620 {
3621         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
3622 #ifdef TARGET_OSX
3623         if (dreg != offset_reg)
3624                 amd64_mov_reg_reg (code, dreg, offset_reg, sizeof (mgreg_t));
3625         amd64_prefix (code, X86_GS_PREFIX);
3626         amd64_mov_reg_membase (code, dreg, dreg, 0, sizeof (mgreg_t));
3627 #elif defined(__linux__)
3628         int tmpreg = -1;
3629
3630         if (dreg == offset_reg) {
3631                 /* Use a temporary reg by saving it to the redzone */
3632                 tmpreg = dreg == AMD64_RAX ? AMD64_RCX : AMD64_RAX;
3633                 amd64_mov_membase_reg (code, AMD64_RSP, -8, tmpreg, 8);
3634                 amd64_mov_reg_reg (code, tmpreg, offset_reg, sizeof (gpointer));
3635                 offset_reg = tmpreg;
3636         }
3637         x86_prefix (code, X86_FS_PREFIX);
3638         amd64_mov_reg_mem (code, dreg, 0, 8);
3639         amd64_mov_reg_memindex (code, dreg, dreg, 0, offset_reg, 0, 8);
3640         if (tmpreg != -1)
3641                 amd64_mov_reg_membase (code, tmpreg, AMD64_RSP, -8, 8);
3642 #elif defined(TARGET_WIN32)
3643         code = emit_tls_get_reg_windows (code, dreg, offset_reg);
3644 #else
3645         g_assert_not_reached ();
3646 #endif
3647         return code;
3648 }
3649
3650 static guint8*
3651 amd64_emit_tls_set (guint8 *code, int sreg, int tls_offset)
3652 {
3653 #ifdef TARGET_WIN32
3654         g_assert_not_reached ();
3655 #elif defined(__APPLE__)
3656         x86_prefix (code, X86_GS_PREFIX);
3657         amd64_mov_mem_reg (code, tls_gs_offset + (tls_offset * 8), sreg, 8);
3658 #else
3659         g_assert (!optimize_for_xen);
3660         x86_prefix (code, X86_FS_PREFIX);
3661         amd64_mov_mem_reg (code, tls_offset, sreg, 8);
3662 #endif
3663         return code;
3664 }
3665
3666 static guint8*
3667 amd64_emit_tls_set_reg (guint8 *code, int sreg, int offset_reg)
3668 {
3669         /* offset_reg contains a value translated by mono_arch_translate_tls_offset () */
3670 #ifdef TARGET_WIN32
3671         g_assert_not_reached ();
3672 #elif defined(__APPLE__)
3673         x86_prefix (code, X86_GS_PREFIX);
3674         amd64_mov_membase_reg (code, offset_reg, 0, sreg, 8);
3675 #else
3676         x86_prefix (code, X86_FS_PREFIX);
3677         amd64_mov_membase_reg (code, offset_reg, 0, sreg, 8);
3678 #endif
3679         return code;
3680 }
3681  
3682  /*
3683  * mono_arch_translate_tls_offset:
3684  *
3685  *   Translate the TLS offset OFFSET computed by MONO_THREAD_VAR_OFFSET () into a format usable by OP_TLS_GET_REG/OP_TLS_SET_REG.
3686  */
3687 int
3688 mono_arch_translate_tls_offset (int offset)
3689 {
3690 #ifdef __APPLE__
3691         return tls_gs_offset + (offset * 8);
3692 #else
3693         return offset;
3694 #endif
3695 }
3696
3697 /*
3698  * emit_setup_lmf:
3699  *
3700  *   Emit code to initialize an LMF structure at LMF_OFFSET.
3701  */
3702 static guint8*
3703 emit_setup_lmf (MonoCompile *cfg, guint8 *code, gint32 lmf_offset, int cfa_offset)
3704 {
3705         /* 
3706          * The ip field is not set, the exception handling code will obtain it from the stack location pointed to by the sp field.
3707          */
3708         /* 
3709          * sp is saved right before calls but we need to save it here too so
3710          * async stack walks would work.
3711          */
3712         amd64_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rsp), AMD64_RSP, 8);
3713         /* Save rbp */
3714         amd64_mov_membase_reg (code, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rbp), AMD64_RBP, 8);
3715         if (cfg->arch.omit_fp && cfa_offset != -1)
3716                 mono_emit_unwind_op_offset (cfg, code, AMD64_RBP, - (cfa_offset - (lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rbp))));
3717
3718         /* These can't contain refs */
3719         mini_gc_set_slot_type_from_fp (cfg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, previous_lmf), SLOT_NOREF);
3720         mini_gc_set_slot_type_from_fp (cfg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rip), SLOT_NOREF);
3721         mini_gc_set_slot_type_from_fp (cfg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rsp), SLOT_NOREF);
3722         /* These are handled automatically by the stack marking code */
3723         mini_gc_set_slot_type_from_fp (cfg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rbp), SLOT_NOREF);
3724
3725         return code;
3726 }
3727
3728 #ifdef TARGET_WIN32
3729
3730 #define TEB_LAST_ERROR_OFFSET 0x068
3731
3732 static guint8*
3733 emit_get_last_error (guint8* code, int dreg)
3734 {
3735         /* Threads last error value is located in TEB_LAST_ERROR_OFFSET. */
3736         x86_prefix (code, X86_GS_PREFIX);
3737         amd64_mov_reg_membase (code, dreg, TEB_LAST_ERROR_OFFSET, 0, sizeof (guint32));
3738
3739         return code;
3740 }
3741
3742 #else
3743
3744 static guint8*
3745 emit_get_last_error (guint8* code, int dreg)
3746 {
3747         g_assert_not_reached ();
3748 }
3749
3750 #endif
3751
3752 /* benchmark and set based on cpu */
3753 #define LOOP_ALIGNMENT 8
3754 #define bb_is_loop_start(bb) ((bb)->loop_body_start && (bb)->nesting)
3755
3756 #ifndef DISABLE_JIT
3757 void
3758 mono_arch_output_basic_block (MonoCompile *cfg, MonoBasicBlock *bb)
3759 {
3760         MonoInst *ins;
3761         MonoCallInst *call;
3762         guint offset;
3763         guint8 *code = cfg->native_code + cfg->code_len;
3764         int max_len;
3765
3766         /* Fix max_offset estimate for each successor bb */
3767         if (cfg->opt & MONO_OPT_BRANCH) {
3768                 int current_offset = cfg->code_len;
3769                 MonoBasicBlock *current_bb;
3770                 for (current_bb = bb; current_bb != NULL; current_bb = current_bb->next_bb) {
3771                         current_bb->max_offset = current_offset;
3772                         current_offset += current_bb->max_length;
3773                 }
3774         }
3775
3776         if (cfg->opt & MONO_OPT_LOOP) {
3777                 int pad, align = LOOP_ALIGNMENT;
3778                 /* set alignment depending on cpu */
3779                 if (bb_is_loop_start (bb) && (pad = (cfg->code_len & (align - 1)))) {
3780                         pad = align - pad;
3781                         /*g_print ("adding %d pad at %x to loop in %s\n", pad, cfg->code_len, cfg->method->name);*/
3782                         amd64_padding (code, pad);
3783                         cfg->code_len += pad;
3784                         bb->native_offset = cfg->code_len;
3785                 }
3786         }
3787
3788         if (cfg->verbose_level > 2)
3789                 g_print ("Basic block %d starting at offset 0x%x\n", bb->block_num, bb->native_offset);
3790
3791         if ((cfg->prof_options & MONO_PROFILE_COVERAGE) && cfg->coverage_info) {
3792                 MonoProfileCoverageInfo *cov = cfg->coverage_info;
3793                 g_assert (!cfg->compile_aot);
3794
3795                 cov->data [bb->dfn].cil_code = bb->cil_code;
3796                 amd64_mov_reg_imm (code, AMD64_R11, (guint64)&cov->data [bb->dfn].count);
3797                 /* this is not thread save, but good enough */
3798                 amd64_inc_membase (code, AMD64_R11, 0);
3799         }
3800
3801         offset = code - cfg->native_code;
3802
3803         mono_debug_open_block (cfg, bb, offset);
3804
3805     if (mono_break_at_bb_method && mono_method_desc_full_match (mono_break_at_bb_method, cfg->method) && bb->block_num == mono_break_at_bb_bb_num)
3806                 x86_breakpoint (code);
3807
3808         MONO_BB_FOR_EACH_INS (bb, ins) {
3809                 offset = code - cfg->native_code;
3810
3811                 max_len = ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
3812
3813 #define EXTRA_CODE_SPACE (16)
3814
3815                 if (G_UNLIKELY (offset > (cfg->code_size - max_len - EXTRA_CODE_SPACE))) {
3816                         cfg->code_size *= 2;
3817                         cfg->native_code = (unsigned char *)mono_realloc_native_code(cfg);
3818                         code = cfg->native_code + offset;
3819                         cfg->stat_code_reallocs++;
3820                 }
3821
3822                 if (cfg->debug_info)
3823                         mono_debug_record_line_number (cfg, ins, offset);
3824
3825                 switch (ins->opcode) {
3826                 case OP_BIGMUL:
3827                         amd64_mul_reg (code, ins->sreg2, TRUE);
3828                         break;
3829                 case OP_BIGMUL_UN:
3830                         amd64_mul_reg (code, ins->sreg2, FALSE);
3831                         break;
3832                 case OP_X86_SETEQ_MEMBASE:
3833                         amd64_set_membase (code, X86_CC_EQ, ins->inst_basereg, ins->inst_offset, TRUE);
3834                         break;
3835                 case OP_STOREI1_MEMBASE_IMM:
3836                         amd64_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 1);
3837                         break;
3838                 case OP_STOREI2_MEMBASE_IMM:
3839                         amd64_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 2);
3840                         break;
3841                 case OP_STOREI4_MEMBASE_IMM:
3842                         amd64_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 4);
3843                         break;
3844                 case OP_STOREI1_MEMBASE_REG:
3845                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 1);
3846                         break;
3847                 case OP_STOREI2_MEMBASE_REG:
3848                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 2);
3849                         break;
3850                 /* In AMD64 NaCl, pointers are 4 bytes, */
3851                 /*  so STORE_* != STOREI8_*. Likewise below. */
3852                 case OP_STORE_MEMBASE_REG:
3853                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, sizeof(gpointer));
3854                         break;
3855                 case OP_STOREI8_MEMBASE_REG:
3856                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 8);
3857                         break;
3858                 case OP_STOREI4_MEMBASE_REG:
3859                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, 4);
3860                         break;
3861                 case OP_STORE_MEMBASE_IMM:
3862                         /* In NaCl, this could be a PCONST type, which could */
3863                         /* mean a pointer type was copied directly into the  */
3864                         /* lower 32-bits of inst_imm, so for InvalidPtr==-1  */
3865                         /* the value would be 0x00000000FFFFFFFF which is    */
3866                         /* not proper for an imm32 unless you cast it.       */
3867                         g_assert (amd64_is_imm32 (ins->inst_imm));
3868                         amd64_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, (gint32)ins->inst_imm, sizeof(gpointer));
3869                         break;
3870                 case OP_STOREI8_MEMBASE_IMM:
3871                         g_assert (amd64_is_imm32 (ins->inst_imm));
3872                         amd64_mov_membase_imm (code, ins->inst_destbasereg, ins->inst_offset, ins->inst_imm, 8);
3873                         break;
3874                 case OP_LOAD_MEM:
3875 #ifdef __mono_ilp32__
3876                         /* In ILP32, pointers are 4 bytes, so separate these */
3877                         /* cases, use literal 8 below where we really want 8 */
3878                         amd64_mov_reg_imm (code, ins->dreg, ins->inst_imm);
3879                         amd64_mov_reg_membase (code, ins->dreg, ins->dreg, 0, sizeof(gpointer));
3880                         break;
3881 #endif
3882                 case OP_LOADI8_MEM:
3883                         // FIXME: Decompose this earlier
3884                         if (amd64_use_imm32 (ins->inst_imm))
3885                                 amd64_mov_reg_mem (code, ins->dreg, ins->inst_imm, 8);
3886                         else {
3887                                 amd64_mov_reg_imm_size (code, ins->dreg, ins->inst_imm, sizeof(gpointer));
3888                                 amd64_mov_reg_membase (code, ins->dreg, ins->dreg, 0, 8);
3889                         }
3890                         break;
3891                 case OP_LOADI4_MEM:
3892                         amd64_mov_reg_imm (code, ins->dreg, ins->inst_imm);
3893                         amd64_movsxd_reg_membase (code, ins->dreg, ins->dreg, 0);
3894                         break;
3895                 case OP_LOADU4_MEM:
3896                         // FIXME: Decompose this earlier
3897                         if (amd64_use_imm32 (ins->inst_imm))
3898                                 amd64_mov_reg_mem (code, ins->dreg, ins->inst_imm, 4);
3899                         else {
3900                                 amd64_mov_reg_imm_size (code, ins->dreg, ins->inst_imm, sizeof(gpointer));
3901                                 amd64_mov_reg_membase (code, ins->dreg, ins->dreg, 0, 4);
3902                         }
3903                         break;
3904                 case OP_LOADU1_MEM:
3905                         amd64_mov_reg_imm (code, ins->dreg, ins->inst_imm);
3906                         amd64_widen_membase (code, ins->dreg, ins->dreg, 0, FALSE, FALSE);
3907                         break;
3908                 case OP_LOADU2_MEM:
3909                         /* For NaCl, pointers are 4 bytes, so separate these */
3910                         /* cases, use literal 8 below where we really want 8 */
3911                         amd64_mov_reg_imm (code, ins->dreg, ins->inst_imm);
3912                         amd64_widen_membase (code, ins->dreg, ins->dreg, 0, FALSE, TRUE);
3913                         break;
3914                 case OP_LOAD_MEMBASE:
3915                         g_assert (amd64_is_imm32 (ins->inst_offset));
3916                         amd64_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, sizeof(gpointer));
3917                         break;
3918                 case OP_LOADI8_MEMBASE:
3919                         /* Use literal 8 instead of sizeof pointer or */
3920                         /* register, we really want 8 for this opcode */
3921                         g_assert (amd64_is_imm32 (ins->inst_offset));
3922                         amd64_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 8);
3923                         break;
3924                 case OP_LOADI4_MEMBASE:
3925                         amd64_movsxd_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
3926                         break;
3927                 case OP_LOADU4_MEMBASE:
3928                         amd64_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, 4);
3929                         break;
3930                 case OP_LOADU1_MEMBASE:
3931                         /* The cpu zero extends the result into 64 bits */
3932                         amd64_widen_membase_size (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE, 4);
3933                         break;
3934                 case OP_LOADI1_MEMBASE:
3935                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
3936                         break;
3937                 case OP_LOADU2_MEMBASE:
3938                         /* The cpu zero extends the result into 64 bits */
3939                         amd64_widen_membase_size (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE, 4);
3940                         break;
3941                 case OP_LOADI2_MEMBASE:
3942                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
3943                         break;
3944                 case OP_AMD64_LOADI8_MEMINDEX:
3945                         amd64_mov_reg_memindex_size (code, ins->dreg, ins->inst_basereg, 0, ins->inst_indexreg, 0, 8);
3946                         break;
3947                 case OP_LCONV_TO_I1:
3948                 case OP_ICONV_TO_I1:
3949                 case OP_SEXT_I1:
3950                         amd64_widen_reg (code, ins->dreg, ins->sreg1, TRUE, FALSE);
3951                         break;
3952                 case OP_LCONV_TO_I2:
3953                 case OP_ICONV_TO_I2:
3954                 case OP_SEXT_I2:
3955                         amd64_widen_reg (code, ins->dreg, ins->sreg1, TRUE, TRUE);
3956                         break;
3957                 case OP_LCONV_TO_U1:
3958                 case OP_ICONV_TO_U1:
3959                         amd64_widen_reg (code, ins->dreg, ins->sreg1, FALSE, FALSE);
3960                         break;
3961                 case OP_LCONV_TO_U2:
3962                 case OP_ICONV_TO_U2:
3963                         amd64_widen_reg (code, ins->dreg, ins->sreg1, FALSE, TRUE);
3964                         break;
3965                 case OP_ZEXT_I4:
3966                         /* Clean out the upper word */
3967                         amd64_mov_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
3968                         break;
3969                 case OP_SEXT_I4:
3970                         amd64_movsxd_reg_reg (code, ins->dreg, ins->sreg1);
3971                         break;
3972                 case OP_COMPARE:
3973                 case OP_LCOMPARE:
3974                         amd64_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
3975                         break;
3976                 case OP_COMPARE_IMM:
3977 #if defined(__mono_ilp32__)
3978                         /* Comparison of pointer immediates should be 4 bytes to avoid sign-extend problems */
3979                         g_assert (amd64_is_imm32 (ins->inst_imm));
3980                         amd64_alu_reg_imm_size (code, X86_CMP, ins->sreg1, ins->inst_imm, 4);
3981                         break;
3982 #endif
3983                 case OP_LCOMPARE_IMM:
3984                         g_assert (amd64_is_imm32 (ins->inst_imm));
3985                         amd64_alu_reg_imm (code, X86_CMP, ins->sreg1, ins->inst_imm);
3986                         break;
3987                 case OP_X86_COMPARE_REG_MEMBASE:
3988                         amd64_alu_reg_membase (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset);
3989                         break;
3990                 case OP_X86_TEST_NULL:
3991                         amd64_test_reg_reg_size (code, ins->sreg1, ins->sreg1, 4);
3992                         break;
3993                 case OP_AMD64_TEST_NULL:
3994                         amd64_test_reg_reg (code, ins->sreg1, ins->sreg1);
3995                         break;
3996
3997                 case OP_X86_ADD_REG_MEMBASE:
3998                         amd64_alu_reg_membase_size (code, X86_ADD, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
3999                         break;
4000                 case OP_X86_SUB_REG_MEMBASE:
4001                         amd64_alu_reg_membase_size (code, X86_SUB, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4002                         break;
4003                 case OP_X86_AND_REG_MEMBASE:
4004                         amd64_alu_reg_membase_size (code, X86_AND, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4005                         break;
4006                 case OP_X86_OR_REG_MEMBASE:
4007                         amd64_alu_reg_membase_size (code, X86_OR, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4008                         break;
4009                 case OP_X86_XOR_REG_MEMBASE:
4010                         amd64_alu_reg_membase_size (code, X86_XOR, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4011                         break;
4012
4013                 case OP_X86_ADD_MEMBASE_IMM:
4014                         /* FIXME: Make a 64 version too */
4015                         amd64_alu_membase_imm_size (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4016                         break;
4017                 case OP_X86_SUB_MEMBASE_IMM:
4018                         g_assert (amd64_is_imm32 (ins->inst_imm));
4019                         amd64_alu_membase_imm_size (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4020                         break;
4021                 case OP_X86_AND_MEMBASE_IMM:
4022                         g_assert (amd64_is_imm32 (ins->inst_imm));
4023                         amd64_alu_membase_imm_size (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4024                         break;
4025                 case OP_X86_OR_MEMBASE_IMM:
4026                         g_assert (amd64_is_imm32 (ins->inst_imm));
4027                         amd64_alu_membase_imm_size (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4028                         break;
4029                 case OP_X86_XOR_MEMBASE_IMM:
4030                         g_assert (amd64_is_imm32 (ins->inst_imm));
4031                         amd64_alu_membase_imm_size (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4032                         break;
4033                 case OP_X86_ADD_MEMBASE_REG:
4034                         amd64_alu_membase_reg_size (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4035                         break;
4036                 case OP_X86_SUB_MEMBASE_REG:
4037                         amd64_alu_membase_reg_size (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4038                         break;
4039                 case OP_X86_AND_MEMBASE_REG:
4040                         amd64_alu_membase_reg_size (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4041                         break;
4042                 case OP_X86_OR_MEMBASE_REG:
4043                         amd64_alu_membase_reg_size (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4044                         break;
4045                 case OP_X86_XOR_MEMBASE_REG:
4046                         amd64_alu_membase_reg_size (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4047                         break;
4048                 case OP_X86_INC_MEMBASE:
4049                         amd64_inc_membase_size (code, ins->inst_basereg, ins->inst_offset, 4);
4050                         break;
4051                 case OP_X86_INC_REG:
4052                         amd64_inc_reg_size (code, ins->dreg, 4);
4053                         break;
4054                 case OP_X86_DEC_MEMBASE:
4055                         amd64_dec_membase_size (code, ins->inst_basereg, ins->inst_offset, 4);
4056                         break;
4057                 case OP_X86_DEC_REG:
4058                         amd64_dec_reg_size (code, ins->dreg, 4);
4059                         break;
4060                 case OP_X86_MUL_REG_MEMBASE:
4061                 case OP_X86_MUL_MEMBASE_REG:
4062                         amd64_imul_reg_membase_size (code, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4063                         break;
4064                 case OP_AMD64_ICOMPARE_MEMBASE_REG:
4065                         amd64_alu_membase_reg_size (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->sreg2, 4);
4066                         break;
4067                 case OP_AMD64_ICOMPARE_MEMBASE_IMM:
4068                         amd64_alu_membase_imm_size (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4069                         break;
4070                 case OP_AMD64_COMPARE_MEMBASE_REG:
4071                         amd64_alu_membase_reg_size (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4072                         break;
4073                 case OP_AMD64_COMPARE_MEMBASE_IMM:
4074                         g_assert (amd64_is_imm32 (ins->inst_imm));
4075                         amd64_alu_membase_imm_size (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4076                         break;
4077                 case OP_X86_COMPARE_MEMBASE8_IMM:
4078                         amd64_alu_membase8_imm_size (code, X86_CMP, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 4);
4079                         break;
4080                 case OP_AMD64_ICOMPARE_REG_MEMBASE:
4081                         amd64_alu_reg_membase_size (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset, 4);
4082                         break;
4083                 case OP_AMD64_COMPARE_REG_MEMBASE:
4084                         amd64_alu_reg_membase_size (code, X86_CMP, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4085                         break;
4086
4087                 case OP_AMD64_ADD_REG_MEMBASE:
4088                         amd64_alu_reg_membase_size (code, X86_ADD, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4089                         break;
4090                 case OP_AMD64_SUB_REG_MEMBASE:
4091                         amd64_alu_reg_membase_size (code, X86_SUB, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4092                         break;
4093                 case OP_AMD64_AND_REG_MEMBASE:
4094                         amd64_alu_reg_membase_size (code, X86_AND, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4095                         break;
4096                 case OP_AMD64_OR_REG_MEMBASE:
4097                         amd64_alu_reg_membase_size (code, X86_OR, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4098                         break;
4099                 case OP_AMD64_XOR_REG_MEMBASE:
4100                         amd64_alu_reg_membase_size (code, X86_XOR, ins->sreg1, ins->sreg2, ins->inst_offset, 8);
4101                         break;
4102
4103                 case OP_AMD64_ADD_MEMBASE_REG:
4104                         amd64_alu_membase_reg_size (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4105                         break;
4106                 case OP_AMD64_SUB_MEMBASE_REG:
4107                         amd64_alu_membase_reg_size (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4108                         break;
4109                 case OP_AMD64_AND_MEMBASE_REG:
4110                         amd64_alu_membase_reg_size (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4111                         break;
4112                 case OP_AMD64_OR_MEMBASE_REG:
4113                         amd64_alu_membase_reg_size (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4114                         break;
4115                 case OP_AMD64_XOR_MEMBASE_REG:
4116                         amd64_alu_membase_reg_size (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->sreg2, 8);
4117                         break;
4118
4119                 case OP_AMD64_ADD_MEMBASE_IMM:
4120                         g_assert (amd64_is_imm32 (ins->inst_imm));
4121                         amd64_alu_membase_imm_size (code, X86_ADD, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4122                         break;
4123                 case OP_AMD64_SUB_MEMBASE_IMM:
4124                         g_assert (amd64_is_imm32 (ins->inst_imm));
4125                         amd64_alu_membase_imm_size (code, X86_SUB, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4126                         break;
4127                 case OP_AMD64_AND_MEMBASE_IMM:
4128                         g_assert (amd64_is_imm32 (ins->inst_imm));
4129                         amd64_alu_membase_imm_size (code, X86_AND, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4130                         break;
4131                 case OP_AMD64_OR_MEMBASE_IMM:
4132                         g_assert (amd64_is_imm32 (ins->inst_imm));
4133                         amd64_alu_membase_imm_size (code, X86_OR, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4134                         break;
4135                 case OP_AMD64_XOR_MEMBASE_IMM:
4136                         g_assert (amd64_is_imm32 (ins->inst_imm));
4137                         amd64_alu_membase_imm_size (code, X86_XOR, ins->inst_basereg, ins->inst_offset, ins->inst_imm, 8);
4138                         break;
4139
4140                 case OP_BREAK:
4141                         amd64_breakpoint (code);
4142                         break;
4143                 case OP_RELAXED_NOP:
4144                         x86_prefix (code, X86_REP_PREFIX);
4145                         x86_nop (code);
4146                         break;
4147                 case OP_HARD_NOP:
4148                         x86_nop (code);
4149                         break;
4150                 case OP_NOP:
4151                 case OP_DUMMY_USE:
4152                 case OP_DUMMY_STORE:
4153                 case OP_DUMMY_ICONST:
4154                 case OP_DUMMY_R8CONST:
4155                 case OP_NOT_REACHED:
4156                 case OP_NOT_NULL:
4157                         break;
4158                 case OP_IL_SEQ_POINT:
4159                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
4160                         break;
4161                 case OP_SEQ_POINT: {
4162                         if (ins->flags & MONO_INST_SINGLE_STEP_LOC) {
4163                                 MonoInst *var = (MonoInst *)cfg->arch.ss_tramp_var;
4164                                 guint8 *label;
4165
4166                                 /* Load ss_tramp_var */
4167                                 /* This is equal to &ss_trampoline */
4168                                 amd64_mov_reg_membase (code, AMD64_R11, var->inst_basereg, var->inst_offset, 8);
4169                                 /* Load the trampoline address */
4170                                 amd64_mov_reg_membase (code, AMD64_R11, AMD64_R11, 0, 8);
4171                                 /* Call it if it is non-null */
4172                                 amd64_test_reg_reg (code, AMD64_R11, AMD64_R11);
4173                                 label = code;
4174                                 amd64_branch8 (code, X86_CC_Z, 0, FALSE);
4175                                 amd64_call_reg (code, AMD64_R11);
4176                                 amd64_patch (label, code);
4177                         }
4178
4179                         /* 
4180                          * This is the address which is saved in seq points, 
4181                          */
4182                         mono_add_seq_point (cfg, bb, ins, code - cfg->native_code);
4183
4184                         if (cfg->compile_aot) {
4185                                 guint32 offset = code - cfg->native_code;
4186                                 guint32 val;
4187                                 MonoInst *info_var = (MonoInst *)cfg->arch.seq_point_info_var;
4188                                 guint8 *label;
4189
4190                                 /* Load info var */
4191                                 amd64_mov_reg_membase (code, AMD64_R11, info_var->inst_basereg, info_var->inst_offset, 8);
4192                                 val = ((offset) * sizeof (guint8*)) + MONO_STRUCT_OFFSET (SeqPointInfo, bp_addrs);
4193                                 /* Load the info->bp_addrs [offset], which is either NULL or the address of the breakpoint trampoline */
4194                                 amd64_mov_reg_membase (code, AMD64_R11, AMD64_R11, val, 8);
4195                                 amd64_test_reg_reg (code, AMD64_R11, AMD64_R11);
4196                                 label = code;
4197                                 amd64_branch8 (code, X86_CC_Z, 0, FALSE);
4198                                 /* Call the trampoline */
4199                                 amd64_call_reg (code, AMD64_R11);
4200                                 amd64_patch (label, code);
4201                         } else {
4202                                 MonoInst *var = (MonoInst *)cfg->arch.bp_tramp_var;
4203                                 guint8 *label;
4204
4205                                 /*
4206                                  * Emit a test+branch against a constant, the constant will be overwritten
4207                                  * by mono_arch_set_breakpoint () to cause the test to fail.
4208                                  */
4209                                 amd64_mov_reg_imm (code, AMD64_R11, 0);
4210                                 amd64_test_reg_reg (code, AMD64_R11, AMD64_R11);
4211                                 label = code;
4212                                 amd64_branch8 (code, X86_CC_Z, 0, FALSE);
4213
4214                                 g_assert (var);
4215                                 g_assert (var->opcode == OP_REGOFFSET);
4216                                 /* Load bp_tramp_var */
4217                                 /* This is equal to &bp_trampoline */
4218                                 amd64_mov_reg_membase (code, AMD64_R11, var->inst_basereg, var->inst_offset, 8);
4219                                 /* Call the trampoline */
4220                                 amd64_call_membase (code, AMD64_R11, 0);
4221                                 amd64_patch (label, code);
4222                         }
4223                         /*
4224                          * Add an additional nop so skipping the bp doesn't cause the ip to point
4225                          * to another IL offset.
4226                          */
4227                         x86_nop (code);
4228                         break;
4229                 }
4230                 case OP_ADDCC:
4231                 case OP_LADDCC:
4232                 case OP_LADD:
4233                         amd64_alu_reg_reg (code, X86_ADD, ins->sreg1, ins->sreg2);
4234                         break;
4235                 case OP_ADC:
4236                         amd64_alu_reg_reg (code, X86_ADC, ins->sreg1, ins->sreg2);
4237                         break;
4238                 case OP_ADD_IMM:
4239                 case OP_LADD_IMM:
4240                         g_assert (amd64_is_imm32 (ins->inst_imm));
4241                         amd64_alu_reg_imm (code, X86_ADD, ins->dreg, ins->inst_imm);
4242                         break;
4243                 case OP_ADC_IMM:
4244                         g_assert (amd64_is_imm32 (ins->inst_imm));
4245                         amd64_alu_reg_imm (code, X86_ADC, ins->dreg, ins->inst_imm);
4246                         break;
4247                 case OP_SUBCC:
4248                 case OP_LSUBCC:
4249                 case OP_LSUB:
4250                         amd64_alu_reg_reg (code, X86_SUB, ins->sreg1, ins->sreg2);
4251                         break;
4252                 case OP_SBB:
4253                         amd64_alu_reg_reg (code, X86_SBB, ins->sreg1, ins->sreg2);
4254                         break;
4255                 case OP_SUB_IMM:
4256                 case OP_LSUB_IMM:
4257                         g_assert (amd64_is_imm32 (ins->inst_imm));
4258                         amd64_alu_reg_imm (code, X86_SUB, ins->dreg, ins->inst_imm);
4259                         break;
4260                 case OP_SBB_IMM:
4261                         g_assert (amd64_is_imm32 (ins->inst_imm));
4262                         amd64_alu_reg_imm (code, X86_SBB, ins->dreg, ins->inst_imm);
4263                         break;
4264                 case OP_LAND:
4265                         amd64_alu_reg_reg (code, X86_AND, ins->sreg1, ins->sreg2);
4266                         break;
4267                 case OP_AND_IMM:
4268                 case OP_LAND_IMM:
4269                         g_assert (amd64_is_imm32 (ins->inst_imm));
4270                         amd64_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_imm);
4271                         break;
4272                 case OP_LMUL:
4273                         amd64_imul_reg_reg (code, ins->sreg1, ins->sreg2);
4274                         break;
4275                 case OP_MUL_IMM:
4276                 case OP_LMUL_IMM:
4277                 case OP_IMUL_IMM: {
4278                         guint32 size = (ins->opcode == OP_IMUL_IMM) ? 4 : 8;
4279                         
4280                         switch (ins->inst_imm) {
4281                         case 2:
4282                                 /* MOV r1, r2 */
4283                                 /* ADD r1, r1 */
4284                                 if (ins->dreg != ins->sreg1)
4285                                         amd64_mov_reg_reg (code, ins->dreg, ins->sreg1, size);
4286                                 amd64_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
4287                                 break;
4288                         case 3:
4289                                 /* LEA r1, [r2 + r2*2] */
4290                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
4291                                 break;
4292                         case 5:
4293                                 /* LEA r1, [r2 + r2*4] */
4294                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
4295                                 break;
4296                         case 6:
4297                                 /* LEA r1, [r2 + r2*2] */
4298                                 /* ADD r1, r1          */
4299                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
4300                                 amd64_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
4301                                 break;
4302                         case 9:
4303                                 /* LEA r1, [r2 + r2*8] */
4304                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 3);
4305                                 break;
4306                         case 10:
4307                                 /* LEA r1, [r2 + r2*4] */
4308                                 /* ADD r1, r1          */
4309                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
4310                                 amd64_alu_reg_reg (code, X86_ADD, ins->dreg, ins->dreg);
4311                                 break;
4312                         case 12:
4313                                 /* LEA r1, [r2 + r2*2] */
4314                                 /* SHL r1, 2           */
4315                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 1);
4316                                 amd64_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
4317                                 break;
4318                         case 25:
4319                                 /* LEA r1, [r2 + r2*4] */
4320                                 /* LEA r1, [r1 + r1*4] */
4321                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
4322                                 amd64_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
4323                                 break;
4324                         case 100:
4325                                 /* LEA r1, [r2 + r2*4] */
4326                                 /* SHL r1, 2           */
4327                                 /* LEA r1, [r1 + r1*4] */
4328                                 amd64_lea_memindex (code, ins->dreg, ins->sreg1, 0, ins->sreg1, 2);
4329                                 amd64_shift_reg_imm (code, X86_SHL, ins->dreg, 2);
4330                                 amd64_lea_memindex (code, ins->dreg, ins->dreg, 0, ins->dreg, 2);
4331                                 break;
4332                         default:
4333                                 amd64_imul_reg_reg_imm_size (code, ins->dreg, ins->sreg1, ins->inst_imm, size);
4334                                 break;
4335                         }
4336                         break;
4337                 }
4338                 case OP_LDIV:
4339                 case OP_LREM:
4340                         /* Regalloc magic makes the div/rem cases the same */
4341                         if (ins->sreg2 == AMD64_RDX) {
4342                                 amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RDX, 8);
4343                                 amd64_cdq (code);
4344                                 amd64_div_membase (code, AMD64_RSP, -8, TRUE);
4345                         } else {
4346                                 amd64_cdq (code);
4347                                 amd64_div_reg (code, ins->sreg2, TRUE);
4348                         }
4349                         break;
4350                 case OP_LDIV_UN:
4351                 case OP_LREM_UN:
4352                         if (ins->sreg2 == AMD64_RDX) {
4353                                 amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RDX, 8);
4354                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RDX, AMD64_RDX);
4355                                 amd64_div_membase (code, AMD64_RSP, -8, FALSE);
4356                         } else {
4357                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RDX, AMD64_RDX);
4358                                 amd64_div_reg (code, ins->sreg2, FALSE);
4359                         }
4360                         break;
4361                 case OP_IDIV:
4362                 case OP_IREM:
4363                         if (ins->sreg2 == AMD64_RDX) {
4364                                 amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RDX, 8);
4365                                 amd64_cdq_size (code, 4);
4366                                 amd64_div_membase_size (code, AMD64_RSP, -8, TRUE, 4);
4367                         } else {
4368                                 amd64_cdq_size (code, 4);
4369                                 amd64_div_reg_size (code, ins->sreg2, TRUE, 4);
4370                         }
4371                         break;
4372                 case OP_IDIV_UN:
4373                 case OP_IREM_UN:
4374                         if (ins->sreg2 == AMD64_RDX) {
4375                                 amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RDX, 8);
4376                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RDX, AMD64_RDX);
4377                                 amd64_div_membase_size (code, AMD64_RSP, -8, FALSE, 4);
4378                         } else {
4379                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RDX, AMD64_RDX);
4380                                 amd64_div_reg_size (code, ins->sreg2, FALSE, 4);
4381                         }
4382                         break;
4383                 case OP_LMUL_OVF:
4384                         amd64_imul_reg_reg (code, ins->sreg1, ins->sreg2);
4385                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
4386                         break;
4387                 case OP_LOR:
4388                         amd64_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
4389                         break;
4390                 case OP_OR_IMM:
4391                 case OP_LOR_IMM:
4392                         g_assert (amd64_is_imm32 (ins->inst_imm));
4393                         amd64_alu_reg_imm (code, X86_OR, ins->sreg1, ins->inst_imm);
4394                         break;
4395                 case OP_LXOR:
4396                         amd64_alu_reg_reg (code, X86_XOR, ins->sreg1, ins->sreg2);
4397                         break;
4398                 case OP_XOR_IMM:
4399                 case OP_LXOR_IMM:
4400                         g_assert (amd64_is_imm32 (ins->inst_imm));
4401                         amd64_alu_reg_imm (code, X86_XOR, ins->sreg1, ins->inst_imm);
4402                         break;
4403                 case OP_LSHL:
4404                         g_assert (ins->sreg2 == AMD64_RCX);
4405                         amd64_shift_reg (code, X86_SHL, ins->dreg);
4406                         break;
4407                 case OP_LSHR:
4408                         g_assert (ins->sreg2 == AMD64_RCX);
4409                         amd64_shift_reg (code, X86_SAR, ins->dreg);
4410                         break;
4411                 case OP_SHR_IMM:
4412                 case OP_LSHR_IMM:
4413                         g_assert (amd64_is_imm32 (ins->inst_imm));
4414                         amd64_shift_reg_imm (code, X86_SAR, ins->dreg, ins->inst_imm);
4415                         break;
4416                 case OP_SHR_UN_IMM:
4417                         g_assert (amd64_is_imm32 (ins->inst_imm));
4418                         amd64_shift_reg_imm_size (code, X86_SHR, ins->dreg, ins->inst_imm, 4);
4419                         break;
4420                 case OP_LSHR_UN_IMM:
4421                         g_assert (amd64_is_imm32 (ins->inst_imm));
4422                         amd64_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_imm);
4423                         break;
4424                 case OP_LSHR_UN:
4425                         g_assert (ins->sreg2 == AMD64_RCX);
4426                         amd64_shift_reg (code, X86_SHR, ins->dreg);
4427                         break;
4428                 case OP_SHL_IMM:
4429                 case OP_LSHL_IMM:
4430                         g_assert (amd64_is_imm32 (ins->inst_imm));
4431                         amd64_shift_reg_imm (code, X86_SHL, ins->dreg, ins->inst_imm);
4432                         break;
4433
4434                 case OP_IADDCC:
4435                 case OP_IADD:
4436                         amd64_alu_reg_reg_size (code, X86_ADD, ins->sreg1, ins->sreg2, 4);
4437                         break;
4438                 case OP_IADC:
4439                         amd64_alu_reg_reg_size (code, X86_ADC, ins->sreg1, ins->sreg2, 4);
4440                         break;
4441                 case OP_IADD_IMM:
4442                         amd64_alu_reg_imm_size (code, X86_ADD, ins->dreg, ins->inst_imm, 4);
4443                         break;
4444                 case OP_IADC_IMM:
4445                         amd64_alu_reg_imm_size (code, X86_ADC, ins->dreg, ins->inst_imm, 4);
4446                         break;
4447                 case OP_ISUBCC:
4448                 case OP_ISUB:
4449                         amd64_alu_reg_reg_size (code, X86_SUB, ins->sreg1, ins->sreg2, 4);
4450                         break;
4451                 case OP_ISBB:
4452                         amd64_alu_reg_reg_size (code, X86_SBB, ins->sreg1, ins->sreg2, 4);
4453                         break;
4454                 case OP_ISUB_IMM:
4455                         amd64_alu_reg_imm_size (code, X86_SUB, ins->dreg, ins->inst_imm, 4);
4456                         break;
4457                 case OP_ISBB_IMM:
4458                         amd64_alu_reg_imm_size (code, X86_SBB, ins->dreg, ins->inst_imm, 4);
4459                         break;
4460                 case OP_IAND:
4461                         amd64_alu_reg_reg_size (code, X86_AND, ins->sreg1, ins->sreg2, 4);
4462                         break;
4463                 case OP_IAND_IMM:
4464                         amd64_alu_reg_imm_size (code, X86_AND, ins->sreg1, ins->inst_imm, 4);
4465                         break;
4466                 case OP_IOR:
4467                         amd64_alu_reg_reg_size (code, X86_OR, ins->sreg1, ins->sreg2, 4);
4468                         break;
4469                 case OP_IOR_IMM:
4470                         amd64_alu_reg_imm_size (code, X86_OR, ins->sreg1, ins->inst_imm, 4);
4471                         break;
4472                 case OP_IXOR:
4473                         amd64_alu_reg_reg_size (code, X86_XOR, ins->sreg1, ins->sreg2, 4);
4474                         break;
4475                 case OP_IXOR_IMM:
4476                         amd64_alu_reg_imm_size (code, X86_XOR, ins->sreg1, ins->inst_imm, 4);
4477                         break;
4478                 case OP_INEG:
4479                         amd64_neg_reg_size (code, ins->sreg1, 4);
4480                         break;
4481                 case OP_INOT:
4482                         amd64_not_reg_size (code, ins->sreg1, 4);
4483                         break;
4484                 case OP_ISHL:
4485                         g_assert (ins->sreg2 == AMD64_RCX);
4486                         amd64_shift_reg_size (code, X86_SHL, ins->dreg, 4);
4487                         break;
4488                 case OP_ISHR:
4489                         g_assert (ins->sreg2 == AMD64_RCX);
4490                         amd64_shift_reg_size (code, X86_SAR, ins->dreg, 4);
4491                         break;
4492                 case OP_ISHR_IMM:
4493                         amd64_shift_reg_imm_size (code, X86_SAR, ins->dreg, ins->inst_imm, 4);
4494                         break;
4495                 case OP_ISHR_UN_IMM:
4496                         amd64_shift_reg_imm_size (code, X86_SHR, ins->dreg, ins->inst_imm, 4);
4497                         break;
4498                 case OP_ISHR_UN:
4499                         g_assert (ins->sreg2 == AMD64_RCX);
4500                         amd64_shift_reg_size (code, X86_SHR, ins->dreg, 4);
4501                         break;
4502                 case OP_ISHL_IMM:
4503                         amd64_shift_reg_imm_size (code, X86_SHL, ins->dreg, ins->inst_imm, 4);
4504                         break;
4505                 case OP_IMUL:
4506                         amd64_imul_reg_reg_size (code, ins->sreg1, ins->sreg2, 4);
4507                         break;
4508                 case OP_IMUL_OVF:
4509                         amd64_imul_reg_reg_size (code, ins->sreg1, ins->sreg2, 4);
4510                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
4511                         break;
4512                 case OP_IMUL_OVF_UN:
4513                 case OP_LMUL_OVF_UN: {
4514                         /* the mul operation and the exception check should most likely be split */
4515                         int non_eax_reg, saved_eax = FALSE, saved_edx = FALSE;
4516                         int size = (ins->opcode == OP_IMUL_OVF_UN) ? 4 : 8;
4517                         /*g_assert (ins->sreg2 == X86_EAX);
4518                         g_assert (ins->dreg == X86_EAX);*/
4519                         if (ins->sreg2 == X86_EAX) {
4520                                 non_eax_reg = ins->sreg1;
4521                         } else if (ins->sreg1 == X86_EAX) {
4522                                 non_eax_reg = ins->sreg2;
4523                         } else {
4524                                 /* no need to save since we're going to store to it anyway */
4525                                 if (ins->dreg != X86_EAX) {
4526                                         saved_eax = TRUE;
4527                                         amd64_push_reg (code, X86_EAX);
4528                                 }
4529                                 amd64_mov_reg_reg (code, X86_EAX, ins->sreg1, size);
4530                                 non_eax_reg = ins->sreg2;
4531                         }
4532                         if (ins->dreg == X86_EDX) {
4533                                 if (!saved_eax) {
4534                                         saved_eax = TRUE;
4535                                         amd64_push_reg (code, X86_EAX);
4536                                 }
4537                         } else {
4538                                 saved_edx = TRUE;
4539                                 amd64_push_reg (code, X86_EDX);
4540                         }
4541                         amd64_mul_reg_size (code, non_eax_reg, FALSE, size);
4542                         /* save before the check since pop and mov don't change the flags */
4543                         if (ins->dreg != X86_EAX)
4544                                 amd64_mov_reg_reg (code, ins->dreg, X86_EAX, size);
4545                         if (saved_edx)
4546                                 amd64_pop_reg (code, X86_EDX);
4547                         if (saved_eax)
4548                                 amd64_pop_reg (code, X86_EAX);
4549                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_O, FALSE, "OverflowException");
4550                         break;
4551                 }
4552                 case OP_ICOMPARE:
4553                         amd64_alu_reg_reg_size (code, X86_CMP, ins->sreg1, ins->sreg2, 4);
4554                         break;
4555                 case OP_ICOMPARE_IMM:
4556                         amd64_alu_reg_imm_size (code, X86_CMP, ins->sreg1, ins->inst_imm, 4);
4557                         break;
4558                 case OP_IBEQ:
4559                 case OP_IBLT:
4560                 case OP_IBGT:
4561                 case OP_IBGE:
4562                 case OP_IBLE:
4563                 case OP_LBEQ:
4564                 case OP_LBLT:
4565                 case OP_LBGT:
4566                 case OP_LBGE:
4567                 case OP_LBLE:
4568                 case OP_IBNE_UN:
4569                 case OP_IBLT_UN:
4570                 case OP_IBGT_UN:
4571                 case OP_IBGE_UN:
4572                 case OP_IBLE_UN:
4573                 case OP_LBNE_UN:
4574                 case OP_LBLT_UN:
4575                 case OP_LBGT_UN:
4576                 case OP_LBGE_UN:
4577                 case OP_LBLE_UN:
4578                         EMIT_COND_BRANCH (ins, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
4579                         break;
4580
4581                 case OP_CMOV_IEQ:
4582                 case OP_CMOV_IGE:
4583                 case OP_CMOV_IGT:
4584                 case OP_CMOV_ILE:
4585                 case OP_CMOV_ILT:
4586                 case OP_CMOV_INE_UN:
4587                 case OP_CMOV_IGE_UN:
4588                 case OP_CMOV_IGT_UN:
4589                 case OP_CMOV_ILE_UN:
4590                 case OP_CMOV_ILT_UN:
4591                 case OP_CMOV_LEQ:
4592                 case OP_CMOV_LGE:
4593                 case OP_CMOV_LGT:
4594                 case OP_CMOV_LLE:
4595                 case OP_CMOV_LLT:
4596                 case OP_CMOV_LNE_UN:
4597                 case OP_CMOV_LGE_UN:
4598                 case OP_CMOV_LGT_UN:
4599                 case OP_CMOV_LLE_UN:
4600                 case OP_CMOV_LLT_UN:
4601                         g_assert (ins->dreg == ins->sreg1);
4602                         /* This needs to operate on 64 bit values */
4603                         amd64_cmov_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, ins->sreg2);
4604                         break;
4605
4606                 case OP_LNOT:
4607                         amd64_not_reg (code, ins->sreg1);
4608                         break;
4609                 case OP_LNEG:
4610                         amd64_neg_reg (code, ins->sreg1);
4611                         break;
4612
4613                 case OP_ICONST:
4614                 case OP_I8CONST:
4615                         if ((((guint64)ins->inst_c0) >> 32) == 0 && !mini_get_debug_options()->single_imm_size)
4616                                 amd64_mov_reg_imm_size (code, ins->dreg, ins->inst_c0, 4);
4617                         else
4618                                 amd64_mov_reg_imm_size (code, ins->dreg, ins->inst_c0, 8);
4619                         break;
4620                 case OP_AOTCONST:
4621                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
4622                         amd64_mov_reg_membase (code, ins->dreg, AMD64_RIP, 0, sizeof(gpointer));
4623                         break;
4624                 case OP_JUMP_TABLE:
4625                         mono_add_patch_info (cfg, offset, (MonoJumpInfoType)ins->inst_i1, ins->inst_p0);
4626                         amd64_mov_reg_imm_size (code, ins->dreg, 0, 8);
4627                         break;
4628                 case OP_MOVE:
4629                         if (ins->dreg != ins->sreg1)
4630                                 amd64_mov_reg_reg (code, ins->dreg, ins->sreg1, sizeof(mgreg_t));
4631                         break;
4632                 case OP_AMD64_SET_XMMREG_R4: {
4633                         if (cfg->r4fp) {
4634                                 if (ins->dreg != ins->sreg1)
4635                                         amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg1);
4636                         } else {
4637                                 amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg1);
4638                         }
4639                         break;
4640                 }
4641                 case OP_AMD64_SET_XMMREG_R8: {
4642                         if (ins->dreg != ins->sreg1)
4643                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
4644                         break;
4645                 }
4646                 case OP_TAILCALL: {
4647                         MonoCallInst *call = (MonoCallInst*)ins;
4648                         int i, save_area_offset;
4649
4650                         g_assert (!cfg->method->save_lmf);
4651
4652                         /* Restore callee saved registers */
4653                         save_area_offset = cfg->arch.reg_save_area_offset;
4654                         for (i = 0; i < AMD64_NREG; ++i)
4655                                 if (AMD64_IS_CALLEE_SAVED_REG (i) && (cfg->used_int_regs & (1 << i))) {
4656                                         amd64_mov_reg_membase (code, i, cfg->frame_reg, save_area_offset, 8);
4657                                         save_area_offset += 8;
4658                                 }
4659
4660                         if (cfg->arch.omit_fp) {
4661                                 if (cfg->arch.stack_alloc_size)
4662                                         amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, cfg->arch.stack_alloc_size);
4663                                 // FIXME:
4664                                 if (call->stack_usage)
4665                                         NOT_IMPLEMENTED;
4666                         } else {
4667                                 /* Copy arguments on the stack to our argument area */
4668                                 for (i = 0; i < call->stack_usage; i += sizeof(mgreg_t)) {
4669                                         amd64_mov_reg_membase (code, AMD64_RAX, AMD64_RSP, i, sizeof(mgreg_t));
4670                                         amd64_mov_membase_reg (code, AMD64_RBP, 16 + i, AMD64_RAX, sizeof(mgreg_t));
4671                                 }
4672
4673                                 amd64_leave (code);
4674                         }
4675
4676                         offset = code - cfg->native_code;
4677                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_METHOD_JUMP, call->method);
4678                         if (cfg->compile_aot)
4679                                 amd64_mov_reg_membase (code, AMD64_R11, AMD64_RIP, 0, 8);
4680                         else
4681                                 amd64_set_reg_template (code, AMD64_R11);
4682                         amd64_jump_reg (code, AMD64_R11);
4683                         ins->flags |= MONO_INST_GC_CALLSITE;
4684                         ins->backend.pc_offset = code - cfg->native_code;
4685                         break;
4686                 }
4687                 case OP_CHECK_THIS:
4688                         /* ensure ins->sreg1 is not NULL */
4689                         amd64_alu_membase_imm_size (code, X86_CMP, ins->sreg1, 0, 0, 4);
4690                         break;
4691                 case OP_ARGLIST: {
4692                         amd64_lea_membase (code, AMD64_R11, cfg->frame_reg, cfg->sig_cookie);
4693                         amd64_mov_membase_reg (code, ins->sreg1, 0, AMD64_R11, sizeof(gpointer));
4694                         break;
4695                 }
4696                 case OP_CALL:
4697                 case OP_FCALL:
4698                 case OP_RCALL:
4699                 case OP_LCALL:
4700                 case OP_VCALL:
4701                 case OP_VCALL2:
4702                 case OP_VOIDCALL:
4703                         call = (MonoCallInst*)ins;
4704                         /*
4705                          * The AMD64 ABI forces callers to know about varargs.
4706                          */
4707                         if ((call->signature->call_convention == MONO_CALL_VARARG) && (call->signature->pinvoke))
4708                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RAX, AMD64_RAX);
4709                         else if ((cfg->method->wrapper_type == MONO_WRAPPER_MANAGED_TO_NATIVE) && (cfg->method->klass->image != mono_defaults.corlib)) {
4710                                 /* 
4711                                  * Since the unmanaged calling convention doesn't contain a 
4712                                  * 'vararg' entry, we have to treat every pinvoke call as a
4713                                  * potential vararg call.
4714                                  */
4715                                 guint32 nregs, i;
4716                                 nregs = 0;
4717                                 for (i = 0; i < AMD64_XMM_NREG; ++i)
4718                                         if (call->used_fregs & (1 << i))
4719                                                 nregs ++;
4720                                 if (!nregs)
4721                                         amd64_alu_reg_reg (code, X86_XOR, AMD64_RAX, AMD64_RAX);
4722                                 else
4723                                         amd64_mov_reg_imm (code, AMD64_RAX, nregs);
4724                         }
4725
4726                         if (ins->flags & MONO_INST_HAS_METHOD)
4727                                 code = emit_call (cfg, code, MONO_PATCH_INFO_METHOD, call->method, FALSE);
4728                         else
4729                                 code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, call->fptr, FALSE);
4730                         ins->flags |= MONO_INST_GC_CALLSITE;
4731                         ins->backend.pc_offset = code - cfg->native_code;
4732                         code = emit_move_return_value (cfg, ins, code);
4733                         break;
4734                 case OP_FCALL_REG:
4735                 case OP_RCALL_REG:
4736                 case OP_LCALL_REG:
4737                 case OP_VCALL_REG:
4738                 case OP_VCALL2_REG:
4739                 case OP_VOIDCALL_REG:
4740                 case OP_CALL_REG:
4741                         call = (MonoCallInst*)ins;
4742
4743                         if (AMD64_IS_ARGUMENT_REG (ins->sreg1)) {
4744                                 amd64_mov_reg_reg (code, AMD64_R11, ins->sreg1, 8);
4745                                 ins->sreg1 = AMD64_R11;
4746                         }
4747
4748                         /*
4749                          * The AMD64 ABI forces callers to know about varargs.
4750                          */
4751                         if ((call->signature->call_convention == MONO_CALL_VARARG) && (call->signature->pinvoke)) {
4752                                 if (ins->sreg1 == AMD64_RAX) {
4753                                         amd64_mov_reg_reg (code, AMD64_R11, AMD64_RAX, 8);
4754                                         ins->sreg1 = AMD64_R11;
4755                                 }
4756                                 amd64_alu_reg_reg (code, X86_XOR, AMD64_RAX, AMD64_RAX);
4757                         } else if ((cfg->method->wrapper_type == MONO_WRAPPER_MANAGED_TO_NATIVE) && (cfg->method->klass->image != mono_defaults.corlib)) {
4758                                 /* 
4759                                  * Since the unmanaged calling convention doesn't contain a 
4760                                  * 'vararg' entry, we have to treat every pinvoke call as a
4761                                  * potential vararg call.
4762                                  */
4763                                 guint32 nregs, i;
4764                                 nregs = 0;
4765                                 for (i = 0; i < AMD64_XMM_NREG; ++i)
4766                                         if (call->used_fregs & (1 << i))
4767                                                 nregs ++;
4768                                 if (ins->sreg1 == AMD64_RAX) {
4769                                         amd64_mov_reg_reg (code, AMD64_R11, AMD64_RAX, 8);
4770                                         ins->sreg1 = AMD64_R11;
4771                                 }
4772                                 if (!nregs)
4773                                         amd64_alu_reg_reg (code, X86_XOR, AMD64_RAX, AMD64_RAX);
4774                                 else
4775                                         amd64_mov_reg_imm (code, AMD64_RAX, nregs);
4776                         }
4777
4778                         amd64_call_reg (code, ins->sreg1);
4779                         ins->flags |= MONO_INST_GC_CALLSITE;
4780                         ins->backend.pc_offset = code - cfg->native_code;
4781                         code = emit_move_return_value (cfg, ins, code);
4782                         break;
4783                 case OP_FCALL_MEMBASE:
4784                 case OP_RCALL_MEMBASE:
4785                 case OP_LCALL_MEMBASE:
4786                 case OP_VCALL_MEMBASE:
4787                 case OP_VCALL2_MEMBASE:
4788                 case OP_VOIDCALL_MEMBASE:
4789                 case OP_CALL_MEMBASE:
4790                         call = (MonoCallInst*)ins;
4791
4792                         amd64_call_membase (code, ins->sreg1, ins->inst_offset);
4793                         ins->flags |= MONO_INST_GC_CALLSITE;
4794                         ins->backend.pc_offset = code - cfg->native_code;
4795                         code = emit_move_return_value (cfg, ins, code);
4796                         break;
4797                 case OP_DYN_CALL: {
4798                         int i;
4799                         MonoInst *var = cfg->dyn_call_var;
4800                         guint8 *label;
4801
4802                         g_assert (var->opcode == OP_REGOFFSET);
4803
4804                         /* r11 = args buffer filled by mono_arch_get_dyn_call_args () */
4805                         amd64_mov_reg_reg (code, AMD64_R11, ins->sreg1, 8);
4806                         /* r10 = ftn */
4807                         amd64_mov_reg_reg (code, AMD64_R10, ins->sreg2, 8);
4808
4809                         /* Save args buffer */
4810                         amd64_mov_membase_reg (code, var->inst_basereg, var->inst_offset, AMD64_R11, 8);
4811
4812                         /* Set fp arg regs */
4813                         amd64_mov_reg_membase (code, AMD64_RAX, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, has_fp), sizeof (mgreg_t));
4814                         amd64_test_reg_reg (code, AMD64_RAX, AMD64_RAX);
4815                         label = code;
4816                         amd64_branch8 (code, X86_CC_Z, -1, 1);
4817                         for (i = 0; i < FLOAT_PARAM_REGS; ++i)
4818                                 amd64_sse_movsd_reg_membase (code, i, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, fregs) + (i * sizeof (double)));
4819                         amd64_patch (label, code);
4820
4821                         /* Set stack args */
4822                         for (i = 0; i < DYN_CALL_STACK_ARGS; ++i) {
4823                                 amd64_mov_reg_membase (code, AMD64_RAX, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, regs) + ((PARAM_REGS + i) * sizeof(mgreg_t)), sizeof(mgreg_t));
4824                                 amd64_mov_membase_reg (code, AMD64_RSP, i * sizeof (mgreg_t), AMD64_RAX, sizeof (mgreg_t));
4825                         }
4826
4827                         /* Set argument registers */
4828                         for (i = 0; i < PARAM_REGS; ++i)
4829                                 amd64_mov_reg_membase (code, param_regs [i], AMD64_R11, i * sizeof(mgreg_t), sizeof(mgreg_t));
4830                         
4831                         /* Make the call */
4832                         amd64_call_reg (code, AMD64_R10);
4833
4834                         ins->flags |= MONO_INST_GC_CALLSITE;
4835                         ins->backend.pc_offset = code - cfg->native_code;
4836
4837                         /* Save result */
4838                         amd64_mov_reg_membase (code, AMD64_R11, var->inst_basereg, var->inst_offset, 8);
4839                         amd64_mov_membase_reg (code, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, res), AMD64_RAX, 8);
4840                         amd64_sse_movsd_membase_reg (code, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, fregs), AMD64_XMM0);
4841                         amd64_sse_movsd_membase_reg (code, AMD64_R11, MONO_STRUCT_OFFSET (DynCallArgs, fregs) + sizeof (double), AMD64_XMM1);
4842                         break;
4843                 }
4844                 case OP_AMD64_SAVE_SP_TO_LMF: {
4845                         MonoInst *lmf_var = cfg->lmf_var;
4846                         amd64_mov_membase_reg (code, lmf_var->inst_basereg, lmf_var->inst_offset + MONO_STRUCT_OFFSET (MonoLMF, rsp), AMD64_RSP, 8);
4847                         break;
4848                 }
4849                 case OP_X86_PUSH:
4850                         g_assert_not_reached ();
4851                         amd64_push_reg (code, ins->sreg1);
4852                         break;
4853                 case OP_X86_PUSH_IMM:
4854                         g_assert_not_reached ();
4855                         g_assert (amd64_is_imm32 (ins->inst_imm));
4856                         amd64_push_imm (code, ins->inst_imm);
4857                         break;
4858                 case OP_X86_PUSH_MEMBASE:
4859                         g_assert_not_reached ();
4860                         amd64_push_membase (code, ins->inst_basereg, ins->inst_offset);
4861                         break;
4862                 case OP_X86_PUSH_OBJ: {
4863                         int size = ALIGN_TO (ins->inst_imm, 8);
4864
4865                         g_assert_not_reached ();
4866
4867                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, size);
4868                         amd64_push_reg (code, AMD64_RDI);
4869                         amd64_push_reg (code, AMD64_RSI);
4870                         amd64_push_reg (code, AMD64_RCX);
4871                         if (ins->inst_offset)
4872                                 amd64_lea_membase (code, AMD64_RSI, ins->inst_basereg, ins->inst_offset);
4873                         else
4874                                 amd64_mov_reg_reg (code, AMD64_RSI, ins->inst_basereg, 8);
4875                         amd64_lea_membase (code, AMD64_RDI, AMD64_RSP, (3 * 8));
4876                         amd64_mov_reg_imm (code, AMD64_RCX, (size >> 3));
4877                         amd64_cld (code);
4878                         amd64_prefix (code, X86_REP_PREFIX);
4879                         amd64_movsd (code);
4880                         amd64_pop_reg (code, AMD64_RCX);
4881                         amd64_pop_reg (code, AMD64_RSI);
4882                         amd64_pop_reg (code, AMD64_RDI);
4883                         break;
4884                 }
4885                 case OP_GENERIC_CLASS_INIT: {
4886                         static int byte_offset = -1;
4887                         static guint8 bitmask;
4888                         guint8 *jump;
4889
4890                         g_assert (ins->sreg1 == MONO_AMD64_ARG_REG1);
4891
4892                         if (byte_offset < 0)
4893                                 mono_marshal_find_bitfield_offset (MonoVTable, initialized, &byte_offset, &bitmask);
4894
4895                         amd64_test_membase_imm_size (code, ins->sreg1, byte_offset, bitmask, 1);
4896                         jump = code;
4897                         amd64_branch8 (code, X86_CC_NZ, -1, 1);
4898
4899                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, "mono_generic_class_init", FALSE);
4900                         ins->flags |= MONO_INST_GC_CALLSITE;
4901                         ins->backend.pc_offset = code - cfg->native_code;
4902
4903                         x86_patch (jump, code);
4904                         break;
4905                 }
4906
4907                 case OP_X86_LEA:
4908                         amd64_lea_memindex (code, ins->dreg, ins->sreg1, ins->inst_imm, ins->sreg2, ins->backend.shift_amount);
4909                         break;
4910                 case OP_X86_LEA_MEMBASE:
4911                         amd64_lea_membase (code, ins->dreg, ins->sreg1, ins->inst_imm);
4912                         break;
4913                 case OP_X86_XCHG:
4914                         amd64_xchg_reg_reg (code, ins->sreg1, ins->sreg2, 4);
4915                         break;
4916                 case OP_LOCALLOC:
4917                         /* keep alignment */
4918                         amd64_alu_reg_imm (code, X86_ADD, ins->sreg1, MONO_ARCH_FRAME_ALIGNMENT - 1);
4919                         amd64_alu_reg_imm (code, X86_AND, ins->sreg1, ~(MONO_ARCH_FRAME_ALIGNMENT - 1));
4920                         code = mono_emit_stack_alloc (cfg, code, ins);
4921                         amd64_mov_reg_reg (code, ins->dreg, AMD64_RSP, 8);
4922                         if (cfg->param_area)
4923                                 amd64_alu_reg_imm (code, X86_ADD, ins->dreg, cfg->param_area);
4924                         break;
4925                 case OP_LOCALLOC_IMM: {
4926                         guint32 size = ins->inst_imm;
4927                         size = (size + (MONO_ARCH_FRAME_ALIGNMENT - 1)) & ~ (MONO_ARCH_FRAME_ALIGNMENT - 1);
4928
4929                         if (ins->flags & MONO_INST_INIT) {
4930                                 if (size < 64) {
4931                                         int i;
4932
4933                                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, size);
4934                                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
4935
4936                                         for (i = 0; i < size; i += 8)
4937                                                 amd64_mov_membase_reg (code, AMD64_RSP, i, ins->dreg, 8);
4938                                         amd64_mov_reg_reg (code, ins->dreg, AMD64_RSP, 8);                                      
4939                                 } else {
4940                                         amd64_mov_reg_imm (code, ins->dreg, size);
4941                                         ins->sreg1 = ins->dreg;
4942
4943                                         code = mono_emit_stack_alloc (cfg, code, ins);
4944                                         amd64_mov_reg_reg (code, ins->dreg, AMD64_RSP, 8);
4945                                 }
4946                         } else {
4947                                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, size);
4948                                 amd64_mov_reg_reg (code, ins->dreg, AMD64_RSP, 8);
4949                         }
4950                         if (cfg->param_area)
4951                                 amd64_alu_reg_imm (code, X86_ADD, ins->dreg, cfg->param_area);
4952                         break;
4953                 }
4954                 case OP_THROW: {
4955                         amd64_mov_reg_reg (code, AMD64_ARG_REG1, ins->sreg1, 8);
4956                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
4957                                              (gpointer)"mono_arch_throw_exception", FALSE);
4958                         ins->flags |= MONO_INST_GC_CALLSITE;
4959                         ins->backend.pc_offset = code - cfg->native_code;
4960                         break;
4961                 }
4962                 case OP_RETHROW: {
4963                         amd64_mov_reg_reg (code, AMD64_ARG_REG1, ins->sreg1, 8);
4964                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, 
4965                                              (gpointer)"mono_arch_rethrow_exception", FALSE);
4966                         ins->flags |= MONO_INST_GC_CALLSITE;
4967                         ins->backend.pc_offset = code - cfg->native_code;
4968                         break;
4969                 }
4970                 case OP_CALL_HANDLER: 
4971                         /* Align stack */
4972                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 8);
4973                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_BB, ins->inst_target_bb);
4974                         amd64_call_imm (code, 0);
4975                         mono_cfg_add_try_hole (cfg, ins->inst_eh_block, code, bb);
4976                         /* Restore stack alignment */
4977                         amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 8);
4978                         break;
4979                 case OP_START_HANDLER: {
4980                         /* Even though we're saving RSP, use sizeof */
4981                         /* gpointer because spvar is of type IntPtr */
4982                         /* see: mono_create_spvar_for_region */
4983                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
4984                         amd64_mov_membase_reg (code, spvar->inst_basereg, spvar->inst_offset, AMD64_RSP, sizeof(gpointer));
4985
4986                         if ((MONO_BBLOCK_IS_IN_REGION (bb, MONO_REGION_FINALLY) ||
4987                                  MONO_BBLOCK_IS_IN_REGION (bb, MONO_REGION_FINALLY)) &&
4988                                 cfg->param_area) {
4989                                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, ALIGN_TO (cfg->param_area, MONO_ARCH_FRAME_ALIGNMENT));
4990                         }
4991                         break;
4992                 }
4993                 case OP_ENDFINALLY: {
4994                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
4995                         amd64_mov_reg_membase (code, AMD64_RSP, spvar->inst_basereg, spvar->inst_offset, sizeof(gpointer));
4996                         amd64_ret (code);
4997                         break;
4998                 }
4999                 case OP_ENDFILTER: {
5000                         MonoInst *spvar = mono_find_spvar_for_region (cfg, bb->region);
5001                         amd64_mov_reg_membase (code, AMD64_RSP, spvar->inst_basereg, spvar->inst_offset, sizeof(gpointer));
5002                         /* The local allocator will put the result into RAX */
5003                         amd64_ret (code);
5004                         break;
5005                 }
5006                 case OP_GET_EX_OBJ:
5007                         if (ins->dreg != AMD64_RAX)
5008                                 amd64_mov_reg_reg (code, ins->dreg, AMD64_RAX, sizeof (gpointer));
5009                         break;
5010                 case OP_LABEL:
5011                         ins->inst_c0 = code - cfg->native_code;
5012                         break;
5013                 case OP_BR:
5014                         //g_print ("target: %p, next: %p, curr: %p, last: %p\n", ins->inst_target_bb, bb->next_bb, ins, bb->last_ins);
5015                         //if ((ins->inst_target_bb == bb->next_bb) && ins == bb->last_ins)
5016                         //break;
5017                                 if (ins->inst_target_bb->native_offset) {
5018                                         amd64_jump_code (code, cfg->native_code + ins->inst_target_bb->native_offset); 
5019                                 } else {
5020                                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_BB, ins->inst_target_bb);
5021                                         if ((cfg->opt & MONO_OPT_BRANCH) &&
5022                                             x86_is_imm8 (ins->inst_target_bb->max_offset - offset))
5023                                                 x86_jump8 (code, 0);
5024                                         else 
5025                                                 x86_jump32 (code, 0);
5026                         }
5027                         break;
5028                 case OP_BR_REG:
5029                         amd64_jump_reg (code, ins->sreg1);
5030                         break;
5031                 case OP_ICNEQ:
5032                 case OP_ICGE:
5033                 case OP_ICLE:
5034                 case OP_ICGE_UN:
5035                 case OP_ICLE_UN:
5036
5037                 case OP_CEQ:
5038                 case OP_LCEQ:
5039                 case OP_ICEQ:
5040                 case OP_CLT:
5041                 case OP_LCLT:
5042                 case OP_ICLT:
5043                 case OP_CGT:
5044                 case OP_ICGT:
5045                 case OP_LCGT:
5046                 case OP_CLT_UN:
5047                 case OP_LCLT_UN:
5048                 case OP_ICLT_UN:
5049                 case OP_CGT_UN:
5050                 case OP_LCGT_UN:
5051                 case OP_ICGT_UN:
5052                         amd64_set_reg (code, cc_table [mono_opcode_to_cond (ins->opcode)], ins->dreg, cc_signed_table [mono_opcode_to_cond (ins->opcode)]);
5053                         amd64_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
5054                         break;
5055                 case OP_COND_EXC_EQ:
5056                 case OP_COND_EXC_NE_UN:
5057                 case OP_COND_EXC_LT:
5058                 case OP_COND_EXC_LT_UN:
5059                 case OP_COND_EXC_GT:
5060                 case OP_COND_EXC_GT_UN:
5061                 case OP_COND_EXC_GE:
5062                 case OP_COND_EXC_GE_UN:
5063                 case OP_COND_EXC_LE:
5064                 case OP_COND_EXC_LE_UN:
5065                 case OP_COND_EXC_IEQ:
5066                 case OP_COND_EXC_INE_UN:
5067                 case OP_COND_EXC_ILT:
5068                 case OP_COND_EXC_ILT_UN:
5069                 case OP_COND_EXC_IGT:
5070                 case OP_COND_EXC_IGT_UN:
5071                 case OP_COND_EXC_IGE:
5072                 case OP_COND_EXC_IGE_UN:
5073                 case OP_COND_EXC_ILE:
5074                 case OP_COND_EXC_ILE_UN:
5075                         EMIT_COND_SYSTEM_EXCEPTION (cc_table [mono_opcode_to_cond (ins->opcode)], cc_signed_table [mono_opcode_to_cond (ins->opcode)], (const char *)ins->inst_p1);
5076                         break;
5077                 case OP_COND_EXC_OV:
5078                 case OP_COND_EXC_NO:
5079                 case OP_COND_EXC_C:
5080                 case OP_COND_EXC_NC:
5081                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_EQ], 
5082                                                     (ins->opcode < OP_COND_EXC_NE_UN), (const char *)ins->inst_p1);
5083                         break;
5084                 case OP_COND_EXC_IOV:
5085                 case OP_COND_EXC_INO:
5086                 case OP_COND_EXC_IC:
5087                 case OP_COND_EXC_INC:
5088                         EMIT_COND_SYSTEM_EXCEPTION (branch_cc_table [ins->opcode - OP_COND_EXC_IEQ], 
5089                                                     (ins->opcode < OP_COND_EXC_INE_UN), (const char *)ins->inst_p1);
5090                         break;
5091
5092                 /* floating point opcodes */
5093                 case OP_R8CONST: {
5094                         double d = *(double *)ins->inst_p0;
5095
5096                         if ((d == 0.0) && (mono_signbit (d) == 0)) {
5097                                 amd64_sse_xorpd_reg_reg (code, ins->dreg, ins->dreg);
5098                         }
5099                         else {
5100                                 mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_R8, ins->inst_p0);
5101                                 amd64_sse_movsd_reg_membase (code, ins->dreg, AMD64_RIP, 0);
5102                         }
5103                         break;
5104                 }
5105                 case OP_R4CONST: {
5106                         float f = *(float *)ins->inst_p0;
5107
5108                         if ((f == 0.0) && (mono_signbit (f) == 0)) {
5109                                 if (cfg->r4fp)
5110                                         amd64_sse_xorps_reg_reg (code, ins->dreg, ins->dreg);
5111                                 else
5112                                         amd64_sse_xorpd_reg_reg (code, ins->dreg, ins->dreg);
5113                         }
5114                         else {
5115                                 mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_R4, ins->inst_p0);
5116                                 amd64_sse_movss_reg_membase (code, ins->dreg, AMD64_RIP, 0);
5117                                 if (!cfg->r4fp)
5118                                         amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5119                         }
5120                         break;
5121                 }
5122                 case OP_STORER8_MEMBASE_REG:
5123                         amd64_sse_movsd_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1);
5124                         break;
5125                 case OP_LOADR8_MEMBASE:
5126                         amd64_sse_movsd_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5127                         break;
5128                 case OP_STORER4_MEMBASE_REG:
5129                         if (cfg->r4fp) {
5130                                 amd64_sse_movss_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1);
5131                         } else {
5132                                 /* This requires a double->single conversion */
5133                                 amd64_sse_cvtsd2ss_reg_reg (code, MONO_ARCH_FP_SCRATCH_REG, ins->sreg1);
5134                                 amd64_sse_movss_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, MONO_ARCH_FP_SCRATCH_REG);
5135                         }
5136                         break;
5137                 case OP_LOADR4_MEMBASE:
5138                         if (cfg->r4fp) {
5139                                 amd64_sse_movss_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5140                         } else {
5141                                 amd64_sse_movss_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5142                                 amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5143                         }
5144                         break;
5145                 case OP_ICONV_TO_R4:
5146                         if (cfg->r4fp) {
5147                                 amd64_sse_cvtsi2ss_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5148                         } else {
5149                                 amd64_sse_cvtsi2ss_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5150                                 amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5151                         }
5152                         break;
5153                 case OP_ICONV_TO_R8:
5154                         amd64_sse_cvtsi2sd_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5155                         break;
5156                 case OP_LCONV_TO_R4:
5157                         if (cfg->r4fp) {
5158                                 amd64_sse_cvtsi2ss_reg_reg (code, ins->dreg, ins->sreg1);
5159                         } else {
5160                                 amd64_sse_cvtsi2ss_reg_reg (code, ins->dreg, ins->sreg1);
5161                                 amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5162                         }
5163                         break;
5164                 case OP_LCONV_TO_R8:
5165                         amd64_sse_cvtsi2sd_reg_reg (code, ins->dreg, ins->sreg1);
5166                         break;
5167                 case OP_FCONV_TO_R4:
5168                         if (cfg->r4fp) {
5169                                 amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg1);
5170                         } else {
5171                                 amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg1);
5172                                 amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5173                         }
5174                         break;
5175                 case OP_FCONV_TO_I1:
5176                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 1, TRUE);
5177                         break;
5178                 case OP_FCONV_TO_U1:
5179                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 1, FALSE);
5180                         break;
5181                 case OP_FCONV_TO_I2:
5182                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 2, TRUE);
5183                         break;
5184                 case OP_FCONV_TO_U2:
5185                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 2, FALSE);
5186                         break;
5187                 case OP_FCONV_TO_U4:
5188                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 4, FALSE);                  
5189                         break;
5190                 case OP_FCONV_TO_I4:
5191                 case OP_FCONV_TO_I:
5192                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 4, TRUE);
5193                         break;
5194                 case OP_FCONV_TO_I8:
5195                         code = emit_float_to_int (cfg, code, ins->dreg, ins->sreg1, 8, TRUE);
5196                         break;
5197
5198                 case OP_RCONV_TO_I1:
5199                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5200                         amd64_widen_reg (code, ins->dreg, ins->dreg, TRUE, FALSE);
5201                         break;
5202                 case OP_RCONV_TO_U1:
5203                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5204                         amd64_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
5205                         break;
5206                 case OP_RCONV_TO_I2:
5207                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5208                         amd64_widen_reg (code, ins->dreg, ins->dreg, TRUE, TRUE);
5209                         break;
5210                 case OP_RCONV_TO_U2:
5211                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5212                         amd64_widen_reg (code, ins->dreg, ins->dreg, FALSE, TRUE);
5213                         break;
5214                 case OP_RCONV_TO_I4:
5215                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5216                         break;
5217                 case OP_RCONV_TO_U4:
5218                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 4);
5219                         break;
5220                 case OP_RCONV_TO_I8:
5221                         amd64_sse_cvtss2si_reg_reg_size (code, ins->dreg, ins->sreg1, 8);
5222                         break;
5223                 case OP_RCONV_TO_R8:
5224                         amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->sreg1);
5225                         break;
5226                 case OP_RCONV_TO_R4:
5227                         if (ins->dreg != ins->sreg1)
5228                                 amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg1);
5229                         break;
5230
5231                 case OP_LCONV_TO_R_UN: { 
5232                         guint8 *br [2];
5233
5234                         /* Based on gcc code */
5235                         amd64_test_reg_reg (code, ins->sreg1, ins->sreg1);
5236                         br [0] = code; x86_branch8 (code, X86_CC_S, 0, TRUE);
5237
5238                         /* Positive case */
5239                         amd64_sse_cvtsi2sd_reg_reg (code, ins->dreg, ins->sreg1);
5240                         br [1] = code; x86_jump8 (code, 0);
5241                         amd64_patch (br [0], code);
5242
5243                         /* Negative case */
5244                         /* Save to the red zone */
5245                         amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RAX, 8);
5246                         amd64_mov_membase_reg (code, AMD64_RSP, -16, AMD64_RCX, 8);
5247                         amd64_mov_reg_reg (code, AMD64_RCX, ins->sreg1, 8);
5248                         amd64_mov_reg_reg (code, AMD64_RAX, ins->sreg1, 8);
5249                         amd64_alu_reg_imm (code, X86_AND, AMD64_RCX, 1);
5250                         amd64_shift_reg_imm (code, X86_SHR, AMD64_RAX, 1);
5251                         amd64_alu_reg_imm (code, X86_OR, AMD64_RAX, AMD64_RCX);
5252                         amd64_sse_cvtsi2sd_reg_reg (code, ins->dreg, AMD64_RAX);
5253                         amd64_sse_addsd_reg_reg (code, ins->dreg, ins->dreg);
5254                         /* Restore */
5255                         amd64_mov_reg_membase (code, AMD64_RCX, AMD64_RSP, -16, 8);
5256                         amd64_mov_reg_membase (code, AMD64_RAX, AMD64_RSP, -8, 8);
5257                         amd64_patch (br [1], code);
5258                         break;
5259                 }
5260                 case OP_LCONV_TO_OVF_U4:
5261                         amd64_alu_reg_imm (code, X86_CMP, ins->sreg1, 0);
5262                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_LT, TRUE, "OverflowException");
5263                         amd64_mov_reg_reg (code, ins->dreg, ins->sreg1, 8);
5264                         break;
5265                 case OP_LCONV_TO_OVF_I4_UN:
5266                         amd64_alu_reg_imm (code, X86_CMP, ins->sreg1, 0x7fffffff);
5267                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_GT, FALSE, "OverflowException");
5268                         amd64_mov_reg_reg (code, ins->dreg, ins->sreg1, 8);
5269                         break;
5270                 case OP_FMOVE:
5271                         if (ins->dreg != ins->sreg1)
5272                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
5273                         break;
5274                 case OP_RMOVE:
5275                         if (ins->dreg != ins->sreg1)
5276                                 amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg1);
5277                         break;
5278                 case OP_MOVE_F_TO_I4:
5279                         if (cfg->r4fp) {
5280                                 amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 8);
5281                         } else {
5282                                 amd64_sse_cvtsd2ss_reg_reg (code, MONO_ARCH_FP_SCRATCH_REG, ins->sreg1);
5283                                 amd64_movd_reg_xreg_size (code, ins->dreg, MONO_ARCH_FP_SCRATCH_REG, 8);
5284                         }
5285                         break;
5286                 case OP_MOVE_I4_TO_F:
5287                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 8);
5288                         if (!cfg->r4fp)
5289                                 amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5290                         break;
5291                 case OP_MOVE_F_TO_I8:
5292                         amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 8);
5293                         break;
5294                 case OP_MOVE_I8_TO_F:
5295                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 8);
5296                         break;
5297                 case OP_FADD:
5298                         amd64_sse_addsd_reg_reg (code, ins->dreg, ins->sreg2);
5299                         break;
5300                 case OP_FSUB:
5301                         amd64_sse_subsd_reg_reg (code, ins->dreg, ins->sreg2);
5302                         break;          
5303                 case OP_FMUL:
5304                         amd64_sse_mulsd_reg_reg (code, ins->dreg, ins->sreg2);
5305                         break;          
5306                 case OP_FDIV:
5307                         amd64_sse_divsd_reg_reg (code, ins->dreg, ins->sreg2);
5308                         break;          
5309                 case OP_FNEG: {
5310                         static double r8_0 = -0.0;
5311
5312                         g_assert (ins->sreg1 == ins->dreg);
5313                                         
5314                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_R8, &r8_0);
5315                         amd64_sse_xorpd_reg_membase (code, ins->dreg, AMD64_RIP, 0);
5316                         break;
5317                 }
5318                 case OP_SIN:
5319                         EMIT_SSE2_FPFUNC (code, fsin, ins->dreg, ins->sreg1);
5320                         break;          
5321                 case OP_COS:
5322                         EMIT_SSE2_FPFUNC (code, fcos, ins->dreg, ins->sreg1);
5323                         break;          
5324                 case OP_ABS: {
5325                         static guint64 d = 0x7fffffffffffffffUL;
5326
5327                         g_assert (ins->sreg1 == ins->dreg);
5328                                         
5329                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_R8, &d);
5330                         amd64_sse_andpd_reg_membase (code, ins->dreg, AMD64_RIP, 0);
5331                         break;          
5332                 }
5333                 case OP_SQRT:
5334                         EMIT_SSE2_FPFUNC (code, fsqrt, ins->dreg, ins->sreg1);
5335                         break;
5336
5337                 case OP_RADD:
5338                         amd64_sse_addss_reg_reg (code, ins->dreg, ins->sreg2);
5339                         break;
5340                 case OP_RSUB:
5341                         amd64_sse_subss_reg_reg (code, ins->dreg, ins->sreg2);
5342                         break;
5343                 case OP_RMUL:
5344                         amd64_sse_mulss_reg_reg (code, ins->dreg, ins->sreg2);
5345                         break;
5346                 case OP_RDIV:
5347                         amd64_sse_divss_reg_reg (code, ins->dreg, ins->sreg2);
5348                         break;
5349                 case OP_RNEG: {
5350                         static float r4_0 = -0.0;
5351
5352                         g_assert (ins->sreg1 == ins->dreg);
5353
5354                         mono_add_patch_info (cfg, offset, MONO_PATCH_INFO_R4, &r4_0);
5355                         amd64_sse_movss_reg_membase (code, MONO_ARCH_FP_SCRATCH_REG, AMD64_RIP, 0);
5356                         amd64_sse_xorps_reg_reg (code, ins->dreg, MONO_ARCH_FP_SCRATCH_REG);
5357                         break;
5358                 }
5359
5360                 case OP_IMIN:
5361                         g_assert (cfg->opt & MONO_OPT_CMOV);
5362                         g_assert (ins->dreg == ins->sreg1);
5363                         amd64_alu_reg_reg_size (code, X86_CMP, ins->sreg1, ins->sreg2, 4);
5364                         amd64_cmov_reg_size (code, X86_CC_GT, TRUE, ins->dreg, ins->sreg2, 4);
5365                         break;
5366                 case OP_IMIN_UN:
5367                         g_assert (cfg->opt & MONO_OPT_CMOV);
5368                         g_assert (ins->dreg == ins->sreg1);
5369                         amd64_alu_reg_reg_size (code, X86_CMP, ins->sreg1, ins->sreg2, 4);
5370                         amd64_cmov_reg_size (code, X86_CC_GT, FALSE, ins->dreg, ins->sreg2, 4);
5371                         break;
5372                 case OP_IMAX:
5373                         g_assert (cfg->opt & MONO_OPT_CMOV);
5374                         g_assert (ins->dreg == ins->sreg1);
5375                         amd64_alu_reg_reg_size (code, X86_CMP, ins->sreg1, ins->sreg2, 4);
5376                         amd64_cmov_reg_size (code, X86_CC_LT, TRUE, ins->dreg, ins->sreg2, 4);
5377                         break;
5378                 case OP_IMAX_UN:
5379                         g_assert (cfg->opt & MONO_OPT_CMOV);
5380                         g_assert (ins->dreg == ins->sreg1);
5381                         amd64_alu_reg_reg_size (code, X86_CMP, ins->sreg1, ins->sreg2, 4);
5382                         amd64_cmov_reg_size (code, X86_CC_LT, FALSE, ins->dreg, ins->sreg2, 4);
5383                         break;
5384                 case OP_LMIN:
5385                         g_assert (cfg->opt & MONO_OPT_CMOV);
5386                         g_assert (ins->dreg == ins->sreg1);
5387                         amd64_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
5388                         amd64_cmov_reg (code, X86_CC_GT, TRUE, ins->dreg, ins->sreg2);
5389                         break;
5390                 case OP_LMIN_UN:
5391                         g_assert (cfg->opt & MONO_OPT_CMOV);
5392                         g_assert (ins->dreg == ins->sreg1);
5393                         amd64_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
5394                         amd64_cmov_reg (code, X86_CC_GT, FALSE, ins->dreg, ins->sreg2);
5395                         break;
5396                 case OP_LMAX:
5397                         g_assert (cfg->opt & MONO_OPT_CMOV);
5398                         g_assert (ins->dreg == ins->sreg1);
5399                         amd64_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
5400                         amd64_cmov_reg (code, X86_CC_LT, TRUE, ins->dreg, ins->sreg2);
5401                         break;
5402                 case OP_LMAX_UN:
5403                         g_assert (cfg->opt & MONO_OPT_CMOV);
5404                         g_assert (ins->dreg == ins->sreg1);
5405                         amd64_alu_reg_reg (code, X86_CMP, ins->sreg1, ins->sreg2);
5406                         amd64_cmov_reg (code, X86_CC_LT, FALSE, ins->dreg, ins->sreg2);
5407                         break;  
5408                 case OP_X86_FPOP:
5409                         break;          
5410                 case OP_FCOMPARE:
5411                         /* 
5412                          * The two arguments are swapped because the fbranch instructions
5413                          * depend on this for the non-sse case to work.
5414                          */
5415                         amd64_sse_comisd_reg_reg (code, ins->sreg2, ins->sreg1);
5416                         break;
5417                 case OP_RCOMPARE:
5418                         /*
5419                          * FIXME: Get rid of this.
5420                          * The two arguments are swapped because the fbranch instructions
5421                          * depend on this for the non-sse case to work.
5422                          */
5423                         amd64_sse_comiss_reg_reg (code, ins->sreg2, ins->sreg1);
5424                         break;
5425                 case OP_FCNEQ:
5426                 case OP_FCEQ: {
5427                         /* zeroing the register at the start results in 
5428                          * shorter and faster code (we can also remove the widening op)
5429                          */
5430                         guchar *unordered_check;
5431
5432                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5433                         amd64_sse_comisd_reg_reg (code, ins->sreg1, ins->sreg2);
5434                         unordered_check = code;
5435                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5436
5437                         if (ins->opcode == OP_FCEQ) {
5438                                 amd64_set_reg (code, X86_CC_EQ, ins->dreg, FALSE);
5439                                 amd64_patch (unordered_check, code);
5440                         } else {
5441                                 guchar *jump_to_end;
5442                                 amd64_set_reg (code, X86_CC_NE, ins->dreg, FALSE);
5443                                 jump_to_end = code;
5444                                 x86_jump8 (code, 0);
5445                                 amd64_patch (unordered_check, code);
5446                                 amd64_inc_reg (code, ins->dreg);
5447                                 amd64_patch (jump_to_end, code);
5448                         }
5449                         break;
5450                 }
5451                 case OP_FCLT:
5452                 case OP_FCLT_UN: {
5453                         /* zeroing the register at the start results in 
5454                          * shorter and faster code (we can also remove the widening op)
5455                          */
5456                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5457                         amd64_sse_comisd_reg_reg (code, ins->sreg2, ins->sreg1);
5458                         if (ins->opcode == OP_FCLT_UN) {
5459                                 guchar *unordered_check = code;
5460                                 guchar *jump_to_end;
5461                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
5462                                 amd64_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
5463                                 jump_to_end = code;
5464                                 x86_jump8 (code, 0);
5465                                 amd64_patch (unordered_check, code);
5466                                 amd64_inc_reg (code, ins->dreg);
5467                                 amd64_patch (jump_to_end, code);
5468                         } else {
5469                                 amd64_set_reg (code, X86_CC_GT, ins->dreg, FALSE);
5470                         }
5471                         break;
5472                 }
5473                 case OP_FCLE: {
5474                         guchar *unordered_check;
5475                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5476                         amd64_sse_comisd_reg_reg (code, ins->sreg2, ins->sreg1);
5477                         unordered_check = code;
5478                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5479                         amd64_set_reg (code, X86_CC_NB, ins->dreg, FALSE);
5480                         amd64_patch (unordered_check, code);
5481                         break;
5482                 }
5483                 case OP_FCGT:
5484                 case OP_FCGT_UN: {
5485                         /* zeroing the register at the start results in 
5486                          * shorter and faster code (we can also remove the widening op)
5487                          */
5488                         guchar *unordered_check;
5489
5490                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5491                         amd64_sse_comisd_reg_reg (code, ins->sreg2, ins->sreg1);
5492                         if (ins->opcode == OP_FCGT) {
5493                                 unordered_check = code;
5494                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
5495                                 amd64_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
5496                                 amd64_patch (unordered_check, code);
5497                         } else {
5498                                 amd64_set_reg (code, X86_CC_LT, ins->dreg, FALSE);
5499                         }
5500                         break;
5501                 }
5502                 case OP_FCGE: {
5503                         guchar *unordered_check;
5504                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5505                         amd64_sse_comisd_reg_reg (code, ins->sreg2, ins->sreg1);
5506                         unordered_check = code;
5507                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5508                         amd64_set_reg (code, X86_CC_NA, ins->dreg, FALSE);
5509                         amd64_patch (unordered_check, code);
5510                         break;
5511                 }
5512
5513                 case OP_RCEQ:
5514                 case OP_RCGT:
5515                 case OP_RCLT:
5516                 case OP_RCLT_UN:
5517                 case OP_RCGT_UN: {
5518                         int x86_cond;
5519                         gboolean unordered = FALSE;
5520
5521                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5522                         amd64_sse_comiss_reg_reg (code, ins->sreg2, ins->sreg1);
5523
5524                         switch (ins->opcode) {
5525                         case OP_RCEQ:
5526                                 x86_cond = X86_CC_EQ;
5527                                 break;
5528                         case OP_RCGT:
5529                                 x86_cond = X86_CC_LT;
5530                                 break;
5531                         case OP_RCLT:
5532                                 x86_cond = X86_CC_GT;
5533                                 break;
5534                         case OP_RCLT_UN:
5535                                 x86_cond = X86_CC_GT;
5536                                 unordered = TRUE;
5537                                 break;
5538                         case OP_RCGT_UN:
5539                                 x86_cond = X86_CC_LT;
5540                                 unordered = TRUE;
5541                                 break;
5542                         default:
5543                                 g_assert_not_reached ();
5544                                 break;
5545                         }
5546
5547                         if (unordered) {
5548                                 guchar *unordered_check;
5549                                 guchar *jump_to_end;
5550
5551                                 unordered_check = code;
5552                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
5553                                 amd64_set_reg (code, x86_cond, ins->dreg, FALSE);
5554                                 jump_to_end = code;
5555                                 x86_jump8 (code, 0);
5556                                 amd64_patch (unordered_check, code);
5557                                 amd64_inc_reg (code, ins->dreg);
5558                                 amd64_patch (jump_to_end, code);
5559                         } else {
5560                                 amd64_set_reg (code, x86_cond, ins->dreg, FALSE);
5561                         }
5562                         break;
5563                 }
5564                 case OP_FCLT_MEMBASE:
5565                 case OP_FCGT_MEMBASE:
5566                 case OP_FCLT_UN_MEMBASE:
5567                 case OP_FCGT_UN_MEMBASE:
5568                 case OP_FCEQ_MEMBASE: {
5569                         guchar *unordered_check, *jump_to_end;
5570                         int x86_cond;
5571
5572                         amd64_alu_reg_reg (code, X86_XOR, ins->dreg, ins->dreg);
5573                         amd64_sse_comisd_reg_membase (code, ins->sreg1, ins->sreg2, ins->inst_offset);
5574
5575                         switch (ins->opcode) {
5576                         case OP_FCEQ_MEMBASE:
5577                                 x86_cond = X86_CC_EQ;
5578                                 break;
5579                         case OP_FCLT_MEMBASE:
5580                         case OP_FCLT_UN_MEMBASE:
5581                                 x86_cond = X86_CC_LT;
5582                                 break;
5583                         case OP_FCGT_MEMBASE:
5584                         case OP_FCGT_UN_MEMBASE:
5585                                 x86_cond = X86_CC_GT;
5586                                 break;
5587                         default:
5588                                 g_assert_not_reached ();
5589                         }
5590
5591                         unordered_check = code;
5592                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5593                         amd64_set_reg (code, x86_cond, ins->dreg, FALSE);
5594
5595                         switch (ins->opcode) {
5596                         case OP_FCEQ_MEMBASE:
5597                         case OP_FCLT_MEMBASE:
5598                         case OP_FCGT_MEMBASE:
5599                                 amd64_patch (unordered_check, code);
5600                                 break;
5601                         case OP_FCLT_UN_MEMBASE:
5602                         case OP_FCGT_UN_MEMBASE:
5603                                 jump_to_end = code;
5604                                 x86_jump8 (code, 0);
5605                                 amd64_patch (unordered_check, code);
5606                                 amd64_inc_reg (code, ins->dreg);
5607                                 amd64_patch (jump_to_end, code);
5608                                 break;
5609                         default:
5610                                 break;
5611                         }
5612                         break;
5613                 }
5614                 case OP_FBEQ: {
5615                         guchar *jump = code;
5616                         x86_branch8 (code, X86_CC_P, 0, TRUE);
5617                         EMIT_COND_BRANCH (ins, X86_CC_EQ, FALSE);
5618                         amd64_patch (jump, code);
5619                         break;
5620                 }
5621                 case OP_FBNE_UN:
5622                         /* Branch if C013 != 100 */
5623                         /* branch if !ZF or (PF|CF) */
5624                         EMIT_COND_BRANCH (ins, X86_CC_NE, FALSE);
5625                         EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
5626                         EMIT_COND_BRANCH (ins, X86_CC_B, FALSE);
5627                         break;
5628                 case OP_FBLT:
5629                         EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
5630                         break;
5631                 case OP_FBLT_UN:
5632                         EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
5633                         EMIT_COND_BRANCH (ins, X86_CC_GT, FALSE);
5634                         break;
5635                 case OP_FBGT:
5636                 case OP_FBGT_UN:
5637                         if (ins->opcode == OP_FBGT) {
5638                                 guchar *br1;
5639
5640                                 /* skip branch if C1=1 */
5641                                 br1 = code;
5642                                 x86_branch8 (code, X86_CC_P, 0, FALSE);
5643                                 /* branch if (C0 | C3) = 1 */
5644                                 EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
5645                                 amd64_patch (br1, code);
5646                                 break;
5647                         } else {
5648                                 EMIT_COND_BRANCH (ins, X86_CC_LT, FALSE);
5649                         }
5650                         break;
5651                 case OP_FBGE: {
5652                         /* Branch if C013 == 100 or 001 */
5653                         guchar *br1;
5654
5655                         /* skip branch if C1=1 */
5656                         br1 = code;
5657                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5658                         /* branch if (C0 | C3) = 1 */
5659                         EMIT_COND_BRANCH (ins, X86_CC_BE, FALSE);
5660                         amd64_patch (br1, code);
5661                         break;
5662                 }
5663                 case OP_FBGE_UN:
5664                         /* Branch if C013 == 000 */
5665                         EMIT_COND_BRANCH (ins, X86_CC_LE, FALSE);
5666                         break;
5667                 case OP_FBLE: {
5668                         /* Branch if C013=000 or 100 */
5669                         guchar *br1;
5670
5671                         /* skip branch if C1=1 */
5672                         br1 = code;
5673                         x86_branch8 (code, X86_CC_P, 0, FALSE);
5674                         /* branch if C0=0 */
5675                         EMIT_COND_BRANCH (ins, X86_CC_NB, FALSE);
5676                         amd64_patch (br1, code);
5677                         break;
5678                 }
5679                 case OP_FBLE_UN:
5680                         /* Branch if C013 != 001 */
5681                         EMIT_COND_BRANCH (ins, X86_CC_P, FALSE);
5682                         EMIT_COND_BRANCH (ins, X86_CC_GE, FALSE);
5683                         break;
5684                 case OP_CKFINITE:
5685                         /* Transfer value to the fp stack */
5686                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 16);
5687                         amd64_movsd_membase_reg (code, AMD64_RSP, 0, ins->sreg1);
5688                         amd64_fld_membase (code, AMD64_RSP, 0, TRUE);
5689
5690                         amd64_push_reg (code, AMD64_RAX);
5691                         amd64_fxam (code);
5692                         amd64_fnstsw (code);
5693                         amd64_alu_reg_imm (code, X86_AND, AMD64_RAX, 0x4100);
5694                         amd64_alu_reg_imm (code, X86_CMP, AMD64_RAX, X86_FP_C0);
5695                         amd64_pop_reg (code, AMD64_RAX);
5696                         amd64_fstp (code, 0);
5697                         EMIT_COND_SYSTEM_EXCEPTION (X86_CC_EQ, FALSE, "OverflowException");
5698                         amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 16);
5699                         break;
5700                 case OP_TLS_GET: {
5701                         code = mono_amd64_emit_tls_get (code, ins->dreg, ins->inst_offset);
5702                         break;
5703                 }
5704                 case OP_TLS_GET_REG:
5705                         code = emit_tls_get_reg (code, ins->dreg, ins->sreg1);
5706                         break;
5707                 case OP_TLS_SET: {
5708                         code = amd64_emit_tls_set (code, ins->sreg1, ins->inst_offset);
5709                         break;
5710                 }
5711                 case OP_TLS_SET_REG: {
5712                         code = amd64_emit_tls_set_reg (code, ins->sreg1, ins->sreg2);
5713                         break;
5714                 }
5715                 case OP_MEMORY_BARRIER: {
5716                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
5717                                 x86_mfence (code);
5718                         break;
5719                 }
5720                 case OP_ATOMIC_ADD_I4:
5721                 case OP_ATOMIC_ADD_I8: {
5722                         int dreg = ins->dreg;
5723                         guint32 size = (ins->opcode == OP_ATOMIC_ADD_I4) ? 4 : 8;
5724
5725                         if ((dreg == ins->sreg2) || (dreg == ins->inst_basereg))
5726                                 dreg = AMD64_R11;
5727
5728                         amd64_mov_reg_reg (code, dreg, ins->sreg2, size);
5729                         amd64_prefix (code, X86_LOCK_PREFIX);
5730                         amd64_xadd_membase_reg (code, ins->inst_basereg, ins->inst_offset, dreg, size);
5731                         /* dreg contains the old value, add with sreg2 value */
5732                         amd64_alu_reg_reg_size (code, X86_ADD, dreg, ins->sreg2, size);
5733                         
5734                         if (ins->dreg != dreg)
5735                                 amd64_mov_reg_reg (code, ins->dreg, dreg, size);
5736
5737                         break;
5738                 }
5739                 case OP_ATOMIC_EXCHANGE_I4:
5740                 case OP_ATOMIC_EXCHANGE_I8: {
5741                         guint32 size = ins->opcode == OP_ATOMIC_EXCHANGE_I4 ? 4 : 8;
5742
5743                         /* LOCK prefix is implied. */
5744                         amd64_mov_reg_reg (code, GP_SCRATCH_REG, ins->sreg2, size);
5745                         amd64_xchg_membase_reg_size (code, ins->sreg1, ins->inst_offset, GP_SCRATCH_REG, size);
5746                         amd64_mov_reg_reg (code, ins->dreg, GP_SCRATCH_REG, size);
5747                         break;
5748                 }
5749                 case OP_ATOMIC_CAS_I4:
5750                 case OP_ATOMIC_CAS_I8: {
5751                         guint32 size;
5752
5753                         if (ins->opcode == OP_ATOMIC_CAS_I8)
5754                                 size = 8;
5755                         else
5756                                 size = 4;
5757
5758                         /* 
5759                          * See http://msdn.microsoft.com/en-us/magazine/cc302329.aspx for
5760                          * an explanation of how this works.
5761                          */
5762                         g_assert (ins->sreg3 == AMD64_RAX);
5763                         g_assert (ins->sreg1 != AMD64_RAX);
5764                         g_assert (ins->sreg1 != ins->sreg2);
5765
5766                         amd64_prefix (code, X86_LOCK_PREFIX);
5767                         amd64_cmpxchg_membase_reg_size (code, ins->sreg1, ins->inst_offset, ins->sreg2, size);
5768
5769                         if (ins->dreg != AMD64_RAX)
5770                                 amd64_mov_reg_reg (code, ins->dreg, AMD64_RAX, size);
5771                         break;
5772                 }
5773                 case OP_ATOMIC_LOAD_I1: {
5774                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, FALSE);
5775                         break;
5776                 }
5777                 case OP_ATOMIC_LOAD_U1: {
5778                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, FALSE);
5779                         break;
5780                 }
5781                 case OP_ATOMIC_LOAD_I2: {
5782                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, TRUE, TRUE);
5783                         break;
5784                 }
5785                 case OP_ATOMIC_LOAD_U2: {
5786                         amd64_widen_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, FALSE, TRUE);
5787                         break;
5788                 }
5789                 case OP_ATOMIC_LOAD_I4: {
5790                         amd64_movsxd_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5791                         break;
5792                 }
5793                 case OP_ATOMIC_LOAD_U4:
5794                 case OP_ATOMIC_LOAD_I8:
5795                 case OP_ATOMIC_LOAD_U8: {
5796                         amd64_mov_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset, ins->opcode == OP_ATOMIC_LOAD_U4 ? 4 : 8);
5797                         break;
5798                 }
5799                 case OP_ATOMIC_LOAD_R4: {
5800                         amd64_sse_movss_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5801                         amd64_sse_cvtss2sd_reg_reg (code, ins->dreg, ins->dreg);
5802                         break;
5803                 }
5804                 case OP_ATOMIC_LOAD_R8: {
5805                         amd64_sse_movsd_reg_membase (code, ins->dreg, ins->inst_basereg, ins->inst_offset);
5806                         break;
5807                 }
5808                 case OP_ATOMIC_STORE_I1:
5809                 case OP_ATOMIC_STORE_U1:
5810                 case OP_ATOMIC_STORE_I2:
5811                 case OP_ATOMIC_STORE_U2:
5812                 case OP_ATOMIC_STORE_I4:
5813                 case OP_ATOMIC_STORE_U4:
5814                 case OP_ATOMIC_STORE_I8:
5815                 case OP_ATOMIC_STORE_U8: {
5816                         int size;
5817
5818                         switch (ins->opcode) {
5819                         case OP_ATOMIC_STORE_I1:
5820                         case OP_ATOMIC_STORE_U1:
5821                                 size = 1;
5822                                 break;
5823                         case OP_ATOMIC_STORE_I2:
5824                         case OP_ATOMIC_STORE_U2:
5825                                 size = 2;
5826                                 break;
5827                         case OP_ATOMIC_STORE_I4:
5828                         case OP_ATOMIC_STORE_U4:
5829                                 size = 4;
5830                                 break;
5831                         case OP_ATOMIC_STORE_I8:
5832                         case OP_ATOMIC_STORE_U8:
5833                                 size = 8;
5834                                 break;
5835                         }
5836
5837                         amd64_mov_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1, size);
5838
5839                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
5840                                 x86_mfence (code);
5841                         break;
5842                 }
5843                 case OP_ATOMIC_STORE_R4: {
5844                         amd64_sse_cvtsd2ss_reg_reg (code, MONO_ARCH_FP_SCRATCH_REG, ins->sreg1);
5845                         amd64_sse_movss_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, MONO_ARCH_FP_SCRATCH_REG);
5846
5847                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
5848                                 x86_mfence (code);
5849                         break;
5850                 }
5851                 case OP_ATOMIC_STORE_R8: {
5852                         x86_nop (code);
5853                         x86_nop (code);
5854                         amd64_sse_movsd_membase_reg (code, ins->inst_destbasereg, ins->inst_offset, ins->sreg1);
5855                         x86_nop (code);
5856                         x86_nop (code);
5857
5858                         if (ins->backend.memory_barrier_kind == MONO_MEMORY_BARRIER_SEQ)
5859                                 x86_mfence (code);
5860                         break;
5861                 }
5862                 case OP_CARD_TABLE_WBARRIER: {
5863                         int ptr = ins->sreg1;
5864                         int value = ins->sreg2;
5865                         guchar *br = 0;
5866                         int nursery_shift, card_table_shift;
5867                         gpointer card_table_mask;
5868                         size_t nursery_size;
5869
5870                         gpointer card_table = mono_gc_get_card_table (&card_table_shift, &card_table_mask);
5871                         guint64 nursery_start = (guint64)mono_gc_get_nursery (&nursery_shift, &nursery_size);
5872                         guint64 shifted_nursery_start = nursery_start >> nursery_shift;
5873
5874                         /*If either point to the stack we can simply avoid the WB. This happens due to
5875                          * optimizations revealing a stack store that was not visible when op_cardtable was emited.
5876                          */
5877                         if (ins->sreg1 == AMD64_RSP || ins->sreg2 == AMD64_RSP)
5878                                 continue;
5879
5880                         /*
5881                          * We need one register we can clobber, we choose EDX and make sreg1
5882                          * fixed EAX to work around limitations in the local register allocator.
5883                          * sreg2 might get allocated to EDX, but that is not a problem since
5884                          * we use it before clobbering EDX.
5885                          */
5886                         g_assert (ins->sreg1 == AMD64_RAX);
5887
5888                         /*
5889                          * This is the code we produce:
5890                          *
5891                          *   edx = value
5892                          *   edx >>= nursery_shift
5893                          *   cmp edx, (nursery_start >> nursery_shift)
5894                          *   jne done
5895                          *   edx = ptr
5896                          *   edx >>= card_table_shift
5897                          *   edx += cardtable
5898                          *   [edx] = 1
5899                          * done:
5900                          */
5901
5902                         if (mono_gc_card_table_nursery_check ()) {
5903                                 if (value != AMD64_RDX)
5904                                         amd64_mov_reg_reg (code, AMD64_RDX, value, 8);
5905                                 amd64_shift_reg_imm (code, X86_SHR, AMD64_RDX, nursery_shift);
5906                                 if (shifted_nursery_start >> 31) {
5907                                         /*
5908                                          * The value we need to compare against is 64 bits, so we need
5909                                          * another spare register.  We use RBX, which we save and
5910                                          * restore.
5911                                          */
5912                                         amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RBX, 8);
5913                                         amd64_mov_reg_imm (code, AMD64_RBX, shifted_nursery_start);
5914                                         amd64_alu_reg_reg (code, X86_CMP, AMD64_RDX, AMD64_RBX);
5915                                         amd64_mov_reg_membase (code, AMD64_RBX, AMD64_RSP, -8, 8);
5916                                 } else {
5917                                         amd64_alu_reg_imm (code, X86_CMP, AMD64_RDX, shifted_nursery_start);
5918                                 }
5919                                 br = code; x86_branch8 (code, X86_CC_NE, -1, FALSE);
5920                         }
5921                         amd64_mov_reg_reg (code, AMD64_RDX, ptr, 8);
5922                         amd64_shift_reg_imm (code, X86_SHR, AMD64_RDX, card_table_shift);
5923                         if (card_table_mask)
5924                                 amd64_alu_reg_imm (code, X86_AND, AMD64_RDX, (guint32)(guint64)card_table_mask);
5925
5926                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_GC_CARD_TABLE_ADDR, card_table);
5927                         amd64_alu_reg_membase (code, X86_ADD, AMD64_RDX, AMD64_RIP, 0);
5928
5929                         amd64_mov_membase_imm (code, AMD64_RDX, 0, 1, 1);
5930
5931                         if (mono_gc_card_table_nursery_check ())
5932                                 x86_patch (br, code);
5933                         break;
5934                 }
5935 #ifdef MONO_ARCH_SIMD_INTRINSICS
5936                 /* TODO: Some of these IR opcodes are marked as no clobber when they indeed do. */
5937                 case OP_ADDPS:
5938                         amd64_sse_addps_reg_reg (code, ins->sreg1, ins->sreg2);
5939                         break;
5940                 case OP_DIVPS:
5941                         amd64_sse_divps_reg_reg (code, ins->sreg1, ins->sreg2);
5942                         break;
5943                 case OP_MULPS:
5944                         amd64_sse_mulps_reg_reg (code, ins->sreg1, ins->sreg2);
5945                         break;
5946                 case OP_SUBPS:
5947                         amd64_sse_subps_reg_reg (code, ins->sreg1, ins->sreg2);
5948                         break;
5949                 case OP_MAXPS:
5950                         amd64_sse_maxps_reg_reg (code, ins->sreg1, ins->sreg2);
5951                         break;
5952                 case OP_MINPS:
5953                         amd64_sse_minps_reg_reg (code, ins->sreg1, ins->sreg2);
5954                         break;
5955                 case OP_COMPPS:
5956                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
5957                         amd64_sse_cmpps_reg_reg_imm (code, ins->sreg1, ins->sreg2, ins->inst_c0);
5958                         break;
5959                 case OP_ANDPS:
5960                         amd64_sse_andps_reg_reg (code, ins->sreg1, ins->sreg2);
5961                         break;
5962                 case OP_ANDNPS:
5963                         amd64_sse_andnps_reg_reg (code, ins->sreg1, ins->sreg2);
5964                         break;
5965                 case OP_ORPS:
5966                         amd64_sse_orps_reg_reg (code, ins->sreg1, ins->sreg2);
5967                         break;
5968                 case OP_XORPS:
5969                         amd64_sse_xorps_reg_reg (code, ins->sreg1, ins->sreg2);
5970                         break;
5971                 case OP_SQRTPS:
5972                         amd64_sse_sqrtps_reg_reg (code, ins->dreg, ins->sreg1);
5973                         break;
5974                 case OP_RSQRTPS:
5975                         amd64_sse_rsqrtps_reg_reg (code, ins->dreg, ins->sreg1);
5976                         break;
5977                 case OP_RCPPS:
5978                         amd64_sse_rcpps_reg_reg (code, ins->dreg, ins->sreg1);
5979                         break;
5980                 case OP_ADDSUBPS:
5981                         amd64_sse_addsubps_reg_reg (code, ins->sreg1, ins->sreg2);
5982                         break;
5983                 case OP_HADDPS:
5984                         amd64_sse_haddps_reg_reg (code, ins->sreg1, ins->sreg2);
5985                         break;
5986                 case OP_HSUBPS:
5987                         amd64_sse_hsubps_reg_reg (code, ins->sreg1, ins->sreg2);
5988                         break;
5989                 case OP_DUPPS_HIGH:
5990                         amd64_sse_movshdup_reg_reg (code, ins->dreg, ins->sreg1);
5991                         break;
5992                 case OP_DUPPS_LOW:
5993                         amd64_sse_movsldup_reg_reg (code, ins->dreg, ins->sreg1);
5994                         break;
5995
5996                 case OP_PSHUFLEW_HIGH:
5997                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
5998                         amd64_sse_pshufhw_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0);
5999                         break;
6000                 case OP_PSHUFLEW_LOW:
6001                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
6002                         amd64_sse_pshuflw_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0);
6003                         break;
6004                 case OP_PSHUFLED:
6005                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
6006                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0);
6007                         break;
6008                 case OP_SHUFPS:
6009                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0xFF);
6010                         amd64_sse_shufps_reg_reg_imm (code, ins->sreg1, ins->sreg2, ins->inst_c0);
6011                         break;
6012                 case OP_SHUFPD:
6013                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 0x3);
6014                         amd64_sse_shufpd_reg_reg_imm (code, ins->sreg1, ins->sreg2, ins->inst_c0);
6015                         break;
6016
6017                 case OP_ADDPD:
6018                         amd64_sse_addpd_reg_reg (code, ins->sreg1, ins->sreg2);
6019                         break;
6020                 case OP_DIVPD:
6021                         amd64_sse_divpd_reg_reg (code, ins->sreg1, ins->sreg2);
6022                         break;
6023                 case OP_MULPD:
6024                         amd64_sse_mulpd_reg_reg (code, ins->sreg1, ins->sreg2);
6025                         break;
6026                 case OP_SUBPD:
6027                         amd64_sse_subpd_reg_reg (code, ins->sreg1, ins->sreg2);
6028                         break;
6029                 case OP_MAXPD:
6030                         amd64_sse_maxpd_reg_reg (code, ins->sreg1, ins->sreg2);
6031                         break;
6032                 case OP_MINPD:
6033                         amd64_sse_minpd_reg_reg (code, ins->sreg1, ins->sreg2);
6034                         break;
6035                 case OP_COMPPD:
6036                         g_assert (ins->inst_c0 >= 0 && ins->inst_c0 <= 7);
6037                         amd64_sse_cmppd_reg_reg_imm (code, ins->sreg1, ins->sreg2, ins->inst_c0);
6038                         break;
6039                 case OP_ANDPD:
6040                         amd64_sse_andpd_reg_reg (code, ins->sreg1, ins->sreg2);
6041                         break;
6042                 case OP_ANDNPD:
6043                         amd64_sse_andnpd_reg_reg (code, ins->sreg1, ins->sreg2);
6044                         break;
6045                 case OP_ORPD:
6046                         amd64_sse_orpd_reg_reg (code, ins->sreg1, ins->sreg2);
6047                         break;
6048                 case OP_XORPD:
6049                         amd64_sse_xorpd_reg_reg (code, ins->sreg1, ins->sreg2);
6050                         break;
6051                 case OP_SQRTPD:
6052                         amd64_sse_sqrtpd_reg_reg (code, ins->dreg, ins->sreg1);
6053                         break;
6054                 case OP_ADDSUBPD:
6055                         amd64_sse_addsubpd_reg_reg (code, ins->sreg1, ins->sreg2);
6056                         break;
6057                 case OP_HADDPD:
6058                         amd64_sse_haddpd_reg_reg (code, ins->sreg1, ins->sreg2);
6059                         break;
6060                 case OP_HSUBPD:
6061                         amd64_sse_hsubpd_reg_reg (code, ins->sreg1, ins->sreg2);
6062                         break;
6063                 case OP_DUPPD:
6064                         amd64_sse_movddup_reg_reg (code, ins->dreg, ins->sreg1);
6065                         break;
6066
6067                 case OP_EXTRACT_MASK:
6068                         amd64_sse_pmovmskb_reg_reg (code, ins->dreg, ins->sreg1);
6069                         break;
6070
6071                 case OP_PAND:
6072                         amd64_sse_pand_reg_reg (code, ins->sreg1, ins->sreg2);
6073                         break;
6074                 case OP_POR:
6075                         amd64_sse_por_reg_reg (code, ins->sreg1, ins->sreg2);
6076                         break;
6077                 case OP_PXOR:
6078                         amd64_sse_pxor_reg_reg (code, ins->sreg1, ins->sreg2);
6079                         break;
6080
6081                 case OP_PADDB:
6082                         amd64_sse_paddb_reg_reg (code, ins->sreg1, ins->sreg2);
6083                         break;
6084                 case OP_PADDW:
6085                         amd64_sse_paddw_reg_reg (code, ins->sreg1, ins->sreg2);
6086                         break;
6087                 case OP_PADDD:
6088                         amd64_sse_paddd_reg_reg (code, ins->sreg1, ins->sreg2);
6089                         break;
6090                 case OP_PADDQ:
6091                         amd64_sse_paddq_reg_reg (code, ins->sreg1, ins->sreg2);
6092                         break;
6093
6094                 case OP_PSUBB:
6095                         amd64_sse_psubb_reg_reg (code, ins->sreg1, ins->sreg2);
6096                         break;
6097                 case OP_PSUBW:
6098                         amd64_sse_psubw_reg_reg (code, ins->sreg1, ins->sreg2);
6099                         break;
6100                 case OP_PSUBD:
6101                         amd64_sse_psubd_reg_reg (code, ins->sreg1, ins->sreg2);
6102                         break;
6103                 case OP_PSUBQ:
6104                         amd64_sse_psubq_reg_reg (code, ins->sreg1, ins->sreg2);
6105                         break;
6106
6107                 case OP_PMAXB_UN:
6108                         amd64_sse_pmaxub_reg_reg (code, ins->sreg1, ins->sreg2);
6109                         break;
6110                 case OP_PMAXW_UN:
6111                         amd64_sse_pmaxuw_reg_reg (code, ins->sreg1, ins->sreg2);
6112                         break;
6113                 case OP_PMAXD_UN:
6114                         amd64_sse_pmaxud_reg_reg (code, ins->sreg1, ins->sreg2);
6115                         break;
6116                 
6117                 case OP_PMAXB:
6118                         amd64_sse_pmaxsb_reg_reg (code, ins->sreg1, ins->sreg2);
6119                         break;
6120                 case OP_PMAXW:
6121                         amd64_sse_pmaxsw_reg_reg (code, ins->sreg1, ins->sreg2);
6122                         break;
6123                 case OP_PMAXD:
6124                         amd64_sse_pmaxsd_reg_reg (code, ins->sreg1, ins->sreg2);
6125                         break;
6126
6127                 case OP_PAVGB_UN:
6128                         amd64_sse_pavgb_reg_reg (code, ins->sreg1, ins->sreg2);
6129                         break;
6130                 case OP_PAVGW_UN:
6131                         amd64_sse_pavgw_reg_reg (code, ins->sreg1, ins->sreg2);
6132                         break;
6133
6134                 case OP_PMINB_UN:
6135                         amd64_sse_pminub_reg_reg (code, ins->sreg1, ins->sreg2);
6136                         break;
6137                 case OP_PMINW_UN:
6138                         amd64_sse_pminuw_reg_reg (code, ins->sreg1, ins->sreg2);
6139                         break;
6140                 case OP_PMIND_UN:
6141                         amd64_sse_pminud_reg_reg (code, ins->sreg1, ins->sreg2);
6142                         break;
6143
6144                 case OP_PMINB:
6145                         amd64_sse_pminsb_reg_reg (code, ins->sreg1, ins->sreg2);
6146                         break;
6147                 case OP_PMINW:
6148                         amd64_sse_pminsw_reg_reg (code, ins->sreg1, ins->sreg2);
6149                         break;
6150                 case OP_PMIND:
6151                         amd64_sse_pminsd_reg_reg (code, ins->sreg1, ins->sreg2);
6152                         break;
6153
6154                 case OP_PCMPEQB:
6155                         amd64_sse_pcmpeqb_reg_reg (code, ins->sreg1, ins->sreg2);
6156                         break;
6157                 case OP_PCMPEQW:
6158                         amd64_sse_pcmpeqw_reg_reg (code, ins->sreg1, ins->sreg2);
6159                         break;
6160                 case OP_PCMPEQD:
6161                         amd64_sse_pcmpeqd_reg_reg (code, ins->sreg1, ins->sreg2);
6162                         break;
6163                 case OP_PCMPEQQ:
6164                         amd64_sse_pcmpeqq_reg_reg (code, ins->sreg1, ins->sreg2);
6165                         break;
6166
6167                 case OP_PCMPGTB:
6168                         amd64_sse_pcmpgtb_reg_reg (code, ins->sreg1, ins->sreg2);
6169                         break;
6170                 case OP_PCMPGTW:
6171                         amd64_sse_pcmpgtw_reg_reg (code, ins->sreg1, ins->sreg2);
6172                         break;
6173                 case OP_PCMPGTD:
6174                         amd64_sse_pcmpgtd_reg_reg (code, ins->sreg1, ins->sreg2);
6175                         break;
6176                 case OP_PCMPGTQ:
6177                         amd64_sse_pcmpgtq_reg_reg (code, ins->sreg1, ins->sreg2);
6178                         break;
6179
6180                 case OP_PSUM_ABS_DIFF:
6181                         amd64_sse_psadbw_reg_reg (code, ins->sreg1, ins->sreg2);
6182                         break;
6183
6184                 case OP_UNPACK_LOWB:
6185                         amd64_sse_punpcklbw_reg_reg (code, ins->sreg1, ins->sreg2);
6186                         break;
6187                 case OP_UNPACK_LOWW:
6188                         amd64_sse_punpcklwd_reg_reg (code, ins->sreg1, ins->sreg2);
6189                         break;
6190                 case OP_UNPACK_LOWD:
6191                         amd64_sse_punpckldq_reg_reg (code, ins->sreg1, ins->sreg2);
6192                         break;
6193                 case OP_UNPACK_LOWQ:
6194                         amd64_sse_punpcklqdq_reg_reg (code, ins->sreg1, ins->sreg2);
6195                         break;
6196                 case OP_UNPACK_LOWPS:
6197                         amd64_sse_unpcklps_reg_reg (code, ins->sreg1, ins->sreg2);
6198                         break;
6199                 case OP_UNPACK_LOWPD:
6200                         amd64_sse_unpcklpd_reg_reg (code, ins->sreg1, ins->sreg2);
6201                         break;
6202
6203                 case OP_UNPACK_HIGHB:
6204                         amd64_sse_punpckhbw_reg_reg (code, ins->sreg1, ins->sreg2);
6205                         break;
6206                 case OP_UNPACK_HIGHW:
6207                         amd64_sse_punpckhwd_reg_reg (code, ins->sreg1, ins->sreg2);
6208                         break;
6209                 case OP_UNPACK_HIGHD:
6210                         amd64_sse_punpckhdq_reg_reg (code, ins->sreg1, ins->sreg2);
6211                         break;
6212                 case OP_UNPACK_HIGHQ:
6213                         amd64_sse_punpckhqdq_reg_reg (code, ins->sreg1, ins->sreg2);
6214                         break;
6215                 case OP_UNPACK_HIGHPS:
6216                         amd64_sse_unpckhps_reg_reg (code, ins->sreg1, ins->sreg2);
6217                         break;
6218                 case OP_UNPACK_HIGHPD:
6219                         amd64_sse_unpckhpd_reg_reg (code, ins->sreg1, ins->sreg2);
6220                         break;
6221
6222                 case OP_PACKW:
6223                         amd64_sse_packsswb_reg_reg (code, ins->sreg1, ins->sreg2);
6224                         break;
6225                 case OP_PACKD:
6226                         amd64_sse_packssdw_reg_reg (code, ins->sreg1, ins->sreg2);
6227                         break;
6228                 case OP_PACKW_UN:
6229                         amd64_sse_packuswb_reg_reg (code, ins->sreg1, ins->sreg2);
6230                         break;
6231                 case OP_PACKD_UN:
6232                         amd64_sse_packusdw_reg_reg (code, ins->sreg1, ins->sreg2);
6233                         break;
6234
6235                 case OP_PADDB_SAT_UN:
6236                         amd64_sse_paddusb_reg_reg (code, ins->sreg1, ins->sreg2);
6237                         break;
6238                 case OP_PSUBB_SAT_UN:
6239                         amd64_sse_psubusb_reg_reg (code, ins->sreg1, ins->sreg2);
6240                         break;
6241                 case OP_PADDW_SAT_UN:
6242                         amd64_sse_paddusw_reg_reg (code, ins->sreg1, ins->sreg2);
6243                         break;
6244                 case OP_PSUBW_SAT_UN:
6245                         amd64_sse_psubusw_reg_reg (code, ins->sreg1, ins->sreg2);
6246                         break;
6247
6248                 case OP_PADDB_SAT:
6249                         amd64_sse_paddsb_reg_reg (code, ins->sreg1, ins->sreg2);
6250                         break;
6251                 case OP_PSUBB_SAT:
6252                         amd64_sse_psubsb_reg_reg (code, ins->sreg1, ins->sreg2);
6253                         break;
6254                 case OP_PADDW_SAT:
6255                         amd64_sse_paddsw_reg_reg (code, ins->sreg1, ins->sreg2);
6256                         break;
6257                 case OP_PSUBW_SAT:
6258                         amd64_sse_psubsw_reg_reg (code, ins->sreg1, ins->sreg2);
6259                         break;
6260                         
6261                 case OP_PMULW:
6262                         amd64_sse_pmullw_reg_reg (code, ins->sreg1, ins->sreg2);
6263                         break;
6264                 case OP_PMULD:
6265                         amd64_sse_pmulld_reg_reg (code, ins->sreg1, ins->sreg2);
6266                         break;
6267                 case OP_PMULQ:
6268                         amd64_sse_pmuludq_reg_reg (code, ins->sreg1, ins->sreg2);
6269                         break;
6270                 case OP_PMULW_HIGH_UN:
6271                         amd64_sse_pmulhuw_reg_reg (code, ins->sreg1, ins->sreg2);
6272                         break;
6273                 case OP_PMULW_HIGH:
6274                         amd64_sse_pmulhw_reg_reg (code, ins->sreg1, ins->sreg2);
6275                         break;
6276
6277                 case OP_PSHRW:
6278                         amd64_sse_psrlw_reg_imm (code, ins->dreg, ins->inst_imm);
6279                         break;
6280                 case OP_PSHRW_REG:
6281                         amd64_sse_psrlw_reg_reg (code, ins->dreg, ins->sreg2);
6282                         break;
6283
6284                 case OP_PSARW:
6285                         amd64_sse_psraw_reg_imm (code, ins->dreg, ins->inst_imm);
6286                         break;
6287                 case OP_PSARW_REG:
6288                         amd64_sse_psraw_reg_reg (code, ins->dreg, ins->sreg2);
6289                         break;
6290
6291                 case OP_PSHLW:
6292                         amd64_sse_psllw_reg_imm (code, ins->dreg, ins->inst_imm);
6293                         break;
6294                 case OP_PSHLW_REG:
6295                         amd64_sse_psllw_reg_reg (code, ins->dreg, ins->sreg2);
6296                         break;
6297
6298                 case OP_PSHRD:
6299                         amd64_sse_psrld_reg_imm (code, ins->dreg, ins->inst_imm);
6300                         break;
6301                 case OP_PSHRD_REG:
6302                         amd64_sse_psrld_reg_reg (code, ins->dreg, ins->sreg2);
6303                         break;
6304
6305                 case OP_PSARD:
6306                         amd64_sse_psrad_reg_imm (code, ins->dreg, ins->inst_imm);
6307                         break;
6308                 case OP_PSARD_REG:
6309                         amd64_sse_psrad_reg_reg (code, ins->dreg, ins->sreg2);
6310                         break;
6311
6312                 case OP_PSHLD:
6313                         amd64_sse_pslld_reg_imm (code, ins->dreg, ins->inst_imm);
6314                         break;
6315                 case OP_PSHLD_REG:
6316                         amd64_sse_pslld_reg_reg (code, ins->dreg, ins->sreg2);
6317                         break;
6318
6319                 case OP_PSHRQ:
6320                         amd64_sse_psrlq_reg_imm (code, ins->dreg, ins->inst_imm);
6321                         break;
6322                 case OP_PSHRQ_REG:
6323                         amd64_sse_psrlq_reg_reg (code, ins->dreg, ins->sreg2);
6324                         break;
6325                 
6326                 /*TODO: This is appart of the sse spec but not added
6327                 case OP_PSARQ:
6328                         amd64_sse_psraq_reg_imm (code, ins->dreg, ins->inst_imm);
6329                         break;
6330                 case OP_PSARQ_REG:
6331                         amd64_sse_psraq_reg_reg (code, ins->dreg, ins->sreg2);
6332                         break;  
6333                 */
6334         
6335                 case OP_PSHLQ:
6336                         amd64_sse_psllq_reg_imm (code, ins->dreg, ins->inst_imm);
6337                         break;
6338                 case OP_PSHLQ_REG:
6339                         amd64_sse_psllq_reg_reg (code, ins->dreg, ins->sreg2);
6340                         break;  
6341                 case OP_CVTDQ2PD:
6342                         amd64_sse_cvtdq2pd_reg_reg (code, ins->dreg, ins->sreg1);
6343                         break;
6344                 case OP_CVTDQ2PS:
6345                         amd64_sse_cvtdq2ps_reg_reg (code, ins->dreg, ins->sreg1);
6346                         break;
6347                 case OP_CVTPD2DQ:
6348                         amd64_sse_cvtpd2dq_reg_reg (code, ins->dreg, ins->sreg1);
6349                         break;
6350                 case OP_CVTPD2PS:
6351                         amd64_sse_cvtpd2ps_reg_reg (code, ins->dreg, ins->sreg1);
6352                         break;
6353                 case OP_CVTPS2DQ:
6354                         amd64_sse_cvtps2dq_reg_reg (code, ins->dreg, ins->sreg1);
6355                         break;
6356                 case OP_CVTPS2PD:
6357                         amd64_sse_cvtps2pd_reg_reg (code, ins->dreg, ins->sreg1);
6358                         break;
6359                 case OP_CVTTPD2DQ:
6360                         amd64_sse_cvttpd2dq_reg_reg (code, ins->dreg, ins->sreg1);
6361                         break;
6362                 case OP_CVTTPS2DQ:
6363                         amd64_sse_cvttps2dq_reg_reg (code, ins->dreg, ins->sreg1);
6364                         break;
6365
6366                 case OP_ICONV_TO_X:
6367                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 4);
6368                         break;
6369                 case OP_EXTRACT_I4:
6370                         amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 4);
6371                         break;
6372                 case OP_EXTRACT_I8:
6373                         if (ins->inst_c0) {
6374                                 amd64_movhlps_reg_reg (code, MONO_ARCH_FP_SCRATCH_REG, ins->sreg1);
6375                                 amd64_movd_reg_xreg_size (code, ins->dreg, MONO_ARCH_FP_SCRATCH_REG, 8);
6376                         } else {
6377                                 amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 8);
6378                         }
6379                         break;
6380                 case OP_EXTRACT_I1:
6381                 case OP_EXTRACT_U1:
6382                         amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 4);
6383                         if (ins->inst_c0)
6384                                 amd64_shift_reg_imm (code, X86_SHR, ins->dreg, ins->inst_c0 * 8);
6385                         amd64_widen_reg (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I1, FALSE);
6386                         break;
6387                 case OP_EXTRACT_I2:
6388                 case OP_EXTRACT_U2:
6389                         /*amd64_movd_reg_xreg_size (code, ins->dreg, ins->sreg1, 4);
6390                         if (ins->inst_c0)
6391                                 amd64_shift_reg_imm_size (code, X86_SHR, ins->dreg, 16, 4);*/
6392                         amd64_sse_pextrw_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0);
6393                         amd64_widen_reg_size (code, ins->dreg, ins->dreg, ins->opcode == OP_EXTRACT_I2, TRUE, 4);
6394                         break;
6395                 case OP_EXTRACT_R8:
6396                         if (ins->inst_c0)
6397                                 amd64_movhlps_reg_reg (code, ins->dreg, ins->sreg1);
6398                         else
6399                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
6400                         break;
6401                 case OP_INSERT_I2:
6402                         amd64_sse_pinsrw_reg_reg_imm (code, ins->sreg1, ins->sreg2, ins->inst_c0);
6403                         break;
6404                 case OP_EXTRACTX_U2:
6405                         amd64_sse_pextrw_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0);
6406                         break;
6407                 case OP_INSERTX_U1_SLOW:
6408                         /*sreg1 is the extracted ireg (scratch)
6409                         /sreg2 is the to be inserted ireg (scratch)
6410                         /dreg is the xreg to receive the value*/
6411
6412                         /*clear the bits from the extracted word*/
6413                         amd64_alu_reg_imm (code, X86_AND, ins->sreg1, ins->inst_c0 & 1 ? 0x00FF : 0xFF00);
6414                         /*shift the value to insert if needed*/
6415                         if (ins->inst_c0 & 1)
6416                                 amd64_shift_reg_imm_size (code, X86_SHL, ins->sreg2, 8, 4);
6417                         /*join them together*/
6418                         amd64_alu_reg_reg (code, X86_OR, ins->sreg1, ins->sreg2);
6419                         amd64_sse_pinsrw_reg_reg_imm (code, ins->dreg, ins->sreg1, ins->inst_c0 / 2);
6420                         break;
6421                 case OP_INSERTX_I4_SLOW:
6422                         amd64_sse_pinsrw_reg_reg_imm (code, ins->dreg, ins->sreg2, ins->inst_c0 * 2);
6423                         amd64_shift_reg_imm (code, X86_SHR, ins->sreg2, 16);
6424                         amd64_sse_pinsrw_reg_reg_imm (code, ins->dreg, ins->sreg2, ins->inst_c0 * 2 + 1);
6425                         break;
6426                 case OP_INSERTX_I8_SLOW:
6427                         amd64_movd_xreg_reg_size(code, MONO_ARCH_FP_SCRATCH_REG, ins->sreg2, 8);
6428                         if (ins->inst_c0)
6429                                 amd64_movlhps_reg_reg (code, ins->dreg, MONO_ARCH_FP_SCRATCH_REG);
6430                         else
6431                                 amd64_sse_movsd_reg_reg (code, ins->dreg, MONO_ARCH_FP_SCRATCH_REG);
6432                         break;
6433
6434                 case OP_INSERTX_R4_SLOW:
6435                         switch (ins->inst_c0) {
6436                         case 0:
6437                                 if (cfg->r4fp)
6438                                         amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg2);
6439                                 else
6440                                         amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg2);
6441                                 break;
6442                         case 1:
6443                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(1, 0, 2, 3));
6444                                 if (cfg->r4fp)
6445                                         amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg2);
6446                                 else
6447                                         amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg2);
6448                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(1, 0, 2, 3));
6449                                 break;
6450                         case 2:
6451                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(2, 1, 0, 3));
6452                                 if (cfg->r4fp)
6453                                         amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg2);
6454                                 else
6455                                         amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg2);
6456                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(2, 1, 0, 3));
6457                                 break;
6458                         case 3:
6459                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(3, 1, 2, 0));
6460                                 if (cfg->r4fp)
6461                                         amd64_sse_movss_reg_reg (code, ins->dreg, ins->sreg2);
6462                                 else
6463                                         amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->sreg2);
6464                                 amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, mono_simd_shuffle_mask(3, 1, 2, 0));
6465                                 break;
6466                         }
6467                         break;
6468                 case OP_INSERTX_R8_SLOW:
6469                         if (ins->inst_c0)
6470                                 amd64_movlhps_reg_reg (code, ins->dreg, ins->sreg2);
6471                         else
6472                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg2);
6473                         break;
6474                 case OP_STOREX_MEMBASE_REG:
6475                 case OP_STOREX_MEMBASE:
6476                         amd64_sse_movups_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
6477                         break;
6478                 case OP_LOADX_MEMBASE:
6479                         amd64_sse_movups_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
6480                         break;
6481                 case OP_LOADX_ALIGNED_MEMBASE:
6482                         amd64_sse_movaps_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
6483                         break;
6484                 case OP_STOREX_ALIGNED_MEMBASE_REG:
6485                         amd64_sse_movaps_membase_reg (code, ins->dreg, ins->inst_offset, ins->sreg1);
6486                         break;
6487                 case OP_STOREX_NTA_MEMBASE_REG:
6488                         amd64_sse_movntps_reg_membase (code, ins->dreg, ins->sreg1, ins->inst_offset);
6489                         break;
6490                 case OP_PREFETCH_MEMBASE:
6491                         amd64_sse_prefetch_reg_membase (code, ins->backend.arg_info, ins->sreg1, ins->inst_offset);
6492                         break;
6493
6494                 case OP_XMOVE:
6495                         /*FIXME the peephole pass should have killed this*/
6496                         if (ins->dreg != ins->sreg1)
6497                                 amd64_sse_movaps_reg_reg (code, ins->dreg, ins->sreg1);
6498                         break;          
6499                 case OP_XZERO:
6500                         amd64_sse_pxor_reg_reg (code, ins->dreg, ins->dreg);
6501                         break;
6502                 case OP_ICONV_TO_R4_RAW:
6503                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 4);
6504                         break;
6505
6506                 case OP_FCONV_TO_R8_X:
6507                         amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
6508                         break;
6509
6510                 case OP_XCONV_R8_TO_I4:
6511                         amd64_sse_cvttsd2si_reg_xreg_size (code, ins->dreg, ins->sreg1, 4);
6512                         switch (ins->backend.source_opcode) {
6513                         case OP_FCONV_TO_I1:
6514                                 amd64_widen_reg (code, ins->dreg, ins->dreg, TRUE, FALSE);
6515                                 break;
6516                         case OP_FCONV_TO_U1:
6517                                 amd64_widen_reg (code, ins->dreg, ins->dreg, FALSE, FALSE);
6518                                 break;
6519                         case OP_FCONV_TO_I2:
6520                                 amd64_widen_reg (code, ins->dreg, ins->dreg, TRUE, TRUE);
6521                                 break;
6522                         case OP_FCONV_TO_U2:
6523                                 amd64_widen_reg (code, ins->dreg, ins->dreg, FALSE, TRUE);
6524                                 break;
6525                         }                       
6526                         break;
6527
6528                 case OP_EXPAND_I2:
6529                         amd64_sse_pinsrw_reg_reg_imm (code, ins->dreg, ins->sreg1, 0);
6530                         amd64_sse_pinsrw_reg_reg_imm (code, ins->dreg, ins->sreg1, 1);
6531                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, 0);
6532                         break;
6533                 case OP_EXPAND_I4:
6534                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 4);
6535                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, 0);
6536                         break;
6537                 case OP_EXPAND_I8:
6538                         amd64_movd_xreg_reg_size (code, ins->dreg, ins->sreg1, 8);
6539                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, 0x44);
6540                         break;
6541                 case OP_EXPAND_R4:
6542                         if (cfg->r4fp) {
6543                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
6544                         } else {
6545                                 amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
6546                                 amd64_sse_cvtsd2ss_reg_reg (code, ins->dreg, ins->dreg);
6547                         }
6548                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, 0);
6549                         break;
6550                 case OP_EXPAND_R8:
6551                         amd64_sse_movsd_reg_reg (code, ins->dreg, ins->sreg1);
6552                         amd64_sse_pshufd_reg_reg_imm (code, ins->dreg, ins->dreg, 0x44);
6553                         break;
6554 #endif
6555                 case OP_LIVERANGE_START: {
6556                         if (cfg->verbose_level > 1)
6557                                 printf ("R%d START=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
6558                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_start = code - cfg->native_code;
6559                         break;
6560                 }
6561                 case OP_LIVERANGE_END: {
6562                         if (cfg->verbose_level > 1)
6563                                 printf ("R%d END=0x%x\n", MONO_VARINFO (cfg, ins->inst_c0)->vreg, (int)(code - cfg->native_code));
6564                         MONO_VARINFO (cfg, ins->inst_c0)->live_range_end = code - cfg->native_code;
6565                         break;
6566                 }
6567                 case OP_GC_SAFE_POINT: {
6568                         guint8 *br [1];
6569
6570                         g_assert (mono_threads_is_coop_enabled ());
6571
6572                         amd64_test_membase_imm_size (code, ins->sreg1, 0, 1, 4);
6573                         br[0] = code; x86_branch8 (code, X86_CC_EQ, 0, FALSE);
6574                         code = emit_call (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, "mono_threads_state_poll", FALSE);
6575                         amd64_patch (br[0], code);
6576                         break;
6577                 }
6578
6579                 case OP_GC_LIVENESS_DEF:
6580                 case OP_GC_LIVENESS_USE:
6581                 case OP_GC_PARAM_SLOT_LIVENESS_DEF:
6582                         ins->backend.pc_offset = code - cfg->native_code;
6583                         break;
6584                 case OP_GC_SPILL_SLOT_LIVENESS_DEF:
6585                         ins->backend.pc_offset = code - cfg->native_code;
6586                         bb->spill_slot_defs = g_slist_prepend_mempool (cfg->mempool, bb->spill_slot_defs, ins);
6587                         break;
6588                 case OP_GET_LAST_ERROR:
6589                         emit_get_last_error(code, ins->dreg);
6590                         break;
6591                 default:
6592                         g_warning ("unknown opcode %s in %s()\n", mono_inst_name (ins->opcode), __FUNCTION__);
6593                         g_assert_not_reached ();
6594                 }
6595
6596                 if ((code - cfg->native_code - offset) > max_len) {
6597                         g_warning ("wrong maximal instruction length of instruction %s (expected %d, got %ld)",
6598                                    mono_inst_name (ins->opcode), max_len, code - cfg->native_code - offset);
6599                         g_assert_not_reached ();
6600                 }
6601         }
6602
6603         cfg->code_len = code - cfg->native_code;
6604 }
6605
6606 #endif /* DISABLE_JIT */
6607
6608 void
6609 mono_arch_register_lowlevel_calls (void)
6610 {
6611         /* The signature doesn't matter */
6612         mono_register_jit_icall (mono_amd64_throw_exception, "mono_amd64_throw_exception", mono_create_icall_signature ("void"), TRUE);
6613 }
6614
6615 void
6616 mono_arch_patch_code_new (MonoCompile *cfg, MonoDomain *domain, guint8 *code, MonoJumpInfo *ji, gpointer target)
6617 {
6618         unsigned char *ip = ji->ip.i + code;
6619
6620         /*
6621          * Debug code to help track down problems where the target of a near call is
6622          * is not valid.
6623          */
6624         if (amd64_is_near_call (ip)) {
6625                 gint64 disp = (guint8*)target - (guint8*)ip;
6626
6627                 if (!amd64_is_imm32 (disp)) {
6628                         printf ("TYPE: %d\n", ji->type);
6629                         switch (ji->type) {
6630                         case MONO_PATCH_INFO_INTERNAL_METHOD:
6631                                 printf ("V: %s\n", ji->data.name);
6632                                 break;
6633                         case MONO_PATCH_INFO_METHOD_JUMP:
6634                         case MONO_PATCH_INFO_METHOD:
6635                                 printf ("V: %s\n", ji->data.method->name);
6636                                 break;
6637                         default:
6638                                 break;
6639                         }
6640                 }
6641         }
6642
6643         amd64_patch (ip, (gpointer)target);
6644 }
6645
6646 #ifndef DISABLE_JIT
6647
6648 static int
6649 get_max_epilog_size (MonoCompile *cfg)
6650 {
6651         int max_epilog_size = 16;
6652         
6653         if (cfg->method->save_lmf)
6654                 max_epilog_size += 256;
6655         
6656         if (mono_jit_trace_calls != NULL)
6657                 max_epilog_size += 50;
6658
6659         if (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE)
6660                 max_epilog_size += 50;
6661
6662         max_epilog_size += (AMD64_NREG * 2);
6663
6664         return max_epilog_size;
6665 }
6666
6667 /*
6668  * This macro is used for testing whenever the unwinder works correctly at every point
6669  * where an async exception can happen.
6670  */
6671 /* This will generate a SIGSEGV at the given point in the code */
6672 #define async_exc_point(code) do { \
6673     if (mono_inject_async_exc_method && mono_method_desc_full_match (mono_inject_async_exc_method, cfg->method)) { \
6674          if (cfg->arch.async_point_count == mono_inject_async_exc_pos) \
6675              amd64_mov_reg_mem (code, AMD64_RAX, 0, 4); \
6676          cfg->arch.async_point_count ++; \
6677     } \
6678 } while (0)
6679
6680 guint8 *
6681 mono_arch_emit_prolog (MonoCompile *cfg)
6682 {
6683         MonoMethod *method = cfg->method;
6684         MonoBasicBlock *bb;
6685         MonoMethodSignature *sig;
6686         MonoInst *ins;
6687         int alloc_size, pos, i, cfa_offset, quad, max_epilog_size, save_area_offset;
6688         guint8 *code;
6689         CallInfo *cinfo;
6690         MonoInst *lmf_var = cfg->lmf_var;
6691         gboolean args_clobbered = FALSE;
6692         gboolean trace = FALSE;
6693
6694         cfg->code_size = MAX (cfg->header->code_size * 4, 1024);
6695
6696         code = cfg->native_code = (unsigned char *)g_malloc (cfg->code_size);
6697
6698         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
6699                 trace = TRUE;
6700
6701         /* Amount of stack space allocated by register saving code */
6702         pos = 0;
6703
6704         /* Offset between RSP and the CFA */
6705         cfa_offset = 0;
6706
6707         /* 
6708          * The prolog consists of the following parts:
6709          * FP present:
6710          * - push rbp, mov rbp, rsp
6711          * - save callee saved regs using pushes
6712          * - allocate frame
6713          * - save rgctx if needed
6714          * - save lmf if needed
6715          * FP not present:
6716          * - allocate frame
6717          * - save rgctx if needed
6718          * - save lmf if needed
6719          * - save callee saved regs using moves
6720          */
6721
6722         // CFA = sp + 8
6723         cfa_offset = 8;
6724         mono_emit_unwind_op_def_cfa (cfg, code, AMD64_RSP, 8);
6725         // IP saved at CFA - 8
6726         mono_emit_unwind_op_offset (cfg, code, AMD64_RIP, -cfa_offset);
6727         async_exc_point (code);
6728         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
6729
6730         if (!cfg->arch.omit_fp) {
6731                 amd64_push_reg (code, AMD64_RBP);
6732                 cfa_offset += 8;
6733                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
6734                 mono_emit_unwind_op_offset (cfg, code, AMD64_RBP, - cfa_offset);
6735                 async_exc_point (code);
6736 #ifdef TARGET_WIN32
6737                 mono_arch_unwindinfo_add_push_nonvol (&cfg->arch.unwindinfo, cfg->native_code, code, AMD64_RBP);
6738 #endif
6739                 /* These are handled automatically by the stack marking code */
6740                 mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset, SLOT_NOREF);
6741                 
6742                 amd64_mov_reg_reg (code, AMD64_RBP, AMD64_RSP, sizeof(mgreg_t));
6743                 mono_emit_unwind_op_def_cfa_reg (cfg, code, AMD64_RBP);
6744                 async_exc_point (code);
6745 #ifdef TARGET_WIN32
6746                 mono_arch_unwindinfo_add_set_fpreg (&cfg->arch.unwindinfo, cfg->native_code, code, AMD64_RBP);
6747 #endif
6748         }
6749
6750         /* The param area is always at offset 0 from sp */
6751         /* This needs to be allocated here, since it has to come after the spill area */
6752         if (cfg->param_area) {
6753                 if (cfg->arch.omit_fp)
6754                         // FIXME:
6755                         g_assert_not_reached ();
6756                 cfg->stack_offset += ALIGN_TO (cfg->param_area, sizeof(mgreg_t));
6757         }
6758
6759         if (cfg->arch.omit_fp) {
6760                 /* 
6761                  * On enter, the stack is misaligned by the pushing of the return
6762                  * address. It is either made aligned by the pushing of %rbp, or by
6763                  * this.
6764                  */
6765                 alloc_size = ALIGN_TO (cfg->stack_offset, 8);
6766                 if ((alloc_size % 16) == 0) {
6767                         alloc_size += 8;
6768                         /* Mark the padding slot as NOREF */
6769                         mini_gc_set_slot_type_from_cfa (cfg, -cfa_offset - sizeof (mgreg_t), SLOT_NOREF);
6770                 }
6771         } else {
6772                 alloc_size = ALIGN_TO (cfg->stack_offset, MONO_ARCH_FRAME_ALIGNMENT);
6773                 if (cfg->stack_offset != alloc_size) {
6774                         /* Mark the padding slot as NOREF */
6775                         mini_gc_set_slot_type_from_fp (cfg, -alloc_size + cfg->param_area, SLOT_NOREF);
6776                 }
6777                 cfg->arch.sp_fp_offset = alloc_size;
6778                 alloc_size -= pos;
6779         }
6780
6781         cfg->arch.stack_alloc_size = alloc_size;
6782
6783         /* Allocate stack frame */
6784         if (alloc_size) {
6785                 /* See mono_emit_stack_alloc */
6786 #if defined(TARGET_WIN32) || defined(MONO_ARCH_SIGSEGV_ON_ALTSTACK)
6787                 guint32 remaining_size = alloc_size;
6788                 /*FIXME handle unbounded code expansion, we should use a loop in case of more than X interactions*/
6789                 guint32 required_code_size = ((remaining_size / 0x1000) + 1) * 11; /*11 is the max size of amd64_alu_reg_imm + amd64_test_membase_reg*/
6790                 guint32 offset = code - cfg->native_code;
6791                 if (G_UNLIKELY (required_code_size >= (cfg->code_size - offset))) {
6792                         while (required_code_size >= (cfg->code_size - offset))
6793                                 cfg->code_size *= 2;
6794                         cfg->native_code = (unsigned char *)mono_realloc_native_code (cfg);
6795                         code = cfg->native_code + offset;
6796                         cfg->stat_code_reallocs++;
6797                 }
6798
6799                 while (remaining_size >= 0x1000) {
6800                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 0x1000);
6801                         if (cfg->arch.omit_fp) {
6802                                 cfa_offset += 0x1000;
6803                                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
6804                         }
6805                         async_exc_point (code);
6806 #ifdef TARGET_WIN32
6807                         if (cfg->arch.omit_fp) 
6808                                 mono_arch_unwindinfo_add_alloc_stack (&cfg->arch.unwindinfo, cfg->native_code, code, 0x1000);
6809 #endif
6810
6811                         amd64_test_membase_reg (code, AMD64_RSP, 0, AMD64_RSP);
6812                         remaining_size -= 0x1000;
6813                 }
6814                 if (remaining_size) {
6815                         amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, remaining_size);
6816                         if (cfg->arch.omit_fp) {
6817                                 cfa_offset += remaining_size;
6818                                 mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
6819                                 async_exc_point (code);
6820                         }
6821 #ifdef TARGET_WIN32
6822                         if (cfg->arch.omit_fp) 
6823                                 mono_arch_unwindinfo_add_alloc_stack (&cfg->arch.unwindinfo, cfg->native_code, code, remaining_size);
6824 #endif
6825                 }
6826 #else
6827                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, alloc_size);
6828                 if (cfg->arch.omit_fp) {
6829                         cfa_offset += alloc_size;
6830                         mono_emit_unwind_op_def_cfa_offset (cfg, code, cfa_offset);
6831                         async_exc_point (code);
6832                 }
6833 #endif
6834         }
6835
6836         /* Stack alignment check */
6837 #if 0
6838         {
6839                 guint8 *buf;
6840
6841                 amd64_mov_reg_reg (code, AMD64_RAX, AMD64_RSP, 8);
6842                 amd64_alu_reg_imm (code, X86_AND, AMD64_RAX, 0xf);
6843                 amd64_alu_reg_imm (code, X86_CMP, AMD64_RAX, 0);
6844                 buf = code;
6845                 x86_branch8 (code, X86_CC_EQ, 1, FALSE);
6846                 amd64_breakpoint (code);
6847                 amd64_patch (buf, code);
6848         }
6849 #endif
6850
6851         if (mini_get_debug_options ()->init_stacks) {
6852                 /* Fill the stack frame with a dummy value to force deterministic behavior */
6853         
6854                 /* Save registers to the red zone */
6855                 amd64_mov_membase_reg (code, AMD64_RSP, -8, AMD64_RDI, 8);
6856                 amd64_mov_membase_reg (code, AMD64_RSP, -16, AMD64_RCX, 8);
6857
6858                 amd64_mov_reg_imm (code, AMD64_RAX, 0x2a2a2a2a2a2a2a2a);
6859                 amd64_mov_reg_imm (code, AMD64_RCX, alloc_size / 8);
6860                 amd64_mov_reg_reg (code, AMD64_RDI, AMD64_RSP, 8);
6861
6862                 amd64_cld (code);
6863                 amd64_prefix (code, X86_REP_PREFIX);
6864                 amd64_stosl (code);
6865
6866                 amd64_mov_reg_membase (code, AMD64_RDI, AMD64_RSP, -8, 8);
6867                 amd64_mov_reg_membase (code, AMD64_RCX, AMD64_RSP, -16, 8);
6868         }
6869
6870         /* Save LMF */
6871         if (method->save_lmf)
6872                 code = emit_setup_lmf (cfg, code, lmf_var->inst_offset, cfa_offset);
6873
6874         /* Save callee saved registers */
6875         if (cfg->arch.omit_fp) {
6876                 save_area_offset = cfg->arch.reg_save_area_offset;
6877                 /* Save caller saved registers after sp is adjusted */
6878                 /* The registers are saved at the bottom of the frame */
6879                 /* FIXME: Optimize this so the regs are saved at the end of the frame in increasing order */
6880         } else {
6881                 /* The registers are saved just below the saved rbp */
6882                 save_area_offset = cfg->arch.reg_save_area_offset;
6883         }
6884
6885         for (i = 0; i < AMD64_NREG; ++i) {
6886                 if (AMD64_IS_CALLEE_SAVED_REG (i) && (cfg->arch.saved_iregs & (1 << i))) {
6887                         amd64_mov_membase_reg (code, cfg->frame_reg, save_area_offset, i, 8);
6888
6889                         if (cfg->arch.omit_fp) {
6890                                 mono_emit_unwind_op_offset (cfg, code, i, - (cfa_offset - save_area_offset));
6891                                 /* These are handled automatically by the stack marking code */
6892                                 mini_gc_set_slot_type_from_cfa (cfg, - (cfa_offset - save_area_offset), SLOT_NOREF);
6893                         } else {
6894                                 mono_emit_unwind_op_offset (cfg, code, i, - (-save_area_offset + (2 * 8)));
6895                                 // FIXME: GC
6896                         }
6897
6898                         save_area_offset += 8;
6899                         async_exc_point (code);
6900                 }
6901         }
6902
6903         /* store runtime generic context */
6904         if (cfg->rgctx_var) {
6905                 g_assert (cfg->rgctx_var->opcode == OP_REGOFFSET &&
6906                                 (cfg->rgctx_var->inst_basereg == AMD64_RBP || cfg->rgctx_var->inst_basereg == AMD64_RSP));
6907
6908                 amd64_mov_membase_reg (code, cfg->rgctx_var->inst_basereg, cfg->rgctx_var->inst_offset, MONO_ARCH_RGCTX_REG, sizeof(gpointer));
6909
6910                 mono_add_var_location (cfg, cfg->rgctx_var, TRUE, MONO_ARCH_RGCTX_REG, 0, 0, code - cfg->native_code);
6911                 mono_add_var_location (cfg, cfg->rgctx_var, FALSE, cfg->rgctx_var->inst_basereg, cfg->rgctx_var->inst_offset, code - cfg->native_code, 0);
6912         }
6913
6914         /* compute max_length in order to use short forward jumps */
6915         max_epilog_size = get_max_epilog_size (cfg);
6916         if (cfg->opt & MONO_OPT_BRANCH) {
6917                 for (bb = cfg->bb_entry; bb; bb = bb->next_bb) {
6918                         MonoInst *ins;
6919                         int max_length = 0;
6920
6921                         if (cfg->prof_options & MONO_PROFILE_COVERAGE)
6922                                 max_length += 6;
6923                         /* max alignment for loops */
6924                         if ((cfg->opt & MONO_OPT_LOOP) && bb_is_loop_start (bb))
6925                                 max_length += LOOP_ALIGNMENT;
6926
6927                         MONO_BB_FOR_EACH_INS (bb, ins) {
6928                                 max_length += ((guint8 *)ins_get_spec (ins->opcode))[MONO_INST_LEN];
6929                         }
6930
6931                         /* Take prolog and epilog instrumentation into account */
6932                         if (bb == cfg->bb_entry || bb == cfg->bb_exit)
6933                                 max_length += max_epilog_size;
6934                         
6935                         bb->max_length = max_length;
6936                 }
6937         }
6938
6939         sig = mono_method_signature (method);
6940         pos = 0;
6941
6942         cinfo = (CallInfo *)cfg->arch.cinfo;
6943
6944         if (sig->ret->type != MONO_TYPE_VOID) {
6945                 /* Save volatile arguments to the stack */
6946                 if (cfg->vret_addr && (cfg->vret_addr->opcode != OP_REGVAR))
6947                         amd64_mov_membase_reg (code, cfg->vret_addr->inst_basereg, cfg->vret_addr->inst_offset, cinfo->ret.reg, 8);
6948         }
6949
6950         /* Keep this in sync with emit_load_volatile_arguments */
6951         for (i = 0; i < sig->param_count + sig->hasthis; ++i) {
6952                 ArgInfo *ainfo = cinfo->args + i;
6953
6954                 ins = cfg->args [i];
6955
6956                 if ((ins->flags & MONO_INST_IS_DEAD) && !trace)
6957                         /* Unused arguments */
6958                         continue;
6959
6960                 /* Save volatile arguments to the stack */
6961                 if (ins->opcode != OP_REGVAR) {
6962                         switch (ainfo->storage) {
6963                         case ArgInIReg: {
6964                                 guint32 size = 8;
6965
6966                                 /* FIXME: I1 etc */
6967                                 /*
6968                                 if (stack_offset & 0x1)
6969                                         size = 1;
6970                                 else if (stack_offset & 0x2)
6971                                         size = 2;
6972                                 else if (stack_offset & 0x4)
6973                                         size = 4;
6974                                 else
6975                                         size = 8;
6976                                 */
6977                                 amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset, ainfo->reg, size);
6978
6979                                 /*
6980                                  * Save the original location of 'this',
6981                                  * get_generic_info_from_stack_frame () needs this to properly look up
6982                                  * the argument value during the handling of async exceptions.
6983                                  */
6984                                 if (ins == cfg->args [0]) {
6985                                         mono_add_var_location (cfg, ins, TRUE, ainfo->reg, 0, 0, code - cfg->native_code);
6986                                         mono_add_var_location (cfg, ins, FALSE, ins->inst_basereg, ins->inst_offset, code - cfg->native_code, 0);
6987                                 }
6988                                 break;
6989                         }
6990                         case ArgInFloatSSEReg:
6991                                 amd64_movss_membase_reg (code, ins->inst_basereg, ins->inst_offset, ainfo->reg);
6992                                 break;
6993                         case ArgInDoubleSSEReg:
6994                                 amd64_movsd_membase_reg (code, ins->inst_basereg, ins->inst_offset, ainfo->reg);
6995                                 break;
6996                         case ArgValuetypeInReg:
6997                                 for (quad = 0; quad < 2; quad ++) {
6998                                         switch (ainfo->pair_storage [quad]) {
6999                                         case ArgInIReg:
7000                                                 amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset + (quad * sizeof(mgreg_t)), ainfo->pair_regs [quad], sizeof(mgreg_t));
7001                                                 break;
7002                                         case ArgInFloatSSEReg:
7003                                                 amd64_movss_membase_reg (code, ins->inst_basereg, ins->inst_offset + (quad * sizeof(mgreg_t)), ainfo->pair_regs [quad]);
7004                                                 break;
7005                                         case ArgInDoubleSSEReg:
7006                                                 amd64_movsd_membase_reg (code, ins->inst_basereg, ins->inst_offset + (quad * sizeof(mgreg_t)), ainfo->pair_regs [quad]);
7007                                                 break;
7008                                         case ArgNone:
7009                                                 break;
7010                                         default:
7011                                                 g_assert_not_reached ();
7012                                         }
7013                                 }
7014                                 break;
7015                         case ArgValuetypeAddrInIReg:
7016                                 if (ainfo->pair_storage [0] == ArgInIReg)
7017                                         amd64_mov_membase_reg (code, ins->inst_left->inst_basereg, ins->inst_left->inst_offset, ainfo->pair_regs [0],  sizeof (gpointer));
7018                                 break;
7019                         case ArgValuetypeAddrOnStack:
7020                                 break;
7021                         case ArgGSharedVtInReg:
7022                                 amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset, ainfo->reg, 8);
7023                                 break;
7024                         default:
7025                                 break;
7026                         }
7027                 } else {
7028                         /* Argument allocated to (non-volatile) register */
7029                         switch (ainfo->storage) {
7030                         case ArgInIReg:
7031                                 amd64_mov_reg_reg (code, ins->dreg, ainfo->reg, 8);
7032                                 break;
7033                         case ArgOnStack:
7034                                 amd64_mov_reg_membase (code, ins->dreg, AMD64_RBP, ARGS_OFFSET + ainfo->offset, 8);
7035                                 break;
7036                         default:
7037                                 g_assert_not_reached ();
7038                         }
7039
7040                         if (ins == cfg->args [0]) {
7041                                 mono_add_var_location (cfg, ins, TRUE, ainfo->reg, 0, 0, code - cfg->native_code);
7042                                 mono_add_var_location (cfg, ins, TRUE, ins->dreg, 0, code - cfg->native_code, 0);
7043                         }
7044                 }
7045         }
7046
7047         if (cfg->method->save_lmf)
7048                 args_clobbered = TRUE;
7049
7050         if (trace) {
7051                 args_clobbered = TRUE;
7052                 code = (guint8 *)mono_arch_instrument_prolog (cfg, mono_trace_enter_method, code, TRUE);
7053         }
7054
7055         if (cfg->prof_options & MONO_PROFILE_ENTER_LEAVE)
7056                 args_clobbered = TRUE;
7057
7058         /*
7059          * Optimize the common case of the first bblock making a call with the same
7060          * arguments as the method. This works because the arguments are still in their
7061          * original argument registers.
7062          * FIXME: Generalize this
7063          */
7064         if (!args_clobbered) {
7065                 MonoBasicBlock *first_bb = cfg->bb_entry;
7066                 MonoInst *next;
7067                 int filter = FILTER_IL_SEQ_POINT;
7068
7069                 next = mono_bb_first_inst (first_bb, filter);
7070                 if (!next && first_bb->next_bb) {
7071                         first_bb = first_bb->next_bb;
7072                         next = mono_bb_first_inst (first_bb, filter);
7073                 }
7074
7075                 if (first_bb->in_count > 1)
7076                         next = NULL;
7077
7078                 for (i = 0; next && i < sig->param_count + sig->hasthis; ++i) {
7079                         ArgInfo *ainfo = cinfo->args + i;
7080                         gboolean match = FALSE;
7081
7082                         ins = cfg->args [i];
7083                         if (ins->opcode != OP_REGVAR) {
7084                                 switch (ainfo->storage) {
7085                                 case ArgInIReg: {
7086                                         if (((next->opcode == OP_LOAD_MEMBASE) || (next->opcode == OP_LOADI4_MEMBASE)) && next->inst_basereg == ins->inst_basereg && next->inst_offset == ins->inst_offset) {
7087                                                 if (next->dreg == ainfo->reg) {
7088                                                         NULLIFY_INS (next);
7089                                                         match = TRUE;
7090                                                 } else {
7091                                                         next->opcode = OP_MOVE;
7092                                                         next->sreg1 = ainfo->reg;
7093                                                         /* Only continue if the instruction doesn't change argument regs */
7094                                                         if (next->dreg == ainfo->reg || next->dreg == AMD64_RAX)
7095                                                                 match = TRUE;
7096                                                 }
7097                                         }
7098                                         break;
7099                                 }
7100                                 default:
7101                                         break;
7102                                 }
7103                         } else {
7104                                 /* Argument allocated to (non-volatile) register */
7105                                 switch (ainfo->storage) {
7106                                 case ArgInIReg:
7107                                         if (next->opcode == OP_MOVE && next->sreg1 == ins->dreg && next->dreg == ainfo->reg) {
7108                                                 NULLIFY_INS (next);
7109                                                 match = TRUE;
7110                                         }
7111                                         break;
7112                                 default:
7113                                         break;
7114                                 }
7115                         }
7116
7117                         if (match) {
7118                                 next = mono_inst_next (next, filter);
7119                                 //next = mono_inst_list_next (&next->node, &first_bb->ins_list);
7120                                 if (!next)
7121                                         break;
7122                         }
7123                 }
7124         }
7125
7126         if (cfg->gen_sdb_seq_points) {
7127                 MonoInst *info_var = (MonoInst *)cfg->arch.seq_point_info_var;
7128
7129                 /* Initialize seq_point_info_var */
7130                 if (cfg->compile_aot) {
7131                         /* Initialize the variable from a GOT slot */
7132                         /* Same as OP_AOTCONST */
7133                         mono_add_patch_info (cfg, code - cfg->native_code, MONO_PATCH_INFO_SEQ_POINT_INFO, cfg->method);
7134                         amd64_mov_reg_membase (code, AMD64_R11, AMD64_RIP, 0, sizeof(gpointer));
7135                         g_assert (info_var->opcode == OP_REGOFFSET);
7136                         amd64_mov_membase_reg (code, info_var->inst_basereg, info_var->inst_offset, AMD64_R11, 8);
7137                 }
7138
7139                 if (cfg->compile_aot) {
7140                         /* Initialize ss_tramp_var */
7141                         ins = (MonoInst *)cfg->arch.ss_tramp_var;
7142                         g_assert (ins->opcode == OP_REGOFFSET);
7143
7144                         amd64_mov_reg_membase (code, AMD64_R11, info_var->inst_basereg, info_var->inst_offset, 8);
7145                         amd64_mov_reg_membase (code, AMD64_R11, AMD64_R11, MONO_STRUCT_OFFSET (SeqPointInfo, ss_tramp_addr), 8);
7146                         amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset, AMD64_R11, 8);
7147                 } else {
7148                         /* Initialize ss_tramp_var */
7149                         ins = (MonoInst *)cfg->arch.ss_tramp_var;
7150                         g_assert (ins->opcode == OP_REGOFFSET);
7151
7152                         amd64_mov_reg_imm (code, AMD64_R11, (guint64)&ss_trampoline);
7153                         amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset, AMD64_R11, 8);
7154
7155                         /* Initialize bp_tramp_var */
7156                         ins = (MonoInst *)cfg->arch.bp_tramp_var;
7157                         g_assert (ins->opcode == OP_REGOFFSET);
7158
7159                         amd64_mov_reg_imm (code, AMD64_R11, (guint64)&bp_trampoline);
7160                         amd64_mov_membase_reg (code, ins->inst_basereg, ins->inst_offset, AMD64_R11, 8);
7161                 }
7162         }
7163
7164         cfg->code_len = code - cfg->native_code;
7165
7166         g_assert (cfg->code_len < cfg->code_size);
7167
7168         return code;
7169 }
7170
7171 void
7172 mono_arch_emit_epilog (MonoCompile *cfg)
7173 {
7174         MonoMethod *method = cfg->method;
7175         int quad, i;
7176         guint8 *code;
7177         int max_epilog_size;
7178         CallInfo *cinfo;
7179         gint32 lmf_offset = cfg->lmf_var ? ((MonoInst*)cfg->lmf_var)->inst_offset : -1;
7180         gint32 save_area_offset = cfg->arch.reg_save_area_offset;
7181
7182         max_epilog_size = get_max_epilog_size (cfg);
7183
7184         while (cfg->code_len + max_epilog_size > (cfg->code_size - 16)) {
7185                 cfg->code_size *= 2;
7186                 cfg->native_code = (unsigned char *)mono_realloc_native_code (cfg);
7187                 cfg->stat_code_reallocs++;
7188         }
7189         code = cfg->native_code + cfg->code_len;
7190
7191         cfg->has_unwind_info_for_epilog = TRUE;
7192
7193         /* Mark the start of the epilog */
7194         mono_emit_unwind_op_mark_loc (cfg, code, 0);
7195
7196         /* Save the uwind state which is needed by the out-of-line code */
7197         mono_emit_unwind_op_remember_state (cfg, code);
7198
7199         if (mono_jit_trace_calls != NULL && mono_trace_eval (method))
7200                 code = (guint8 *)mono_arch_instrument_epilog (cfg, mono_trace_leave_method, code, TRUE);
7201
7202         /* the code restoring the registers must be kept in sync with OP_TAILCALL */
7203         
7204         if (method->save_lmf) {
7205                 /* check if we need to restore protection of the stack after a stack overflow */
7206                 if (!cfg->compile_aot && mono_get_jit_tls_offset () != -1) {
7207                         guint8 *patch;
7208                         code = mono_amd64_emit_tls_get (code, AMD64_RCX, mono_get_jit_tls_offset ());
7209                         /* we load the value in a separate instruction: this mechanism may be
7210                          * used later as a safer way to do thread interruption
7211                          */
7212                         amd64_mov_reg_membase (code, AMD64_RCX, AMD64_RCX, MONO_STRUCT_OFFSET (MonoJitTlsData, restore_stack_prot), 8);
7213                         x86_alu_reg_imm (code, X86_CMP, X86_ECX, 0);
7214                         patch = code;
7215                         x86_branch8 (code, X86_CC_Z, 0, FALSE);
7216                         /* note that the call trampoline will preserve eax/edx */
7217                         x86_call_reg (code, X86_ECX);
7218                         x86_patch (patch, code);
7219                 } else {
7220                         /* FIXME: maybe save the jit tls in the prolog */
7221                 }
7222                 if (cfg->used_int_regs & (1 << AMD64_RBP)) {
7223                         amd64_mov_reg_membase (code, AMD64_RBP, cfg->frame_reg, lmf_offset + MONO_STRUCT_OFFSET (MonoLMF, rbp), 8);
7224                 }
7225         }
7226
7227         /* Restore callee saved regs */
7228         for (i = 0; i < AMD64_NREG; ++i) {
7229                 if (AMD64_IS_CALLEE_SAVED_REG (i) && (cfg->arch.saved_iregs & (1 << i))) {
7230                         /* Restore only used_int_regs, not arch.saved_iregs */
7231 #if defined(MONO_SUPPORT_TASKLETS)
7232                         int restore_reg=1;
7233 #else
7234                         int restore_reg=(cfg->used_int_regs & (1 << i));
7235 #endif
7236                         if (restore_reg) {
7237                                 amd64_mov_reg_membase (code, i, cfg->frame_reg, save_area_offset, 8);
7238                                 mono_emit_unwind_op_same_value (cfg, code, i);
7239                                 async_exc_point (code);
7240                         }
7241                         save_area_offset += 8;
7242                 }
7243         }
7244
7245         /* Load returned vtypes into registers if needed */
7246         cinfo = (CallInfo *)cfg->arch.cinfo;
7247         if (cinfo->ret.storage == ArgValuetypeInReg) {
7248                 ArgInfo *ainfo = &cinfo->ret;
7249                 MonoInst *inst = cfg->ret;
7250
7251                 for (quad = 0; quad < 2; quad ++) {
7252                         switch (ainfo->pair_storage [quad]) {
7253                         case ArgInIReg:
7254                                 amd64_mov_reg_membase (code, ainfo->pair_regs [quad], inst->inst_basereg, inst->inst_offset + (quad * sizeof(mgreg_t)), ainfo->pair_size [quad]);
7255                                 break;
7256                         case ArgInFloatSSEReg:
7257                                 amd64_movss_reg_membase (code, ainfo->pair_regs [quad], inst->inst_basereg, inst->inst_offset + (quad * sizeof(mgreg_t)));
7258                                 break;
7259                         case ArgInDoubleSSEReg:
7260                                 amd64_movsd_reg_membase (code, ainfo->pair_regs [quad], inst->inst_basereg, inst->inst_offset + (quad * sizeof(mgreg_t)));
7261                                 break;
7262                         case ArgNone:
7263                                 break;
7264                         default:
7265                                 g_assert_not_reached ();
7266                         }
7267                 }
7268         }
7269
7270         if (cfg->arch.omit_fp) {
7271                 if (cfg->arch.stack_alloc_size) {
7272                         amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, cfg->arch.stack_alloc_size);
7273                 }
7274         } else {
7275                 amd64_leave (code);
7276                 mono_emit_unwind_op_same_value (cfg, code, AMD64_RBP);
7277         }
7278         mono_emit_unwind_op_def_cfa (cfg, code, AMD64_RSP, 8);
7279         async_exc_point (code);
7280         amd64_ret (code);
7281
7282         /* Restore the unwind state to be the same as before the epilog */
7283         mono_emit_unwind_op_restore_state (cfg, code);
7284
7285         cfg->code_len = code - cfg->native_code;
7286
7287         g_assert (cfg->code_len < cfg->code_size);
7288 }
7289
7290 void
7291 mono_arch_emit_exceptions (MonoCompile *cfg)
7292 {
7293         MonoJumpInfo *patch_info;
7294         int nthrows, i;
7295         guint8 *code;
7296         MonoClass *exc_classes [16];
7297         guint8 *exc_throw_start [16], *exc_throw_end [16];
7298         guint32 code_size = 0;
7299
7300         /* Compute needed space */
7301         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
7302                 if (patch_info->type == MONO_PATCH_INFO_EXC)
7303                         code_size += 40;
7304                 if (patch_info->type == MONO_PATCH_INFO_R8)
7305                         code_size += 8 + 15; /* sizeof (double) + alignment */
7306                 if (patch_info->type == MONO_PATCH_INFO_R4)
7307                         code_size += 4 + 15; /* sizeof (float) + alignment */
7308                 if (patch_info->type == MONO_PATCH_INFO_GC_CARD_TABLE_ADDR)
7309                         code_size += 8 + 7; /*sizeof (void*) + alignment */
7310         }
7311
7312         while (cfg->code_len + code_size > (cfg->code_size - 16)) {
7313                 cfg->code_size *= 2;
7314                 cfg->native_code = (unsigned char *)mono_realloc_native_code (cfg);
7315                 cfg->stat_code_reallocs++;
7316         }
7317
7318         code = cfg->native_code + cfg->code_len;
7319
7320         /* add code to raise exceptions */
7321         nthrows = 0;
7322         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
7323                 switch (patch_info->type) {
7324                 case MONO_PATCH_INFO_EXC: {
7325                         MonoClass *exc_class;
7326                         guint8 *buf, *buf2;
7327                         guint32 throw_ip;
7328
7329                         amd64_patch (patch_info->ip.i + cfg->native_code, code);
7330
7331                         exc_class = mono_class_load_from_name (mono_defaults.corlib, "System", patch_info->data.name);
7332                         throw_ip = patch_info->ip.i;
7333
7334                         //x86_breakpoint (code);
7335                         /* Find a throw sequence for the same exception class */
7336                         for (i = 0; i < nthrows; ++i)
7337                                 if (exc_classes [i] == exc_class)
7338                                         break;
7339                         if (i < nthrows) {
7340                                 amd64_mov_reg_imm (code, AMD64_ARG_REG2, (exc_throw_end [i] - cfg->native_code) - throw_ip);
7341                                 x86_jump_code (code, exc_throw_start [i]);
7342                                 patch_info->type = MONO_PATCH_INFO_NONE;
7343                         }
7344                         else {
7345                                 buf = code;
7346                                 amd64_mov_reg_imm_size (code, AMD64_ARG_REG2, 0xf0f0f0f0, 4);
7347                                 buf2 = code;
7348
7349                                 if (nthrows < 16) {
7350                                         exc_classes [nthrows] = exc_class;
7351                                         exc_throw_start [nthrows] = code;
7352                                 }
7353                                 amd64_mov_reg_imm (code, AMD64_ARG_REG1, exc_class->type_token - MONO_TOKEN_TYPE_DEF);
7354
7355                                 patch_info->type = MONO_PATCH_INFO_NONE;
7356
7357                                 code = emit_call_body (cfg, code, MONO_PATCH_INFO_INTERNAL_METHOD, "mono_arch_throw_corlib_exception");
7358
7359                                 amd64_mov_reg_imm (buf, AMD64_ARG_REG2, (code - cfg->native_code) - throw_ip);
7360                                 while (buf < buf2)
7361                                         x86_nop (buf);
7362
7363                                 if (nthrows < 16) {
7364                                         exc_throw_end [nthrows] = code;
7365                                         nthrows ++;
7366                                 }
7367                         }
7368                         break;
7369                 }
7370                 default:
7371                         /* do nothing */
7372                         break;
7373                 }
7374                 g_assert(code < cfg->native_code + cfg->code_size);
7375         }
7376
7377         /* Handle relocations with RIP relative addressing */
7378         for (patch_info = cfg->patch_info; patch_info; patch_info = patch_info->next) {
7379                 gboolean remove = FALSE;
7380                 guint8 *orig_code = code;
7381
7382                 switch (patch_info->type) {
7383                 case MONO_PATCH_INFO_R8:
7384                 case MONO_PATCH_INFO_R4: {
7385                         guint8 *pos, *patch_pos;
7386                         guint32 target_pos;
7387
7388                         /* The SSE opcodes require a 16 byte alignment */
7389                         code = (guint8*)ALIGN_TO (code, 16);
7390
7391                         pos = cfg->native_code + patch_info->ip.i;
7392                         if (IS_REX (pos [1])) {
7393                                 patch_pos = pos + 5;
7394                                 target_pos = code - pos - 9;
7395                         }
7396                         else {
7397                                 patch_pos = pos + 4;
7398                                 target_pos = code - pos - 8;
7399                         }
7400
7401                         if (patch_info->type == MONO_PATCH_INFO_R8) {
7402                                 *(double*)code = *(double*)patch_info->data.target;
7403                                 code += sizeof (double);
7404                         } else {
7405                                 *(float*)code = *(float*)patch_info->data.target;
7406                                 code += sizeof (float);
7407                         }
7408
7409                         *(guint32*)(patch_pos) = target_pos;
7410
7411                         remove = TRUE;
7412                         break;
7413                 }
7414                 case MONO_PATCH_INFO_GC_CARD_TABLE_ADDR: {
7415                         guint8 *pos;
7416
7417                         if (cfg->compile_aot)
7418                                 continue;
7419
7420                         /*loading is faster against aligned addresses.*/
7421                         code = (guint8*)ALIGN_TO (code, 8);
7422                         memset (orig_code, 0, code - orig_code);
7423
7424                         pos = cfg->native_code + patch_info->ip.i;
7425
7426                         /*alu_op [rex] modr/m imm32 - 7 or 8 bytes */
7427                         if (IS_REX (pos [1]))
7428                                 *(guint32*)(pos + 4) = (guint8*)code - pos - 8;
7429                         else
7430                                 *(guint32*)(pos + 3) = (guint8*)code - pos - 7;
7431
7432                         *(gpointer*)code = (gpointer)patch_info->data.target;
7433                         code += sizeof (gpointer);
7434
7435                         remove = TRUE;
7436                         break;
7437                 }
7438                 default:
7439                         break;
7440                 }
7441
7442                 if (remove) {
7443                         if (patch_info == cfg->patch_info)
7444                                 cfg->patch_info = patch_info->next;
7445                         else {
7446                                 MonoJumpInfo *tmp;
7447
7448                                 for (tmp = cfg->patch_info; tmp->next != patch_info; tmp = tmp->next)
7449                                         ;
7450                                 tmp->next = patch_info->next;
7451                         }
7452                 }
7453                 g_assert (code < cfg->native_code + cfg->code_size);
7454         }
7455
7456         cfg->code_len = code - cfg->native_code;
7457
7458         g_assert (cfg->code_len < cfg->code_size);
7459
7460 }
7461
7462 #endif /* DISABLE_JIT */
7463
7464 void*
7465 mono_arch_instrument_prolog (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments)
7466 {
7467         guchar *code = (guchar *)p;
7468         MonoMethodSignature *sig;
7469         MonoInst *inst;
7470         int i, n, stack_area = 0;
7471
7472         /* Keep this in sync with mono_arch_get_argument_info */
7473
7474         if (enable_arguments) {
7475                 /* Allocate a new area on the stack and save arguments there */
7476                 sig = mono_method_signature (cfg->method);
7477
7478                 n = sig->param_count + sig->hasthis;
7479
7480                 stack_area = ALIGN_TO (n * 8, 16);
7481
7482                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, stack_area);
7483
7484                 for (i = 0; i < n; ++i) {
7485                         inst = cfg->args [i];
7486
7487                         if (inst->opcode == OP_REGVAR)
7488                                 amd64_mov_membase_reg (code, AMD64_RSP, (i * 8), inst->dreg, 8);
7489                         else {
7490                                 amd64_mov_reg_membase (code, AMD64_R11, inst->inst_basereg, inst->inst_offset, 8);
7491                                 amd64_mov_membase_reg (code, AMD64_RSP, (i * 8), AMD64_R11, 8);
7492                         }
7493                 }
7494         }
7495
7496         mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, cfg->method);
7497         amd64_set_reg_template (code, AMD64_ARG_REG1);
7498         amd64_mov_reg_reg (code, AMD64_ARG_REG2, AMD64_RSP, 8);
7499         code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)func, TRUE);
7500
7501         if (enable_arguments)
7502                 amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, stack_area);
7503
7504         return code;
7505 }
7506
7507 enum {
7508         SAVE_NONE,
7509         SAVE_STRUCT,
7510         SAVE_EAX,
7511         SAVE_EAX_EDX,
7512         SAVE_XMM
7513 };
7514
7515 void*
7516 mono_arch_instrument_epilog_full (MonoCompile *cfg, void *func, void *p, gboolean enable_arguments, gboolean preserve_argument_registers)
7517 {
7518         guchar *code = (guchar *)p;
7519         int save_mode = SAVE_NONE;
7520         MonoMethod *method = cfg->method;
7521         MonoType *ret_type = mini_get_underlying_type (mono_method_signature (method)->ret);
7522         int i;
7523         
7524         switch (ret_type->type) {
7525         case MONO_TYPE_VOID:
7526                 /* special case string .ctor icall */
7527                 if (strcmp (".ctor", method->name) && method->klass == mono_defaults.string_class)
7528                         save_mode = SAVE_EAX;
7529                 else
7530                         save_mode = SAVE_NONE;
7531                 break;
7532         case MONO_TYPE_I8:
7533         case MONO_TYPE_U8:
7534                 save_mode = SAVE_EAX;
7535                 break;
7536         case MONO_TYPE_R4:
7537         case MONO_TYPE_R8:
7538                 save_mode = SAVE_XMM;
7539                 break;
7540         case MONO_TYPE_GENERICINST:
7541                 if (!mono_type_generic_inst_is_valuetype (ret_type)) {
7542                         save_mode = SAVE_EAX;
7543                         break;
7544                 }
7545                 /* Fall through */
7546         case MONO_TYPE_VALUETYPE:
7547                 save_mode = SAVE_STRUCT;
7548                 break;
7549         default:
7550                 save_mode = SAVE_EAX;
7551                 break;
7552         }
7553
7554         /* Save the result and copy it into the proper argument register */
7555         switch (save_mode) {
7556         case SAVE_EAX:
7557                 amd64_push_reg (code, AMD64_RAX);
7558                 /* Align stack */
7559                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 8);
7560                 if (enable_arguments)
7561                         amd64_mov_reg_reg (code, AMD64_ARG_REG2, AMD64_RAX, 8);
7562                 break;
7563         case SAVE_STRUCT:
7564                 /* FIXME: */
7565                 if (enable_arguments)
7566                         amd64_mov_reg_imm (code, AMD64_ARG_REG2, 0);
7567                 break;
7568         case SAVE_XMM:
7569                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 8);
7570                 amd64_movsd_membase_reg (code, AMD64_RSP, 0, AMD64_XMM0);
7571                 /* Align stack */
7572                 amd64_alu_reg_imm (code, X86_SUB, AMD64_RSP, 8);
7573                 /* 
7574                  * The result is already in the proper argument register so no copying
7575                  * needed.
7576                  */
7577                 break;
7578         case SAVE_NONE:
7579                 break;
7580         default:
7581                 g_assert_not_reached ();
7582         }
7583
7584         /* Set %al since this is a varargs call */
7585         if (save_mode == SAVE_XMM)
7586                 amd64_mov_reg_imm (code, AMD64_RAX, 1);
7587         else
7588                 amd64_mov_reg_imm (code, AMD64_RAX, 0);
7589
7590         if (preserve_argument_registers) {
7591                 for (i = 0; i < PARAM_REGS; ++i)
7592                         amd64_push_reg (code, param_regs [i]);
7593         }
7594
7595         mono_add_patch_info (cfg, code-cfg->native_code, MONO_PATCH_INFO_METHODCONST, method);
7596         amd64_set_reg_template (code, AMD64_ARG_REG1);
7597         code = emit_call (cfg, code, MONO_PATCH_INFO_ABS, (gpointer)func, TRUE);
7598
7599         if (preserve_argument_registers) {
7600                 for (i = PARAM_REGS - 1; i >= 0; --i)
7601                         amd64_pop_reg (code, param_regs [i]);
7602         }
7603
7604         /* Restore result */
7605         switch (save_mode) {
7606         case SAVE_EAX:
7607                 amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 8);
7608                 amd64_pop_reg (code, AMD64_RAX);
7609                 break;
7610         case SAVE_STRUCT:
7611                 /* FIXME: */
7612                 break;
7613         case SAVE_XMM:
7614                 amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 8);
7615                 amd64_movsd_reg_membase (code, AMD64_XMM0, AMD64_RSP, 0);
7616                 amd64_alu_reg_imm (code, X86_ADD, AMD64_RSP, 8);
7617                 break;
7618         case SAVE_NONE:
7619                 break;
7620         default:
7621                 g_assert_not_reached ();
7622         }
7623
7624         return code;
7625 }
7626
7627 void
7628 mono_arch_flush_icache (guint8 *code, gint size)
7629 {
7630         /* Not needed */
7631 }
7632
7633 void
7634 mono_arch_flush_register_windows (void)
7635 {
7636 }
7637
7638 gboolean 
7639 mono_arch_is_inst_imm (gint64 imm)
7640 {
7641         return amd64_use_imm32 (imm);
7642 }
7643
7644 /*
7645  * Determine whenever the trap whose info is in SIGINFO is caused by
7646  * integer overflow.
7647  */
7648 gboolean
7649 mono_arch_is_int_overflow (void *sigctx, void *info)
7650 {
7651         MonoContext ctx;
7652         guint8* rip;
7653         int reg;
7654         gint64 value;
7655
7656         mono_sigctx_to_monoctx (sigctx, &ctx);
7657
7658         rip = (guint8*)ctx.gregs [AMD64_RIP];
7659
7660         if (IS_REX (rip [0])) {
7661                 reg = amd64_rex_b (rip [0]);
7662                 rip ++;
7663         }
7664         else
7665                 reg = 0;
7666
7667         if ((rip [0] == 0xf7) && (x86_modrm_mod (rip [1]) == 0x3) && (x86_modrm_reg (rip [1]) == 0x7)) {
7668                 /* idiv REG */
7669                 reg += x86_modrm_rm (rip [1]);
7670
7671                 value = ctx.gregs [reg];
7672
7673                 if (value == -1)
7674                         return TRUE;
7675         }
7676
7677         return FALSE;
7678 }
7679
7680 guint32
7681 mono_arch_get_patch_offset (guint8 *code)
7682 {
7683         return 3;
7684 }
7685
7686 /**
7687  * mono_breakpoint_clean_code:
7688  *
7689  * Copy @size bytes from @code - @offset to the buffer @buf. If the debugger inserted software
7690  * breakpoints in the original code, they are removed in the copy.
7691  *
7692  * Returns TRUE if no sw breakpoint was present.
7693  */
7694 gboolean
7695 mono_breakpoint_clean_code (guint8 *method_start, guint8 *code, int offset, guint8 *buf, int size)
7696 {
7697         /*
7698          * If method_start is non-NULL we need to perform bound checks, since we access memory
7699          * at code - offset we could go before the start of the method and end up in a different
7700          * page of memory that is not mapped or read incorrect data anyway. We zero-fill the bytes
7701          * instead.
7702          */
7703         if (!method_start || code - offset >= method_start) {
7704                 memcpy (buf, code - offset, size);
7705         } else {
7706                 int diff = code - method_start;
7707                 memset (buf, 0, size);
7708                 memcpy (buf + offset - diff, method_start, diff + size - offset);
7709         }
7710         return TRUE;
7711 }
7712
7713 int
7714 mono_arch_get_this_arg_reg (guint8 *code)
7715 {
7716         return AMD64_ARG_REG1;
7717 }
7718
7719 gpointer
7720 mono_arch_get_this_arg_from_call (mgreg_t *regs, guint8 *code)
7721 {
7722         return (gpointer)regs [mono_arch_get_this_arg_reg (code)];
7723 }
7724
7725 #define MAX_ARCH_DELEGATE_PARAMS 10
7726
7727 static gpointer
7728 get_delegate_invoke_impl (MonoTrampInfo **info, gboolean has_target, guint32 param_count)
7729 {
7730         guint8 *code, *start;
7731         GSList *unwind_ops = NULL;
7732         int i;
7733
7734         unwind_ops = mono_arch_get_cie_program ();
7735
7736         if (has_target) {
7737                 start = code = (guint8 *)mono_global_codeman_reserve (64);
7738
7739                 /* Replace the this argument with the target */
7740                 amd64_mov_reg_reg (code, AMD64_RAX, AMD64_ARG_REG1, 8);
7741                 amd64_mov_reg_membase (code, AMD64_ARG_REG1, AMD64_RAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 8);
7742                 amd64_jump_membase (code, AMD64_RAX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
7743
7744                 g_assert ((code - start) < 64);
7745         } else {
7746                 start = code = (guint8 *)mono_global_codeman_reserve (64);
7747
7748                 if (param_count == 0) {
7749                         amd64_jump_membase (code, AMD64_ARG_REG1, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
7750                 } else {
7751                         /* We have to shift the arguments left */
7752                         amd64_mov_reg_reg (code, AMD64_RAX, AMD64_ARG_REG1, 8);
7753                         for (i = 0; i < param_count; ++i) {
7754 #ifdef TARGET_WIN32
7755                                 if (i < 3)
7756                                         amd64_mov_reg_reg (code, param_regs [i], param_regs [i + 1], 8);
7757                                 else
7758                                         amd64_mov_reg_membase (code, param_regs [i], AMD64_RSP, 0x28, 8);
7759 #else
7760                                 amd64_mov_reg_reg (code, param_regs [i], param_regs [i + 1], 8);
7761 #endif
7762                         }
7763
7764                         amd64_jump_membase (code, AMD64_RAX, MONO_STRUCT_OFFSET (MonoDelegate, method_ptr));
7765                 }
7766                 g_assert ((code - start) < 64);
7767         }
7768
7769         mono_arch_flush_icache (start, code - start);
7770
7771         if (has_target) {
7772                 *info = mono_tramp_info_create ("delegate_invoke_impl_has_target", start, code - start, NULL, unwind_ops);
7773         } else {
7774                 char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", param_count);
7775                 *info = mono_tramp_info_create (name, start, code - start, NULL, unwind_ops);
7776                 g_free (name);
7777         }
7778
7779         if (mono_jit_map_is_enabled ()) {
7780                 char *buff;
7781                 if (has_target)
7782                         buff = (char*)"delegate_invoke_has_target";
7783                 else
7784                         buff = g_strdup_printf ("delegate_invoke_no_target_%d", param_count);
7785                 mono_emit_jit_tramp (start, code - start, buff);
7786                 if (!has_target)
7787                         g_free (buff);
7788         }
7789         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_DELEGATE_INVOKE, NULL);
7790
7791         return start;
7792 }
7793
7794 #define MAX_VIRTUAL_DELEGATE_OFFSET 32
7795
7796 static gpointer
7797 get_delegate_virtual_invoke_impl (MonoTrampInfo **info, gboolean load_imt_reg, int offset)
7798 {
7799         guint8 *code, *start;
7800         int size = 20;
7801         char *tramp_name;
7802         GSList *unwind_ops;
7803
7804         if (offset / (int)sizeof (gpointer) > MAX_VIRTUAL_DELEGATE_OFFSET)
7805                 return NULL;
7806
7807         start = code = (guint8 *)mono_global_codeman_reserve (size);
7808
7809         unwind_ops = mono_arch_get_cie_program ();
7810
7811         /* Replace the this argument with the target */
7812         amd64_mov_reg_reg (code, AMD64_RAX, AMD64_ARG_REG1, 8);
7813         amd64_mov_reg_membase (code, AMD64_ARG_REG1, AMD64_RAX, MONO_STRUCT_OFFSET (MonoDelegate, target), 8);
7814
7815         if (load_imt_reg) {
7816                 /* Load the IMT reg */
7817                 amd64_mov_reg_membase (code, MONO_ARCH_IMT_REG, AMD64_RAX, MONO_STRUCT_OFFSET (MonoDelegate, method), 8);
7818         }
7819
7820         /* Load the vtable */
7821         amd64_mov_reg_membase (code, AMD64_RAX, AMD64_ARG_REG1, MONO_STRUCT_OFFSET (MonoObject, vtable), 8);
7822         amd64_jump_membase (code, AMD64_RAX, offset);
7823         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_DELEGATE_INVOKE, NULL);
7824
7825         tramp_name = mono_get_delegate_virtual_invoke_impl_name (load_imt_reg, offset);
7826         *info = mono_tramp_info_create (tramp_name, start, code - start, NULL, unwind_ops);
7827         g_free (tramp_name);
7828
7829         return start;
7830 }
7831
7832 /*
7833  * mono_arch_get_delegate_invoke_impls:
7834  *
7835  *   Return a list of MonoTrampInfo structures for the delegate invoke impl
7836  * trampolines.
7837  */
7838 GSList*
7839 mono_arch_get_delegate_invoke_impls (void)
7840 {
7841         GSList *res = NULL;
7842         MonoTrampInfo *info;
7843         int i;
7844
7845         get_delegate_invoke_impl (&info, TRUE, 0);
7846         res = g_slist_prepend (res, info);
7847
7848         for (i = 0; i <= MAX_ARCH_DELEGATE_PARAMS; ++i) {
7849                 get_delegate_invoke_impl (&info, FALSE, i);
7850                 res = g_slist_prepend (res, info);
7851         }
7852
7853         for (i = 1; i <= MONO_IMT_SIZE; ++i) {
7854                 get_delegate_virtual_invoke_impl (&info, TRUE, - i * SIZEOF_VOID_P);
7855                 res = g_slist_prepend (res, info);
7856         }
7857
7858         for (i = 0; i <= MAX_VIRTUAL_DELEGATE_OFFSET; ++i) {
7859                 get_delegate_virtual_invoke_impl (&info, FALSE, i * SIZEOF_VOID_P);
7860                 res = g_slist_prepend (res, info);
7861                 get_delegate_virtual_invoke_impl (&info, TRUE, i * SIZEOF_VOID_P);
7862                 res = g_slist_prepend (res, info);
7863         }
7864
7865         return res;
7866 }
7867
7868 gpointer
7869 mono_arch_get_delegate_invoke_impl (MonoMethodSignature *sig, gboolean has_target)
7870 {
7871         guint8 *code, *start;
7872         int i;
7873
7874         if (sig->param_count > MAX_ARCH_DELEGATE_PARAMS)
7875                 return NULL;
7876
7877         /* FIXME: Support more cases */
7878         if (MONO_TYPE_ISSTRUCT (mini_get_underlying_type (sig->ret)))
7879                 return NULL;
7880
7881         if (has_target) {
7882                 static guint8* cached = NULL;
7883
7884                 if (cached)
7885                         return cached;
7886
7887                 if (mono_aot_only) {
7888                         start = (guint8 *)mono_aot_get_trampoline ("delegate_invoke_impl_has_target");
7889                 } else {
7890                         MonoTrampInfo *info;
7891                         start = (guint8 *)get_delegate_invoke_impl (&info, TRUE, 0);
7892                         mono_tramp_info_register (info, NULL);
7893                 }
7894
7895                 mono_memory_barrier ();
7896
7897                 cached = start;
7898         } else {
7899                 static guint8* cache [MAX_ARCH_DELEGATE_PARAMS + 1] = {NULL};
7900                 for (i = 0; i < sig->param_count; ++i)
7901                         if (!mono_is_regsize_var (sig->params [i]))
7902                                 return NULL;
7903                 if (sig->param_count > 4)
7904                         return NULL;
7905
7906                 code = cache [sig->param_count];
7907                 if (code)
7908                         return code;
7909
7910                 if (mono_aot_only) {
7911                         char *name = g_strdup_printf ("delegate_invoke_impl_target_%d", sig->param_count);
7912                         start = (guint8 *)mono_aot_get_trampoline (name);
7913                         g_free (name);
7914                 } else {
7915                         MonoTrampInfo *info;
7916                         start = (guint8 *)get_delegate_invoke_impl (&info, FALSE, sig->param_count);
7917                         mono_tramp_info_register (info, NULL);
7918                 }
7919
7920                 mono_memory_barrier ();
7921
7922                 cache [sig->param_count] = start;
7923         }
7924
7925         return start;
7926 }
7927
7928 gpointer
7929 mono_arch_get_delegate_virtual_invoke_impl (MonoMethodSignature *sig, MonoMethod *method, int offset, gboolean load_imt_reg)
7930 {
7931         MonoTrampInfo *info;
7932         gpointer code;
7933
7934         code = get_delegate_virtual_invoke_impl (&info, load_imt_reg, offset);
7935         if (code)
7936                 mono_tramp_info_register (info, NULL);
7937         return code;
7938 }
7939
7940 void
7941 mono_arch_finish_init (void)
7942 {
7943 #if !defined(HOST_WIN32) && defined(MONO_XEN_OPT)
7944         optimize_for_xen = access ("/proc/xen", F_OK) == 0;
7945 #endif
7946 }
7947
7948 void
7949 mono_arch_free_jit_tls_data (MonoJitTlsData *tls)
7950 {
7951 }
7952
7953 #define CMP_SIZE (6 + 1)
7954 #define CMP_REG_REG_SIZE (4 + 1)
7955 #define BR_SMALL_SIZE 2
7956 #define BR_LARGE_SIZE 6
7957 #define MOV_REG_IMM_SIZE 10
7958 #define MOV_REG_IMM_32BIT_SIZE 6
7959 #define JUMP_REG_SIZE (2 + 1)
7960
7961 static int
7962 imt_branch_distance (MonoIMTCheckItem **imt_entries, int start, int target)
7963 {
7964         int i, distance = 0;
7965         for (i = start; i < target; ++i)
7966                 distance += imt_entries [i]->chunk_size;
7967         return distance;
7968 }
7969
7970 /*
7971  * LOCKING: called with the domain lock held
7972  */
7973 gpointer
7974 mono_arch_build_imt_trampoline (MonoVTable *vtable, MonoDomain *domain, MonoIMTCheckItem **imt_entries, int count,
7975         gpointer fail_tramp)
7976 {
7977         int i;
7978         int size = 0;
7979         guint8 *code, *start;
7980         gboolean vtable_is_32bit = ((gsize)(vtable) == (gsize)(int)(gsize)(vtable));
7981         GSList *unwind_ops;
7982
7983         for (i = 0; i < count; ++i) {
7984                 MonoIMTCheckItem *item = imt_entries [i];
7985                 if (item->is_equals) {
7986                         if (item->check_target_idx) {
7987                                 if (!item->compare_done) {
7988                                         if (amd64_use_imm32 ((gint64)item->key))
7989                                                 item->chunk_size += CMP_SIZE;
7990                                         else
7991                                                 item->chunk_size += MOV_REG_IMM_SIZE + CMP_REG_REG_SIZE;
7992                                 }
7993                                 if (item->has_target_code) {
7994                                         item->chunk_size += MOV_REG_IMM_SIZE;
7995                                 } else {
7996                                         if (vtable_is_32bit)
7997                                                 item->chunk_size += MOV_REG_IMM_32BIT_SIZE;
7998                                         else
7999                                                 item->chunk_size += MOV_REG_IMM_SIZE;
8000                                 }
8001                                 item->chunk_size += BR_SMALL_SIZE + JUMP_REG_SIZE;
8002                         } else {
8003                                 if (fail_tramp) {
8004                                         item->chunk_size += MOV_REG_IMM_SIZE * 3 + CMP_REG_REG_SIZE +
8005                                                 BR_SMALL_SIZE + JUMP_REG_SIZE * 2;
8006                                 } else {
8007                                         if (vtable_is_32bit)
8008                                                 item->chunk_size += MOV_REG_IMM_32BIT_SIZE;
8009                                         else
8010                                                 item->chunk_size += MOV_REG_IMM_SIZE;
8011                                         item->chunk_size += JUMP_REG_SIZE;
8012                                         /* with assert below:
8013                                          * item->chunk_size += CMP_SIZE + BR_SMALL_SIZE + 1;
8014                                          */
8015                                 }
8016                         }
8017                 } else {
8018                         if (amd64_use_imm32 ((gint64)item->key))
8019                                 item->chunk_size += CMP_SIZE;
8020                         else
8021                                 item->chunk_size += MOV_REG_IMM_SIZE + CMP_REG_REG_SIZE;
8022                         item->chunk_size += BR_LARGE_SIZE;
8023                         imt_entries [item->check_target_idx]->compare_done = TRUE;
8024                 }
8025                 size += item->chunk_size;
8026         }
8027         if (fail_tramp)
8028                 code = (guint8 *)mono_method_alloc_generic_virtual_trampoline (domain, size);
8029         else
8030                 code = (guint8 *)mono_domain_code_reserve (domain, size);
8031         start = code;
8032
8033         unwind_ops = mono_arch_get_cie_program ();
8034
8035         for (i = 0; i < count; ++i) {
8036                 MonoIMTCheckItem *item = imt_entries [i];
8037                 item->code_target = code;
8038                 if (item->is_equals) {
8039                         gboolean fail_case = !item->check_target_idx && fail_tramp;
8040
8041                         if (item->check_target_idx || fail_case) {
8042                                 if (!item->compare_done || fail_case) {
8043                                         if (amd64_use_imm32 ((gint64)item->key))
8044                                                 amd64_alu_reg_imm_size (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)(gssize)item->key, sizeof(gpointer));
8045                                         else {
8046                                                 amd64_mov_reg_imm_size (code, MONO_ARCH_IMT_SCRATCH_REG, item->key, sizeof(gpointer));
8047                                                 amd64_alu_reg_reg (code, X86_CMP, MONO_ARCH_IMT_REG, MONO_ARCH_IMT_SCRATCH_REG);
8048                                         }
8049                                 }
8050                                 item->jmp_code = code;
8051                                 amd64_branch8 (code, X86_CC_NE, 0, FALSE);
8052                                 if (item->has_target_code) {
8053                                         amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, item->value.target_code);
8054                                         amd64_jump_reg (code, MONO_ARCH_IMT_SCRATCH_REG);
8055                                 } else {
8056                                         amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, & (vtable->vtable [item->value.vtable_slot]));
8057                                         amd64_jump_membase (code, MONO_ARCH_IMT_SCRATCH_REG, 0);
8058                                 }
8059
8060                                 if (fail_case) {
8061                                         amd64_patch (item->jmp_code, code);
8062                                         amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, fail_tramp);
8063                                         amd64_jump_reg (code, MONO_ARCH_IMT_SCRATCH_REG);
8064                                         item->jmp_code = NULL;
8065                                 }
8066                         } else {
8067                                 /* enable the commented code to assert on wrong method */
8068 #if 0
8069                                 if (amd64_is_imm32 (item->key))
8070                                         amd64_alu_reg_imm_size (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)(gssize)item->key, sizeof(gpointer));
8071                                 else {
8072                                         amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, item->key);
8073                                         amd64_alu_reg_reg (code, X86_CMP, MONO_ARCH_IMT_REG, MONO_ARCH_IMT_SCRATCH_REG);
8074                                 }
8075                                 item->jmp_code = code;
8076                                 amd64_branch8 (code, X86_CC_NE, 0, FALSE);
8077                                 /* See the comment below about R10 */
8078                                 amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, & (vtable->vtable [item->value.vtable_slot]));
8079                                 amd64_jump_membase (code, MONO_ARCH_IMT_SCRATCH_REG, 0);
8080                                 amd64_patch (item->jmp_code, code);
8081                                 amd64_breakpoint (code);
8082                                 item->jmp_code = NULL;
8083 #else
8084                                 /* We're using R10 (MONO_ARCH_IMT_SCRATCH_REG) here because R11 (MONO_ARCH_IMT_REG)
8085                                    needs to be preserved.  R10 needs
8086                                    to be preserved for calls which
8087                                    require a runtime generic context,
8088                                    but interface calls don't. */
8089                                 amd64_mov_reg_imm (code, MONO_ARCH_IMT_SCRATCH_REG, & (vtable->vtable [item->value.vtable_slot]));
8090                                 amd64_jump_membase (code, MONO_ARCH_IMT_SCRATCH_REG, 0);
8091 #endif
8092                         }
8093                 } else {
8094                         if (amd64_use_imm32 ((gint64)item->key))
8095                                 amd64_alu_reg_imm_size (code, X86_CMP, MONO_ARCH_IMT_REG, (guint32)(gssize)item->key, sizeof (gpointer));
8096                         else {
8097                                 amd64_mov_reg_imm_size (code, MONO_ARCH_IMT_SCRATCH_REG, item->key, sizeof (gpointer));
8098                                 amd64_alu_reg_reg (code, X86_CMP, MONO_ARCH_IMT_REG, MONO_ARCH_IMT_SCRATCH_REG);
8099                         }
8100                         item->jmp_code = code;
8101                         if (x86_is_imm8 (imt_branch_distance (imt_entries, i, item->check_target_idx)))
8102                                 x86_branch8 (code, X86_CC_GE, 0, FALSE);
8103                         else
8104                                 x86_branch32 (code, X86_CC_GE, 0, FALSE);
8105                 }
8106                 g_assert (code - item->code_target <= item->chunk_size);
8107         }
8108         /* patch the branches to get to the target items */
8109         for (i = 0; i < count; ++i) {
8110                 MonoIMTCheckItem *item = imt_entries [i];
8111                 if (item->jmp_code) {
8112                         if (item->check_target_idx) {
8113                                 amd64_patch (item->jmp_code, imt_entries [item->check_target_idx]->code_target);
8114                         }
8115                 }
8116         }
8117
8118         if (!fail_tramp)
8119                 mono_stats.imt_trampolines_size += code - start;
8120         g_assert (code - start <= size);
8121
8122         mono_profiler_code_buffer_new (start, code - start, MONO_PROFILER_CODE_BUFFER_IMT_TRAMPOLINE, NULL);
8123
8124         mono_tramp_info_register (mono_tramp_info_create (NULL, start, code - start, NULL, unwind_ops), domain);
8125
8126         return start;
8127 }
8128
8129 MonoMethod*
8130 mono_arch_find_imt_method (mgreg_t *regs, guint8 *code)
8131 {
8132         return (MonoMethod*)regs [MONO_ARCH_IMT_REG];
8133 }
8134
8135 MonoVTable*
8136 mono_arch_find_static_call_vtable (mgreg_t *regs, guint8 *code)
8137 {
8138         return (MonoVTable*) regs [MONO_ARCH_RGCTX_REG];
8139 }
8140
8141 GSList*
8142 mono_arch_get_cie_program (void)
8143 {
8144         GSList *l = NULL;
8145
8146         mono_add_unwind_op_def_cfa (l, (guint8*)NULL, (guint8*)NULL, AMD64_RSP, 8);
8147         mono_add_unwind_op_offset (l, (guint8*)NULL, (guint8*)NULL, AMD64_RIP, -8);
8148
8149         return l;
8150 }
8151
8152 #ifndef DISABLE_JIT
8153
8154 MonoInst*
8155 mono_arch_emit_inst_for_method (MonoCompile *cfg, MonoMethod *cmethod, MonoMethodSignature *fsig, MonoInst **args)
8156 {
8157         MonoInst *ins = NULL;
8158         int opcode = 0;
8159
8160         if (cmethod->klass == mono_defaults.math_class) {
8161                 if (strcmp (cmethod->name, "Sin") == 0) {
8162                         opcode = OP_SIN;
8163                 } else if (strcmp (cmethod->name, "Cos") == 0) {
8164                         opcode = OP_COS;
8165                 } else if (strcmp (cmethod->name, "Sqrt") == 0) {
8166                         opcode = OP_SQRT;
8167                 } else if (strcmp (cmethod->name, "Abs") == 0 && fsig->params [0]->type == MONO_TYPE_R8) {
8168                         opcode = OP_ABS;
8169                 }
8170                 
8171                 if (opcode && fsig->param_count == 1) {
8172                         MONO_INST_NEW (cfg, ins, opcode);
8173                         ins->type = STACK_R8;
8174                         ins->dreg = mono_alloc_freg (cfg);
8175                         ins->sreg1 = args [0]->dreg;
8176                         MONO_ADD_INS (cfg->cbb, ins);
8177                 }
8178
8179                 opcode = 0;
8180                 if (cfg->opt & MONO_OPT_CMOV) {
8181                         if (strcmp (cmethod->name, "Min") == 0) {
8182                                 if (fsig->params [0]->type == MONO_TYPE_I4)
8183                                         opcode = OP_IMIN;
8184                                 if (fsig->params [0]->type == MONO_TYPE_U4)
8185                                         opcode = OP_IMIN_UN;
8186                                 else if (fsig->params [0]->type == MONO_TYPE_I8)
8187                                         opcode = OP_LMIN;
8188                                 else if (fsig->params [0]->type == MONO_TYPE_U8)
8189                                         opcode = OP_LMIN_UN;
8190                         } else if (strcmp (cmethod->name, "Max") == 0) {
8191                                 if (fsig->params [0]->type == MONO_TYPE_I4)
8192                                         opcode = OP_IMAX;
8193                                 if (fsig->params [0]->type == MONO_TYPE_U4)
8194                                         opcode = OP_IMAX_UN;
8195                                 else if (fsig->params [0]->type == MONO_TYPE_I8)
8196                                         opcode = OP_LMAX;
8197                                 else if (fsig->params [0]->type == MONO_TYPE_U8)
8198                                         opcode = OP_LMAX_UN;
8199                         }
8200                 }
8201                 
8202                 if (opcode && fsig->param_count == 2) {
8203                         MONO_INST_NEW (cfg, ins, opcode);
8204                         ins->type = fsig->params [0]->type == MONO_TYPE_I4 ? STACK_I4 : STACK_I8;
8205                         ins->dreg = mono_alloc_ireg (cfg);
8206                         ins->sreg1 = args [0]->dreg;
8207                         ins->sreg2 = args [1]->dreg;
8208                         MONO_ADD_INS (cfg->cbb, ins);
8209                 }
8210
8211 #if 0
8212                 /* OP_FREM is not IEEE compatible */
8213                 else if (strcmp (cmethod->name, "IEEERemainder") == 0 && fsig->param_count == 2) {
8214                         MONO_INST_NEW (cfg, ins, OP_FREM);
8215                         ins->inst_i0 = args [0];
8216                         ins->inst_i1 = args [1];
8217                 }
8218 #endif
8219         }
8220
8221         return ins;
8222 }
8223 #endif
8224
8225 gboolean
8226 mono_arch_print_tree (MonoInst *tree, int arity)
8227 {
8228         return 0;
8229 }
8230
8231 mgreg_t
8232 mono_arch_context_get_int_reg (MonoContext *ctx, int reg)
8233 {
8234         return ctx->gregs [reg];
8235 }
8236
8237 void
8238 mono_arch_context_set_int_reg (MonoContext *ctx, int reg, mgreg_t val)
8239 {
8240         ctx->gregs [reg] = val;
8241 }
8242
8243 gpointer
8244 mono_arch_install_handler_block_guard (MonoJitInfo *ji, MonoJitExceptionInfo *clause, MonoContext *ctx, gpointer new_value)
8245 {
8246         gpointer *sp, old_value;
8247         char *bp;
8248
8249         /*Load the spvar*/
8250         bp = (char *)MONO_CONTEXT_GET_BP (ctx);
8251         sp = (gpointer *)*(gpointer*)(bp + clause->exvar_offset);
8252
8253         old_value = *sp;
8254         if (old_value < ji->code_start || (char*)old_value > ((char*)ji->code_start + ji->code_size))
8255                 return old_value;
8256
8257         *sp = new_value;
8258
8259         return old_value;
8260 }
8261
8262 /*
8263  * mono_arch_emit_load_aotconst:
8264  *
8265  *   Emit code to load the contents of the GOT slot identified by TRAMP_TYPE and
8266  * TARGET from the mscorlib GOT in full-aot code.
8267  * On AMD64, the result is placed into R11.
8268  */
8269 guint8*
8270 mono_arch_emit_load_aotconst (guint8 *start, guint8 *code, MonoJumpInfo **ji, MonoJumpInfoType tramp_type, gconstpointer target)
8271 {
8272         *ji = mono_patch_info_list_prepend (*ji, code - start, tramp_type, target);
8273         amd64_mov_reg_membase (code, AMD64_R11, AMD64_RIP, 0, 8);
8274
8275         return code;
8276 }
8277
8278 /*
8279  * mono_arch_get_trampolines:
8280  *
8281  *   Return a list of MonoTrampInfo structures describing arch specific trampolines
8282  * for AOT.
8283  */
8284 GSList *
8285 mono_arch_get_trampolines (gboolean aot)
8286 {
8287         return mono_amd64_get_exception_trampolines (aot);
8288 }
8289
8290 /* Soft Debug support */
8291 #ifdef MONO_ARCH_SOFT_DEBUG_SUPPORTED
8292
8293 /*
8294  * mono_arch_set_breakpoint:
8295  *
8296  *   Set a breakpoint at the native code corresponding to JI at NATIVE_OFFSET.
8297  * The location should contain code emitted by OP_SEQ_POINT.
8298  */
8299 void
8300 mono_arch_set_breakpoint (MonoJitInfo *ji, guint8 *ip)
8301 {
8302         guint8 *code = ip;
8303
8304         if (ji->from_aot) {
8305                 guint32 native_offset = ip - (guint8*)ji->code_start;
8306                 SeqPointInfo *info = (SeqPointInfo *)mono_arch_get_seq_point_info (mono_domain_get (), (guint8 *)ji->code_start);
8307
8308                 g_assert (info->bp_addrs [native_offset] == 0);
8309                 info->bp_addrs [native_offset] = mini_get_breakpoint_trampoline ();
8310         } else {
8311                 /* ip points to a mov r11, 0 */
8312                 g_assert (code [0] == 0x41);
8313                 g_assert (code [1] == 0xbb);
8314                 amd64_mov_reg_imm (code, AMD64_R11, 1);
8315         }
8316 }
8317
8318 /*
8319  * mono_arch_clear_breakpoint:
8320  *
8321  *   Clear the breakpoint at IP.
8322  */
8323 void
8324 mono_arch_clear_breakpoint (MonoJitInfo *ji, guint8 *ip)
8325 {
8326         guint8 *code = ip;
8327
8328         if (ji->from_aot) {
8329                 guint32 native_offset = ip - (guint8*)ji->code_start;
8330                 SeqPointInfo *info = (SeqPointInfo *)mono_arch_get_seq_point_info (mono_domain_get (), (guint8 *)ji->code_start);
8331
8332                 info->bp_addrs [native_offset] = NULL;
8333         } else {
8334                 amd64_mov_reg_imm (code, AMD64_R11, 0);
8335         }
8336 }
8337
8338 gboolean
8339 mono_arch_is_breakpoint_event (void *info, void *sigctx)
8340 {
8341         /* We use soft breakpoints on amd64 */
8342         return FALSE;
8343 }
8344
8345 /*
8346  * mono_arch_skip_breakpoint:
8347  *
8348  *   Modify CTX so the ip is placed after the breakpoint instruction, so when
8349  * we resume, the instruction is not executed again.
8350  */
8351 void
8352 mono_arch_skip_breakpoint (MonoContext *ctx, MonoJitInfo *ji)
8353 {
8354         g_assert_not_reached ();
8355 }
8356         
8357 /*
8358  * mono_arch_start_single_stepping:
8359  *
8360  *   Start single stepping.
8361  */
8362 void
8363 mono_arch_start_single_stepping (void)
8364 {
8365         ss_trampoline = mini_get_single_step_trampoline ();
8366 }
8367         
8368 /*
8369  * mono_arch_stop_single_stepping:
8370  *
8371  *   Stop single stepping.
8372  */
8373 void
8374 mono_arch_stop_single_stepping (void)
8375 {
8376         ss_trampoline = NULL;
8377 }
8378
8379 /*
8380  * mono_arch_is_single_step_event:
8381  *
8382  *   Return whenever the machine state in SIGCTX corresponds to a single
8383  * step event.
8384  */
8385 gboolean
8386 mono_arch_is_single_step_event (void *info, void *sigctx)
8387 {
8388         /* We use soft breakpoints on amd64 */
8389         return FALSE;
8390 }
8391
8392 /*
8393  * mono_arch_skip_single_step:
8394  *
8395  *   Modify CTX so the ip is placed after the single step trigger instruction,
8396  * we resume, the instruction is not executed again.
8397  */
8398 void
8399 mono_arch_skip_single_step (MonoContext *ctx)
8400 {
8401         g_assert_not_reached ();
8402 }
8403
8404 /*
8405  * mono_arch_create_seq_point_info:
8406  *
8407  *   Return a pointer to a data structure which is used by the sequence
8408  * point implementation in AOTed code.
8409  */
8410 gpointer
8411 mono_arch_get_seq_point_info (MonoDomain *domain, guint8 *code)
8412 {
8413         SeqPointInfo *info;
8414         MonoJitInfo *ji;
8415
8416         // FIXME: Add a free function
8417
8418         mono_domain_lock (domain);
8419         info = (SeqPointInfo *)g_hash_table_lookup (domain_jit_info (domain)->arch_seq_points,
8420                                                                 code);
8421         mono_domain_unlock (domain);
8422
8423         if (!info) {
8424                 ji = mono_jit_info_table_find (domain, (char*)code);
8425                 g_assert (ji);
8426
8427                 // FIXME: Optimize the size
8428                 info = (SeqPointInfo *)g_malloc0 (sizeof (SeqPointInfo) + (ji->code_size * sizeof (gpointer)));
8429
8430                 info->ss_tramp_addr = &ss_trampoline;
8431
8432                 mono_domain_lock (domain);
8433                 g_hash_table_insert (domain_jit_info (domain)->arch_seq_points,
8434                                                          code, info);
8435                 mono_domain_unlock (domain);
8436         }
8437
8438         return info;
8439 }
8440
8441 void
8442 mono_arch_init_lmf_ext (MonoLMFExt *ext, gpointer prev_lmf)
8443 {
8444         ext->lmf.previous_lmf = prev_lmf;
8445         /* Mark that this is a MonoLMFExt */
8446         ext->lmf.previous_lmf = (gpointer)(((gssize)ext->lmf.previous_lmf) | 2);
8447         ext->lmf.rsp = (gssize)ext;
8448 }
8449
8450 #endif
8451
8452 gboolean
8453 mono_arch_opcode_supported (int opcode)
8454 {
8455         switch (opcode) {
8456         case OP_ATOMIC_ADD_I4:
8457         case OP_ATOMIC_ADD_I8:
8458         case OP_ATOMIC_EXCHANGE_I4:
8459         case OP_ATOMIC_EXCHANGE_I8:
8460         case OP_ATOMIC_CAS_I4:
8461         case OP_ATOMIC_CAS_I8:
8462         case OP_ATOMIC_LOAD_I1:
8463         case OP_ATOMIC_LOAD_I2:
8464         case OP_ATOMIC_LOAD_I4:
8465         case OP_ATOMIC_LOAD_I8:
8466         case OP_ATOMIC_LOAD_U1:
8467         case OP_ATOMIC_LOAD_U2:
8468         case OP_ATOMIC_LOAD_U4:
8469         case OP_ATOMIC_LOAD_U8:
8470         case OP_ATOMIC_LOAD_R4:
8471         case OP_ATOMIC_LOAD_R8:
8472         case OP_ATOMIC_STORE_I1:
8473         case OP_ATOMIC_STORE_I2:
8474         case OP_ATOMIC_STORE_I4:
8475         case OP_ATOMIC_STORE_I8:
8476         case OP_ATOMIC_STORE_U1:
8477         case OP_ATOMIC_STORE_U2:
8478         case OP_ATOMIC_STORE_U4:
8479         case OP_ATOMIC_STORE_U8:
8480         case OP_ATOMIC_STORE_R4:
8481         case OP_ATOMIC_STORE_R8:
8482                 return TRUE;
8483         default:
8484                 return FALSE;
8485         }
8486 }
8487
8488 CallInfo*
8489 mono_arch_get_call_info (MonoMemPool *mp, MonoMethodSignature *sig)
8490 {
8491         return get_call_info (mp, sig);
8492 }