Don't run test-318 with gmcs.
[mono.git] / mono / mini / inssel-long.brg
1 %%
2
3 #
4 # inssel-long.brg: burg file for 64bit architectures
5 #
6 # Author:
7 #   Dietmar Maurer (dietmar@ximian.com)
8 #
9 # (C) 2002 Ximian, Inc.
10 #
11
12 reg: OP_I8CONST {
13         MONO_EMIT_NEW_I8CONST (s, state->reg1, tree->inst_l);
14 }
15
16 reg: CEE_LDIND_I8 (base) {
17         MONO_EMIT_LOAD_MEMBASE_OP (s, tree, OP_LOADI8_MEMBASE, state->reg1, 
18                                    state->left->tree->inst_basereg, state->left->tree->inst_offset);
19 }
20
21 stmt: CEE_STIND_I8 (base, reg) {
22         MONO_EMIT_STORE_MEMBASE (s, tree, OP_STOREI8_MEMBASE_REG, state->left->tree->inst_basereg,
23                                  state->left->tree->inst_offset, state->right->reg1);
24 }
25
26 stmt: CEE_STIND_REF (base, OP_I8CONST),
27 stmt: CEE_STIND_I (base, OP_I8CONST),
28 stmt: CEE_STIND_I8 (base, OP_I8CONST),
29 stmt: CEE_STIND_REF (base, OP_ICONST),
30 stmt: CEE_STIND_I (base, OP_ICONST),
31 stmt: CEE_STIND_I8 (base, OP_ICONST) {
32         MONO_EMIT_STORE_MEMBASE_IMM (s, tree, OP_STOREI8_MEMBASE_IMM, state->left->tree->inst_basereg,
33                                      state->left->tree->inst_offset, state->right->tree->inst_l);
34 }
35
36 stmt: CEE_STIND_I8 (reg, reg) {
37         MONO_EMIT_STORE_MEMBASE (s, tree, OP_STOREI8_MEMBASE_REG, state->left->tree->inst_basereg,
38                                  state->left->tree->inst_offset, state->right->reg1);
39 }
40
41 base: OP_LADD (base, OP_ICONST) "0" {
42         tree->inst_offset = state->left->tree->inst_offset + state->right->tree->inst_c0;
43         tree->inst_basereg = state->left->tree->inst_basereg;
44 }
45
46 base: OP_LADD (CEE_LDIND_REF (OP_REGVAR), OP_ICONST),
47 base: OP_LADD (CEE_LDIND_I (OP_REGVAR), OP_ICONST) "0" {
48         tree->inst_offset = state->right->tree->inst_c0;
49         tree->inst_basereg = state->left->left->tree->dreg;
50 }
51
52 reg: OP_LADD (reg, reg) {
53         MONO_EMIT_NEW_BIALU (s, CEE_ADD, state->reg1, state->left->reg1, state->right->reg1);
54 }
55
56 reg: OP_LSUB (reg, reg) {
57         MONO_EMIT_NEW_BIALU (s, CEE_SUB, state->reg1, state->left->reg1, state->right->reg1);
58 }
59
60 reg: OP_LNEG (reg) {
61         MONO_EMIT_NEW_UNALU (s, CEE_NEG, state->reg1, state->left->reg1);
62 }
63
64 reg: OP_LNOT (reg) {
65         MONO_EMIT_NEW_UNALU (s, CEE_NOT, state->reg1, state->left->reg1);
66 }
67
68 reg: OP_LAND (reg, reg) {
69         MONO_EMIT_NEW_BIALU (s, CEE_AND, state->reg1, state->left->reg1, state->right->reg1);
70 }
71
72 reg: OP_LOR (reg, reg) {
73         MONO_EMIT_NEW_BIALU (s, CEE_OR, state->reg1, state->left->reg1, state->right->reg1);
74 }
75
76 reg: OP_LXOR (reg, reg) {
77         MONO_EMIT_NEW_BIALU (s, CEE_XOR, state->reg1, state->left->reg1, state->right->reg1);
78 }
79
80
81 reg: OP_LADD_OVF (reg, reg) {
82         MONO_EMIT_NEW_BIALU (s, OP_ADDCC, state->reg1, state->left->reg1, state->right->reg1);
83         MONO_EMIT_NEW_COND_EXC (s, OV, "OverflowException");
84 }
85
86 reg: OP_LADD_OVF_UN (reg, reg) {
87         MONO_EMIT_NEW_BIALU (s, OP_ADDCC, state->reg1, state->left->reg1, state->right->reg1);
88         MONO_EMIT_NEW_COND_EXC (s, C, "OverflowException");
89 }
90
91 reg: OP_LSUB_OVF (reg, reg) {
92         MONO_EMIT_NEW_BIALU (s, OP_SUBCC, state->reg1, state->left->reg1, state->right->reg1);
93         MONO_EMIT_NEW_COND_EXC (s, OV, "OverflowException");
94 }
95
96 reg: OP_LSUB_OVF_UN (reg, reg) {
97         MONO_EMIT_NEW_BIALU (s, OP_SUBCC, state->reg1, state->left->reg1, state->right->reg1);
98         MONO_EMIT_NEW_COND_EXC (s, C, "OverflowException");
99 }
100
101 reg: OP_LONG_SHRUN_32 (reg) {
102         MONO_EMIT_BIALU_IMM (s, tree, OP_LSHR_UN_IMM, state->reg1, state->left->reg1, 32);
103 }
104
105 #
106 # shift operations
107 #
108
109 reg: OP_LSHL (reg, reg) {
110         MONO_EMIT_BIALU (s, tree, tree->opcode, state->reg1, state->left->reg1, state->right->reg1);
111 }
112
113 reg: OP_LSHL (reg, OP_ICONST) {
114         MONO_EMIT_BIALU_IMM (s, tree, OP_LSHL_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
115 }
116
117 reg: OP_LSHR (reg, reg) {
118         MONO_EMIT_BIALU (s, tree, tree->opcode, state->reg1, state->left->reg1, state->right->reg1);
119 }
120
121 reg: OP_LSHR_IMM (reg, OP_ICONST) {
122         MONO_EMIT_BIALU_IMM (s, tree, OP_LSHR_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
123 }
124
125 reg: OP_LSHR_UN (reg, reg) {
126         MONO_EMIT_BIALU (s, tree, tree->opcode, state->reg1, state->left->reg1, state->right->reg1);
127 }
128
129 reg: OP_LSHR_UN (reg, OP_ICONST) {
130         MONO_EMIT_BIALU_IMM (s, tree, OP_LSHR_UN_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
131 }
132
133 #
134 # Conversions
135 #
136
137 reg: CEE_CONV_I8 (reg) {
138         /* Sign extend the value in the lower word into the upper word */
139         tree->sreg1 = state->left->reg1;
140         tree->dreg = state->reg1;
141         mono_bblock_add_inst (s->cbb, tree);    
142 }
143
144 reg: CEE_CONV_U8 (reg) {
145         /* Clean out the upper word */
146         /* Sign extend the value in the lower word into the upper word */
147         tree->sreg1 = state->left->reg1;
148         tree->dreg = state->reg1;
149         mono_bblock_add_inst (s->cbb, tree);
150 }
151
152 i8con: CEE_CONV_U8 (OP_ICONST) "0" {
153         /*
154          * This is needed since constant propagation eliminates some 
155      * stind.i4/ldind.i4 pairs, along with the conversions done by them.
156          */
157         int data = state->left->tree->inst_c0;
158         tree->opcode = OP_I8CONST;
159         tree->inst_ls_word = data;
160         tree->inst_ms_word = 0;
161 }
162
163 reg: OP_LCONV_TO_I4 (reg) {
164         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
165 }
166
167 reg: OP_FCONV_TO_I8 (freg) {
168         MONO_EMIT_UNALU (s, tree, tree->opcode, state->reg1, state->left->reg1);
169 }
170
171 reg: OP_FCONV_TO_U8 (freg) {
172         MONO_EMIT_UNALU (s, tree, tree->opcode, state->reg1, state->left->reg1);
173 }
174
175 reg: OP_LCONV_TO_I4 (i8con) {
176      MONO_EMIT_NEW_ICONST (s, state->reg1, state->left->tree->inst_ls_word);
177 }
178
179 reg: OP_LCONV_TO_I4 (reg) {
180         /* Sign extend the value in the lower word into the upper word */
181         MONO_EMIT_BIALU_IMM (s, tree, OP_SHR_IMM, state->reg1, state->left->reg1, 0);
182 }
183
184 reg: OP_LCONV_TO_U4 (reg) {
185         /* Clean out the upper word */
186         MONO_EMIT_BIALU_IMM (s, tree, OP_SHR_UN_IMM, state->reg1, state->left->reg1, 0);
187 }
188
189 reg: OP_LCONV_TO_U8 (reg) {
190         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
191 }
192
193 reg: OP_LCONV_TO_I8 (reg) {
194         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
195 }
196
197 reg: OP_LCONV_TO_U (reg) {
198         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
199 }
200
201 reg: OP_LCONV_TO_I (reg) {
202         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
203 }
204
205 reg: OP_LCONV_TO_I1 (reg) {
206         MONO_EMIT_UNALU (s, tree, CEE_CONV_I1, state->reg1, state->left->reg1);
207 }
208
209 reg: OP_LCONV_TO_U1 (reg) {
210         MONO_EMIT_UNALU (s, tree, CEE_CONV_U1, state->reg1, state->left->reg1);
211 }
212
213 reg: OP_LCONV_TO_I2 (reg) {
214         MONO_EMIT_UNALU (s, tree, CEE_CONV_I2, state->reg1, state->left->reg1);
215 }
216
217 reg: OP_LCONV_TO_U2 (reg) {
218         MONO_EMIT_UNALU (s, tree, CEE_CONV_U2, state->reg1, state->left->reg1);
219 }
220
221
222 reg: OP_LCONV_TO_OVF_I1 (reg) {
223         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 127);
224         MONO_EMIT_NEW_COND_EXC (s, GT, "OverflowException");
225         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, -128);
226         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
227         MONO_EMIT_UNALU (s, tree, CEE_CONV_I1, state->reg1, state->left->reg1);
228 }
229
230 reg: OP_LCONV_TO_OVF_U1 (reg) {
231         /* probe value to be within 0 to 255 */
232         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 255);
233         MONO_EMIT_NEW_COND_EXC (s, GT_UN, "OverflowException");
234         MONO_EMIT_BIALU_IMM (s, tree, OP_AND_IMM, state->reg1, state->left->reg1, 0xff);
235 }
236
237 reg: OP_LCONV_TO_OVF_U1_UN (reg) {
238         /* probe value to be within 0 to 255 */
239         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 255);
240         MONO_EMIT_NEW_COND_EXC (s, GT_UN, "OverflowException");
241         MONO_EMIT_BIALU_IMM (s, tree, OP_AND_IMM, state->reg1, state->left->reg1, 0xff);
242 }
243
244 reg: OP_LCONV_TO_OVF_I2 (reg) {
245         /* Probe value to be within -32768 and 32767 */
246         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 32767);
247         MONO_EMIT_NEW_COND_EXC (s, GT, "OverflowException");
248         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, -32768);
249         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
250         MONO_EMIT_UNALU (s, tree, CEE_CONV_I2, state->reg1, state->left->reg1);
251 }
252
253 reg: OP_LCONV_TO_OVF_U2 (reg) {
254         /* Probe value to be within 0 and 65535 */
255         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0xffff);
256         MONO_EMIT_NEW_COND_EXC (s, GT_UN, "OverflowException");
257         MONO_EMIT_BIALU_IMM (s, tree, OP_AND_IMM, state->reg1, state->left->reg1, 0xffff);
258 }
259
260 reg: OP_LCONV_TO_OVF_U2_UN (reg) {
261         /* Probe value to be within 0 and 65535 */
262         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0xffff);
263         MONO_EMIT_NEW_COND_EXC (s, GT_UN, "OverflowException");
264         MONO_EMIT_BIALU_IMM (s, tree, OP_AND_IMM, state->reg1, state->left->reg1, 0xffff);
265 }
266
267 reg: OP_LCONV_TO_OVF_I4 (reg) {
268         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0x7fffffff);
269         MONO_EMIT_NEW_COND_EXC (s, GT, "OverflowException");
270         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, -2147483648);
271         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
272         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
273 }
274
275 reg: OP_LCONV_TO_OVF_U4_UN (reg) {
276         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0xffffffff);
277         MONO_EMIT_NEW_COND_EXC (s, GT_UN, "OverflowException");
278         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
279 }
280
281 reg: OP_LCONV_TO_OVF_U4 (reg) {
282         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0xffffffffUL);
283         MONO_EMIT_NEW_COND_EXC (s, GT, "OverflowException");
284         MONO_EMIT_NEW_BIALU_IMM (s, OP_COMPARE_IMM, -1, state->left->reg1, 0);
285         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
286         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
287 }
288
289 reg: OP_LCONV_TO_OVF_I_UN (reg),
290 reg: OP_LCONV_TO_OVF_I8_UN (reg) {
291         MONO_EMIT_NEW_BIALU_IMM (s, OP_COMPARE_IMM, -1, state->left->reg1, 0);
292         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
293
294         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
295 }
296
297 reg: OP_LCONV_TO_OVF_U8 (reg) {
298         MONO_EMIT_NEW_BIALU_IMM (s, OP_COMPARE_IMM, -1, state->left->reg1, 0);
299         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
300
301         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
302 }
303
304 reg: OP_LCONV_TO_OVF_I8 (reg) {
305         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
306 }
307
308 reg: OP_LCONV_TO_OVF_U8_UN (reg) {
309         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
310 }
311
312 reg: OP_LCONV_TO_OVF_I (reg) {
313         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
314 }
315
316 freg: OP_LCONV_TO_R_UN (lreg) {
317         MONO_EMIT_UNALU (s, tree, tree->opcode, state->reg1, state->left->reg1);
318 }
319
320 reg: CEE_CONV_OVF_I8 (reg) {
321         /* Sign extend the value in the lower word into the upper word */
322         MONO_EMIT_BIALU_IMM (s, tree, OP_SHR_IMM, state->reg1, state->left->reg1, 0);
323 }
324
325 reg: CEE_CONV_OVF_I8_UN (reg) {
326         /* an unsigned 32 bit num always fits in a signed 64 bit one */
327         /* Clean out the upper word */
328         MONO_EMIT_BIALU_IMM (s, tree, OP_SHR_UN_IMM, state->reg1, state->left->reg1, 0);
329 }
330
331 reg: CEE_CONV_OVF_U8 (reg) {
332         MONO_EMIT_NEW_COMPARE_IMM (s, state->left->reg1, 0);
333         MONO_EMIT_NEW_COND_EXC (s, LT, "OverflowException");
334         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->reg1, state->left->reg1);
335 }
336
337 reg: CEE_CONV_OVF_U8_UN (reg) {
338         g_assert_not_reached ();
339 }
340
341
342
343
344 reg: OP_LCALLVIRT (reg) {
345         mini_emit_virtual_call (s, state, tree, OP_LCALL, OP_LCALL_MEMBASE);
346 }
347
348 reg: OP_LCALL {
349         tree->dreg = state->reg1;
350         mono_bblock_add_inst (s->cbb, tree);
351 }
352
353 reg: OP_LCALL_REG (reg) {
354         tree->sreg1 = state->left->reg1;
355         tree->dreg = state->reg1;
356         mono_bblock_add_inst (s->cbb, tree);
357 }
358
359 reg: OP_LCALL_REG (OP_ICONST) {
360         tree->opcode = OP_LCALL;
361         ((MonoCallInst*)tree)->fptr = state->left->tree->inst_p0;
362         tree->dreg = state->reg1;
363         mono_bblock_add_inst (s->cbb, tree);
364 }
365
366
367
368 stmt: CEE_STIND_I4 (OP_REGVAR, OP_ICONST) {
369         tree->inst_c0 = state->right->tree->inst_c0;
370         tree->opcode = OP_ICONST;
371         tree->dreg = state->left->tree->dreg;
372         mono_bblock_add_inst (s->cbb, tree);
373 }
374
375 stmt: CEE_STIND_I4 (OP_REGVAR, reg) {
376         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->left->tree->dreg, state->right->reg1);
377 }
378
379 stmt: CEE_STIND_I4 (OP_REGVAR, CEE_LDIND_I4 (OP_REGVAR)) {
380         MONO_EMIT_UNALU (s, tree, OP_MOVE, state->left->tree->dreg, state->right->left->tree->dreg);
381 }
382
383 stmt: CEE_STIND_I4 (OP_REGVAR, CEE_LDIND_I4 (base)) {
384         MONO_EMIT_LOAD_MEMBASE_OP (s, tree, OP_LOADI4_MEMBASE, state->left->tree->dreg, 
385                                    state->right->left->tree->inst_basereg, 
386                                    state->right->left->tree->inst_offset);
387 }
388
389 cflags: OP_LCOMPARE (reg, reg) {
390         tree->sreg1 = state->left->reg1;
391         tree->sreg2 = state->right->reg1;
392         mono_bblock_add_inst (s->cbb, tree);
393 }
394
395 cflags: OP_LCOMPARE (CEE_LDIND_I8 (OP_REGVAR), reg) {
396         tree->sreg1 = state->left->left->tree->dreg;
397         tree->sreg2 = state->right->reg1;
398         mono_bblock_add_inst (s->cbb, tree);
399 }
400
401 cflags: OP_LCOMPARE (CEE_LDIND_I (OP_REGVAR), CEE_LDIND_I (OP_REGVAR)) {
402         tree->sreg1 = state->left->left->tree->dreg;
403         tree->sreg2 = state->right->left->tree->dreg;
404         mono_bblock_add_inst (s->cbb, tree);
405 }
406
407 cflags: OP_LCOMPARE (CEE_LDIND_I8 (OP_REGVAR), OP_ICONST) {
408         tree->opcode = OP_COMPARE_IMM;
409         tree->sreg1 = state->left->left->tree->dreg;
410         tree->inst_imm = state->right->tree->inst_c0;
411         mono_bblock_add_inst (s->cbb, tree);
412 } cost {
413         MBCOND (mono_arch_is_inst_imm (state->right->tree->inst_c0));
414
415         return 0;
416 }       
417
418 cflags: OP_LCOMPARE (reg, OP_ICONST) {
419         tree->opcode = OP_COMPARE_IMM;
420         tree->sreg1 = state->left->reg1;
421         tree->inst_imm = state->right->tree->inst_c0;
422         mono_bblock_add_inst (s->cbb, tree);
423 } cost {
424         MBCOND (mono_arch_is_inst_imm (state->right->tree->inst_c0));
425
426         return 0;
427 }       
428
429 cflags: OP_LCOMPARE (reg, OP_I8CONST) {
430         tree->opcode = OP_COMPARE_IMM;
431         tree->sreg1 = state->left->reg1;
432         tree->inst_imm = state->right->tree->inst_l;
433         mono_bblock_add_inst (s->cbb, tree);
434 } cost {
435         MBCOND (mono_arch_is_inst_imm (state->right->tree->inst_l));
436
437         return 0;
438 }       
439
440 stmt: CEE_BNE_UN (cflags) {
441         mono_bblock_add_inst (s->cbb, tree);
442 }
443
444 stmt: CEE_BEQ (cflags) {
445         mono_bblock_add_inst (s->cbb, tree);
446 }
447
448 stmt: CEE_BLT (cflags) {
449         mono_bblock_add_inst (s->cbb, tree);
450 }
451
452 stmt: CEE_BLT_UN (cflags) {
453         mono_bblock_add_inst (s->cbb, tree);
454 }
455
456 stmt: CEE_BGT (cflags) {
457         mono_bblock_add_inst (s->cbb, tree);
458 }
459
460 stmt: CEE_BGT_UN (cflags) {
461         mono_bblock_add_inst (s->cbb, tree);
462 }
463
464 stmt: CEE_BGE  (cflags) {
465         mono_bblock_add_inst (s->cbb, tree);
466 }
467
468 stmt: CEE_BGE_UN (cflags) {
469         mono_bblock_add_inst (s->cbb, tree);
470 }
471
472 stmt: CEE_BLE  (cflags) {
473         mono_bblock_add_inst (s->cbb, tree);
474 }
475
476 stmt: CEE_BLE_UN (cflags) {
477         mono_bblock_add_inst (s->cbb, tree);
478 }
479
480 #
481 # 32 bit rules
482 #
483
484 #
485 # basic alu operations
486 #
487
488 reg: CEE_AND (reg, reg) {
489         MONO_EMIT_BIALU (s, tree, OP_IAND, state->reg1, state->left->reg1, state->right->reg1);
490 }
491
492 reg: CEE_AND (reg, OP_ICONST) {
493         MONO_EMIT_BIALU_IMM (s, tree, OP_IAND_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
494 }
495
496 reg: CEE_OR (reg, reg) {
497         MONO_EMIT_BIALU (s, tree, OP_IOR, state->reg1, state->left->reg1, state->right->reg1);
498 }
499
500 reg: CEE_OR (reg, OP_ICONST) {
501         MONO_EMIT_BIALU_IMM (s, tree, OP_IOR_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
502 }
503
504 reg: CEE_XOR (reg, reg) {
505         MONO_EMIT_BIALU (s, tree, OP_IXOR, state->reg1, state->left->reg1, state->right->reg1);
506 }
507
508 reg: CEE_XOR (reg, OP_ICONST) {
509         MONO_EMIT_BIALU_IMM (s, tree, OP_IXOR_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
510 }
511
512 reg: CEE_NEG (reg) {
513         MONO_EMIT_UNALU (s, tree, OP_INEG, state->reg1, state->left->reg1);
514 }
515
516 reg: CEE_NOT (reg) {
517         MONO_EMIT_UNALU (s, tree, OP_INOT, state->reg1, state->left->reg1);
518 }
519
520 reg: CEE_ADD (reg, reg) {
521         MONO_EMIT_BIALU (s, tree, OP_IADD, state->reg1, state->left->reg1, state->right->reg1);
522 }
523
524 reg: CEE_ADD (reg, OP_ICONST) {
525         MONO_EMIT_BIALU_IMM (s, tree, OP_IADD_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
526 }
527
528 reg: CEE_ADD_OVF (reg, reg) {
529         MONO_EMIT_NEW_BIALU (s, OP_IADDCC, state->reg1, state->left->reg1, state->right->reg1);
530         MONO_EMIT_NEW_COND_EXC (s, IOV, "OverflowException");
531 }
532
533 reg: CEE_ADD_OVF_UN (reg, reg) {
534         MONO_EMIT_NEW_BIALU (s, OP_IADDCC, state->reg1, state->left->reg1, state->right->reg1);
535         MONO_EMIT_NEW_COND_EXC (s, IC, "OverflowException");
536 }
537
538 reg: CEE_SUB (reg, reg) {
539         MONO_EMIT_BIALU (s, tree, OP_ISUB, state->reg1, state->left->reg1, state->right->reg1);
540 }
541
542 reg: CEE_SUB (reg, CEE_LDIND_I4 (OP_REGVAR)) {
543         MONO_EMIT_BIALU (s, tree, OP_ISUB, state->reg1, state->left->reg1, state->right->left->tree->dreg);
544 }
545
546 reg: CEE_SUB (reg, OP_ICONST) {
547         MONO_EMIT_BIALU_IMM (s, tree, OP_ISUB_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
548 }
549
550 reg: CEE_SUB_OVF (reg, reg) {
551         MONO_EMIT_NEW_BIALU (s, OP_ISUBCC, state->reg1, state->left->reg1, state->right->reg1);
552         MONO_EMIT_NEW_COND_EXC (s, IOV, "OverflowException");
553 }
554
555 reg: CEE_SUB_OVF_UN (reg, reg) {
556         MONO_EMIT_NEW_BIALU (s, OP_ISUBCC, state->reg1, state->left->reg1, state->right->reg1);
557         MONO_EMIT_NEW_COND_EXC (s, IC, "OverflowException");
558 }
559
560 #
561 # shift operations
562 #
563
564 reg: CEE_SHL (reg, reg) {
565         MONO_EMIT_BIALU (s, tree, OP_ISHL, state->reg1, state->left->reg1, state->right->reg1);
566 }
567
568 reg: CEE_SHL (reg, OP_ICONST) {
569         MONO_EMIT_BIALU_IMM (s, tree, OP_ISHL_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
570 }
571
572 reg: CEE_SHR (reg, reg) {
573         MONO_EMIT_BIALU (s, tree, OP_ISHR, state->reg1, state->left->reg1, state->right->reg1);
574 }
575
576 reg: CEE_SHR (reg, OP_ICONST) {
577         MONO_EMIT_BIALU_IMM (s, tree, OP_ISHR_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
578 }
579
580 reg: CEE_SHR_UN (reg, reg) {
581         MONO_EMIT_BIALU (s, tree, OP_ISHR_UN, state->reg1, state->left->reg1, state->right->reg1);
582 }
583
584 reg: CEE_SHR_UN (reg, OP_ICONST) {
585         MONO_EMIT_BIALU_IMM (s, tree, OP_ISHR_UN_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
586 }
587
588 #
589 # mult/div operations
590 #
591
592 reg: CEE_MUL (reg, reg) {
593         MONO_EMIT_BIALU (s, tree, OP_IMUL, state->reg1, state->left->reg1, state->right->reg1);
594 }
595
596 reg: CEE_MUL (reg, OP_ICONST) {
597         MONO_EMIT_BIALU_IMM (s, tree, OP_IMUL_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
598 }
599
600 reg: CEE_MUL_OVF (reg, reg) {
601         MONO_EMIT_BIALU (s, tree, OP_IMUL_OVF, state->reg1, state->left->reg1, state->right->reg1);
602 }
603
604 reg: CEE_MUL_OVF_UN (reg, reg) {
605         MONO_EMIT_BIALU (s, tree, OP_IMUL_OVF_UN, state->reg1, state->left->reg1, state->right->reg1);
606 }
607
608 reg: CEE_DIV (reg, reg) {
609         MONO_EMIT_BIALU (s, tree, OP_IDIV, state->reg1, state->left->reg1, state->right->reg1);
610 }
611
612 #reg: CEE_DIV (reg, OP_ICONST) {
613 #       MONO_EMIT_BIALU_IMM (s, tree, OP_IDIV_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
614 #}
615
616 reg: CEE_DIV_UN (reg, reg) {
617         MONO_EMIT_BIALU (s, tree, OP_IDIV_UN, state->reg1, state->left->reg1, state->right->reg1);
618 }
619
620 #reg: CEE_DIV_UN (reg, OP_ICONST) {
621 #       MONO_EMIT_BIALU_IMM (s, tree, OP_IDIV_UN_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
622 #}
623
624 reg: CEE_REM (reg, reg) {
625         MONO_EMIT_BIALU (s, tree, OP_IREM, state->reg1, state->left->reg1, state->right->reg1);
626 }
627
628 #reg: CEE_REM (reg, OP_ICONST) {
629 #       MONO_EMIT_BIALU_IMM (s, tree, OP_IREM_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
630 #}
631
632 reg: CEE_REM_UN (reg, reg) {
633         MONO_EMIT_BIALU (s, tree, OP_IREM_UN, state->reg1, state->left->reg1, state->right->reg1);
634 }
635
636 #reg: CEE_REM_UN (reg, OP_ICONST) {
637 #       MONO_EMIT_BIALU_IMM (s, tree, OP_IREM_UN_IMM, state->reg1, state->left->reg1, state->right->tree->inst_c0);
638 #}
639
640 c32flags: OP_COMPARE (reg, reg) {
641         tree->opcode = OP_ICOMPARE;
642         tree->sreg1 = state->left->reg1;
643         tree->sreg2 = state->right->reg1;
644         mono_bblock_add_inst (s->cbb, tree);
645 }
646
647 c32flags: OP_COMPARE (CEE_LDIND_I (OP_REGVAR), CEE_LDIND_I (OP_REGVAR)) {
648         tree->opcode = OP_ICOMPARE;
649         tree->sreg1 = state->left->left->tree->dreg;
650         tree->sreg2 = state->right->left->tree->dreg;
651         mono_bblock_add_inst (s->cbb, tree);
652 }
653
654 c32flags: OP_COMPARE (CEE_LDIND_I (OP_REGVAR), OP_ICONST) {
655         tree->opcode = OP_ICOMPARE_IMM;
656         tree->sreg1 = state->left->left->tree->dreg;
657         tree->inst_imm = state->right->tree->inst_c0;
658         mono_bblock_add_inst (s->cbb, tree);
659 }
660
661 c32flags: OP_COMPARE (CEE_LDIND_I4 (OP_REGVAR), reg) {
662         tree->opcode = OP_ICOMPARE;
663         tree->sreg1 = state->left->left->tree->dreg;
664         tree->sreg2 = state->right->reg1;
665         mono_bblock_add_inst (s->cbb, tree);
666 }
667
668 c32flags: OP_COMPARE (CEE_LDIND_I4 (OP_REGVAR), OP_ICONST) {
669         tree->opcode = OP_ICOMPARE_IMM;
670         tree->sreg1 = state->left->left->tree->dreg;
671         tree->inst_imm = state->right->tree->inst_c0;
672         mono_bblock_add_inst (s->cbb, tree);
673 }
674
675 c32flags: OP_COMPARE (reg, OP_ICONST) {
676         tree->opcode = OP_ICOMPARE_IMM;
677         tree->sreg1 = state->left->reg1;
678         tree->inst_imm = state->right->tree->inst_c0;
679         mono_bblock_add_inst (s->cbb, tree);
680 }
681
682 stmt: CEE_BNE_UN (c32flags) {
683         tree->opcode = OP_IBNE_UN;
684         mono_bblock_add_inst (s->cbb, tree);
685 }
686
687 stmt: CEE_BEQ (c32flags) {
688         tree->opcode = OP_IBEQ;
689         mono_bblock_add_inst (s->cbb, tree);
690 }
691
692 stmt: CEE_BLT (c32flags) {
693         tree->opcode = OP_IBLT;
694         mono_bblock_add_inst (s->cbb, tree);
695 }
696
697 stmt: CEE_BLT_UN (c32flags) {
698         tree->opcode = OP_IBLT_UN;
699         mono_bblock_add_inst (s->cbb, tree);
700 }
701
702 stmt: CEE_BGT (c32flags) {
703         tree->opcode = OP_IBGT;
704         mono_bblock_add_inst (s->cbb, tree);
705 }
706
707 stmt: CEE_BGT_UN (c32flags) {
708         tree->opcode = OP_IBGT_UN;
709         mono_bblock_add_inst (s->cbb, tree);
710 }
711
712 stmt: CEE_BGE  (c32flags) {
713         tree->opcode = OP_IBGE;
714         mono_bblock_add_inst (s->cbb, tree);
715 }
716
717 stmt: CEE_BGE_UN (c32flags) {
718         tree->opcode = OP_IBGE_UN;
719         mono_bblock_add_inst (s->cbb, tree);
720 }
721
722 stmt: CEE_BLE  (c32flags) {
723         tree->opcode = OP_IBLE;
724         mono_bblock_add_inst (s->cbb, tree);
725 }
726
727 stmt: CEE_BLE_UN (c32flags) {
728         tree->opcode = OP_IBLE_UN;
729         mono_bblock_add_inst (s->cbb, tree);
730 }
731
732 reg: OP_CEQ (c32flags) {        
733         tree->opcode = OP_ICEQ;
734         tree->dreg = state->reg1;
735         mono_bblock_add_inst (s->cbb, tree);
736 }
737
738 reg: OP_CLT (c32flags) {        
739         tree->opcode = OP_ICLT;
740         tree->dreg = state->reg1;
741         mono_bblock_add_inst (s->cbb, tree);
742 }
743
744 reg: OP_CLT_UN (c32flags) {     
745         tree->opcode = OP_ICLT_UN;
746         tree->dreg = state->reg1;
747         mono_bblock_add_inst (s->cbb, tree);
748 }
749
750 reg: OP_CGT (c32flags) {        
751         tree->opcode = OP_ICGT;
752         tree->dreg = state->reg1;
753         mono_bblock_add_inst (s->cbb, tree);
754 }
755
756 reg: OP_CGT_UN (c32flags) {     
757         tree->opcode = OP_ICGT_UN;
758         tree->dreg = state->reg1;
759         mono_bblock_add_inst (s->cbb, tree);
760 }
761
762 %%