Merge pull request #2174 from stukselbax/master
[mono.git] / mono / mini / cpu-s390x.md
1 # S/390 cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48
49 adc: dest:i src1:i src2:i len:6
50 adc_imm: dest:i src1:i len:14
51 add_imm: dest:i src1:i len:24
52 add_ovf_carry: dest:i src1:1 src2:i len:28
53 add_ovf_un_carry: dest:i src1:1 src2:i len:12
54 addcc: dest:i src1:i src2:i len:12
55 and_imm: dest:i src1:i len:24
56 aot_const: dest:i len:8
57 atomic_add_i4: src1:b src2:i dest:i len:28
58 atomic_add_i8: src1:b src2:i dest:i len:30
59 atomic_exchange_i4: src1:b src2:i dest:i len:18
60 atomic_exchange_i8: src1:b src2:i dest:i len:24
61 br: len:6
62 br_reg: src1:i len:8
63 break: len:22
64 call: dest:o clob:c len:26
65 call_handler: len:12 clob:c
66 call_membase: dest:o src1:b len:12 clob:c
67 call_reg: dest:o src1:i len:8 clob:c
68 ceq: dest:i len:12
69 cgt.un: dest:i len:12
70 cgt: dest:i len:12
71 checkthis: src1:b len:16
72 ckfinite: dest:f src1:f len:22
73 clt.un: dest:i len:12
74 clt: dest:i len:12
75 compare: src1:i src2:i len:4
76 compare_imm: src1:i len:20
77 cond_exc_c: len:8
78 cond_exc_eq: len:8
79 cond_exc_ge: len:8
80 cond_exc_ge_un: len:8
81 cond_exc_gt: len:8
82 cond_exc_gt_un: len:8
83 cond_exc_le: len:8
84 cond_exc_le_un: len:8
85 cond_exc_lt: len:8
86 cond_exc_lt_un: len:8
87 cond_exc_nc: len:8
88 cond_exc_ne_un: len:8
89 cond_exc_no: len:8
90 cond_exc_ov: len:8
91 div_imm: dest:i src1:i src2:i len:24
92 div_un_imm: dest:i src1:i src2:i len:24
93 endfinally: len:8
94 fcall: dest:g len:26 clob:c
95 fcall_membase: dest:g src1:b len:14 clob:c
96 fcall_reg: dest:g src1:i len:10 clob:c
97 fcompare: src1:f src2:f len:14
98 float_add: dest:f src1:f src2:f len:6
99 float_beq: len:10
100 float_bge: len:10
101 float_bge_un: len:8
102 float_bgt: len:10
103 float_ble: len:10
104 float_ble_un: len:8
105 float_blt: len:10
106 float_blt_un: len:8
107 float_bne_un: len:8
108 float_bgt_un: len:8
109 float_ceq: dest:i src1:f src2:f len:16
110 float_cgt: dest:i src1:f src2:f len:16
111 float_cgt_un: dest:i src1:f src2:f len:16
112 float_clt: dest:i src1:f src2:f len:16
113 float_clt_un: dest:i src1:f src2:f len:16
114 float_conv_to_i1: dest:i src1:f len:50
115 float_conv_to_i2: dest:i src1:f len:50
116 float_conv_to_i4: dest:i src1:f len:50
117 float_conv_to_i8: dest:l src1:f len:50
118 float_conv_to_i: dest:i src1:f len:52
119 float_conv_to_r4: dest:f src1:f len:8
120 float_conv_to_u1: dest:i src1:f len:72
121 float_conv_to_u2: dest:i src1:f len:72
122 float_conv_to_u4: dest:i src1:f len:72
123 float_conv_to_u8: dest:i src1:f len:72
124 float_conv_to_u: dest:i src1:f len:36
125 float_div: dest:f src1:f src2:f len:6
126 float_div_un: dest:f src1:f src2:f len:6
127 float_mul: dest:f src1:f src2:f len:6
128 float_neg: dest:f src1:f len:6
129 float_not: dest:f src1:f len:6
130 float_rem: dest:f src1:f src2:f len:16
131 float_rem_un: dest:f src1:f src2:f len:16
132 float_sub: dest:f src1:f src2:f len:6
133 fmove: dest:f src1:f len:4
134 move_f_to_i4: dest:i src1:f len:14
135 move_i4_to_f: dest:f src1:i len:14
136 move_f_to_i8: dest:i src1:f len:4
137 move_i8_to_f: dest:f src1:i len:8
138 i8const: dest:i len:20
139 icompare: src1:i src2:i len:4
140 icompare_imm: src1:i len:18
141 iconst: dest:i len:40
142 jmp: len:50
143 label: len:0
144 lcall: dest:o len:22 clob:c
145 lcall_membase: dest:o src1:b len:12 clob:c
146 lcall_reg: dest:o src1:i len:8 clob:c
147 lcompare: src1:i src2:i len:4
148 load_membase: dest:i src1:b len:30
149 loadi1_membase: dest:i src1:b len:40
150 loadi2_membase: dest:i src1:b len:30
151 loadi4_membase: dest:i src1:b len:30
152 loadi8_membase: dest:i src1:b len:30
153 loadr4_membase: dest:f src1:b len:28
154 loadr8_membase: dest:f src1:b len:28
155 loadu1_membase: dest:i src1:b len:30
156 loadu2_membase: dest:i src1:b len:30
157 loadu4_mem: dest:i len:8
158 loadu4_membase: dest:i src1:b len:30
159 localloc: dest:i src1:i len:106
160 memory_barrier: len: 10
161 move: dest:i src1:i len:4
162 mul_imm: dest:i src1:i len:24
163 nop: len:4
164 relaxed_nop: len:4
165 oparglist: src1:i len:28
166 bigmul: len:2 dest:i src1:a src2:i
167 bigmul_un: len:2 dest:i src1:a src2:i
168 endfilter: src1:i len:28
169 rethrow: src1:i len:26
170 or_imm: dest:i src1:i len:24
171 r4const: dest:f len:26
172 r8const: dest:f len:24
173 rem_imm: dest:i src1:i src2:i len:24
174 rem_un_imm: dest:i src1:i src2:i len:24
175 s390_bkchain: len: 8 dest:i src1:i
176 s390_move: len:48 dest:b src1:b
177 s390_setf4ret: dest:f src1:f len:4
178 sbb: dest:i src1:i src2:i len:6
179 sbb_imm: dest:i src1:i len:14
180 seq_point: len:54
181 il_seq_point: len:0
182 sext_i4: dest:i src1:i len:4
183 zext_i4: dest:i src1:i len:4
184 shl_imm: dest:i src1:i len:10
185 shr_imm: dest:i src1:i len:10
186 shr_un_imm: dest:i src1:i len:10
187 sqrt: dest:f src1:f len:4
188 start_handler: len:26
189 store_membase_imm: dest:b len:46
190 store_membase_reg: dest:b src1:i len:26
191 storei1_membase_imm: dest:b len:46
192 storei1_membase_reg: dest:b src1:i len:26
193 storei2_membase_imm: dest:b len:46
194 storei2_membase_reg: dest:b src1:i len:26
195 storei4_membase_imm: dest:b len:46
196 storei4_membase_reg: dest:b src1:i len:26
197 storei8_membase_imm: dest:b len:46
198 storei8_membase_reg: dest:b src1:i len:26 
199 storer4_membase_reg: dest:b src1:f len:28
200 storer8_membase_reg: dest:b src1:f len:24
201 sub_imm: dest:i src1:i len:18
202 sub_ovf_carry: dest:i src1:1 src2:i len:28
203 sub_ovf_un_carry: dest:i src1:1 src2:i len:12
204 subcc: dest:i src1:i src2:i len:12
205 throw: src1:i len:26
206 tls_get: len:40 dest:i
207 vcall: len:22 clob:c
208 vcall_membase: src1:b len:12 clob:c
209 vcall_reg: src1:i len:8 clob:c
210 voidcall: len:22 clob:c
211 voidcall_membase: src1:b len:12 clob:c
212 voidcall_reg: src1:i len:8 clob:c
213 xor_imm: dest:i src1:i len:20
214
215 # 32 bit opcodes
216 int_adc: dest:i src1:i src2:i len:12
217 int_adc_imm: dest:i src1:i len:14
218 int_addcc: dest:i src1:i src2:i len:12
219 int_add: dest:i src1:i src2:i len:12
220 int_add_imm: dest:i src1:i len:20
221 int_and: dest:i src1:i src2:i len:12
222 int_and_imm: dest:i src1:i len:24
223 int_beq: len:8
224 int_bge: len:8
225 int_bge_un: len:8
226 int_bgt: len:8
227 int_bgt_un: len:8
228 int_ble: len:8
229 int_ble_un: len:8
230 int_blt: len:8
231 int_blt_un: len:8
232 int_bne_un: len:8
233 int_ceq: dest:i len:12
234 int_cgt: dest:i len:12
235 int_cgt_un: dest:i len:12
236 int_clt: dest:i len:12
237 int_clt_un: dest:i len:12
238 int_div: dest:a src1:i src2:i len:16
239 int_div_imm: dest:a src1:i len:24
240 int_div_un: dest:a src1:i src2:i len:16
241 int_div_un_imm: dest:a src1:i len:24
242 int_mul: dest:i src1:i src2:i len:16
243 int_mul_imm: dest:i src1:i len:24
244 int_mul_ovf: dest:i src1:i src2:i len:44
245 int_mul_ovf_un: dest:i src1:i src2:i len:22
246 int_add_ovf: dest:i src1:i src2:i len:32
247 int_add_ovf_un: dest:i src1:i src2:i len:32
248 int_sub_ovf: dest:i src1:i src2:i len:32
249 int_sub_ovf_un: dest:i src1:i src2:i len:32
250 int_neg: dest:i src1:i len:12
251 int_not: dest:i src1:i len:12
252 int_or: dest:i src1:i src2:i len:12
253 int_or_imm: dest:i src1:i len:24
254 int_rem: dest:d src1:i src2:i len:16
255 int_rem_imm: dest:d src1:i len:24
256 int_rem_un: dest:d src1:i src2:i len:16
257 int_rem_un_imm: dest:d src1:i len:24
258 int_sbb: dest:i src1:i src2:i len:6
259 int_sbb_imm: dest:i src1:i len:14
260 int_shl: dest:i src1:i src2:i clob:s len:12
261 int_shl_imm: dest:i src1:i len:10
262 int_shr: dest:i src1:i src2:i clob:s len:12
263 int_shr_imm: dest:i src1:i len:10
264 int_shr_un: dest:i src1:i src2:i clob:s len:12
265 int_shr_un_imm: dest:i src1:i len:10
266 int_subcc: dest:i src1:i src2:i len:12
267 int_sub: dest:i src1:i src2:i len:12
268 int_sub_imm: dest:i src1:i len:20
269 int_xor: dest:i src1:i src2:i len:12
270 int_xor_imm: dest:i src1:i len:24
271 int_conv_to_r4: dest:f src1:i len:16
272 int_conv_to_r8: dest:f src1:i len:16
273
274 # 64 bit opcodes
275 long_add: dest:i src1:i src2:i len:12
276 long_sub: dest:i src1:i src2:i len:12
277 long_add_ovf: dest:i src1:i src2:i len:32
278 long_add_ovf_un: dest:i src1:i src2:i len:32
279 long_div: dest:i src1:i src2:i len:12
280 long_div_un: dest:i src1:i src2:i len:16
281 long_mul: dest:i src1:i src2:i len:12
282 long_mul_imm: dest:i src1:i len:20
283 long_mul_ovf: dest:i src1:i src2:i len:56 
284 long_mul_ovf_un: dest:i src1:i src2:i len:64 
285 long_and: dest:i src1:i src2:i len:8
286 long_or: dest:i src1:i src2:i len:8
287 long_xor: dest:i src1:i src2:i len:8
288 long_neg: dest:i src1:i len:6
289 long_not: dest:i src1:i len:12
290 long_rem: dest:i src1:i src2:i len:12
291 long_rem_imm: dest:i src1:i src2:i len:12
292 long_rem_un: dest:i src1:i src2:i len:16
293 long_shl: dest:i src1:i src2:i len:14
294 long_shl_imm: dest:i src1:i len:14
295 long_shr_un: dest:i src1:i src2:i len:14
296 long_shr: dest:i src1:i src2:i len:14
297 long_shr_imm: dest:i src1:i len:14
298 long_shr_un_imm: dest:i src1:i len:14
299 long_sub_imm: dest:i src1:i len:16
300 long_sub_ovf: dest:i src1:i src2:i len:16
301 long_sub_ovf_un: dest:i src1:i src2:i len:28
302
303 long_conv_to_i1: dest:i src1:i len:12
304 long_conv_to_i2: dest:i src1:i len:12
305 long_conv_to_i4: dest:i src1:i len:4
306 long_conv_to_i8: dest:i src1:i len:4
307 long_conv_to_i: dest:i src1:i len:4
308 long_conv_to_ovf_i: dest:i src1:i src2:i len:44
309 long_conv_to_ovf_i4_un: dest:i src1:i len:50
310 long_conv_to_ovf_u4: dest:i src1:i len:48
311 long_conv_to_ovf_u8_un: dest:i src1:i len:4
312 long_conv_to_r4: dest:f src1:i len:16
313 long_conv_to_r8: dest:f src1:i len:16
314 long_conv_to_u1: dest:i src1:i len:16
315 long_conv_to_u2: dest:i src1:i len:24
316 long_conv_to_u4: dest:i src1:i len:4
317 long_conv_to_u8: dest:i src1:i len:4
318 long_conv_to_u:  dest:i src1:i len:4
319 long_conv_to_r_un: dest:f src1:i len:37 
320
321 long_beq: len:8
322 long_bge_un: len:8
323 long_bge: len:8
324 long_bgt_un: len:8
325 long_bgt: len:8
326 long_ble_un: len:8
327 long_ble: len:8
328 long_blt_un: len:8
329 long_blt: len:8
330 long_bne_un: len:8
331
332 # Linear IR opcodes
333 dummy_use: src1:i len:0
334 dummy_store: len:0
335 not_reached: len:0
336 not_null: src1:i len:0
337
338 jump_table: dest:i len:24
339
340 int_conv_to_i1: dest:i src1:i len:12
341 int_conv_to_i2: dest:i src1:i len:12
342 int_conv_to_i4: dest:i src1:i len:2
343 int_conv_to_i: dest:i src1:i len:2
344 int_conv_to_u1: dest:i src1:i len:10
345 int_conv_to_u2: dest:i src1:i len:16
346 int_conv_to_u4: dest:i src1:i
347 int_conv_to_r_un: dest:f src1:i len:37 
348
349 cond_exc_ic: len:8
350 cond_exc_ieq: len:8
351 cond_exc_ige: len:8
352 cond_exc_ige_un: len:8
353 cond_exc_igt: len:8
354 cond_exc_igt_un: len:8
355 cond_exc_ile: len:8
356 cond_exc_ile_un: len:8
357 cond_exc_ilt: len:8
358 cond_exc_ilt_un: len:8
359 cond_exc_inc: len:8
360 cond_exc_ine_un: len:8
361 cond_exc_ino: len:8
362 cond_exc_iov: len:8
363
364 lcompare_imm: src1:i len:20
365
366 long_add_imm: dest:i src1:i len:20
367
368 long_ceq: dest:i len:12
369 long_cgt_un: dest:i len:12
370 long_cgt: dest:i len:12
371 long_clt_un: dest:i len:12
372 long_clt: dest:i len:12
373
374 vcall2: len:22 clob:c
375 vcall2_membase: src1:b len:12 clob:c
376 vcall2_reg: src1:i len:8 clob:c
377
378 s390_int_add_ovf: len:32 dest:i src1:i src2:i
379 s390_int_add_ovf_un: len:32 dest:i src1:i src2:i 
380 s390_int_sub_ovf: len:32 dest:i src1:i src2:i
381 s390_int_sub_ovf_un: len:32 dest:i src1:i src2:i 
382
383 s390_long_add_ovf: dest:i src1:i src2:i len:32
384 s390_long_add_ovf_un: dest:i src1:i src2:i len:32
385 s390_long_sub_ovf: dest:i src1:i src2:i len:32
386 s390_long_sub_ovf_un: dest:i src1:i src2:i len:32
387
388 gc_liveness_def: len:0
389 gc_liveness_use: len:0
390 gc_spill_slot_liveness_def: len:0
391 gc_param_slot_liveness_def: len:0
392 gc_safe_point: clob:c src1:i len:32
393
394 generic_class_init: src1:A len:32 clob:c