2004-07-08 Zoltan Varga <vargaz@freemail.hu>
[mono.git] / mono / mini / cpu-s390.md
1 # S/390 cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48 nop: len:4
49 break: len:4
50 ldarg.0:
51 ldarg.1:
52 ldarg.2:
53 ldarg.3:
54 ldloc.0:
55 ldloc.1:
56 ldloc.2:
57 ldloc.3:
58 stloc.0:
59 stloc.1:
60 stloc.2:
61 stloc.3:
62 ldarg.s:
63 ldarga.s:
64 starg.s:
65 ldloc.s:
66 ldloca.s:
67 stloc.s:
68 ldnull:
69 ldc.i4.m1:
70 ldc.i4.0:
71 ldc.i4.1:
72 ldc.i4.2:
73 ldc.i4.3:
74 ldc.i4.4:
75 ldc.i4.5:
76 ldc.i4.6:
77 ldc.i4.7:
78 ldc.i4.8:
79 ldc.i4.s:
80 ldc.i4:
81 ldc.i8:
82 ldc.r4:
83 ldc.r8:
84 dup:
85 pop:
86 jmp:
87 call: dest:a clob:c len:6
88 calli:
89 ret:
90 br.s:
91 brfalse.s:
92 brtrue.s:
93 beq.s:
94 bge.s:
95 bgt.s:
96 ble.s:
97 blt.s:
98 bne.un.s:
99 bge.un.s:
100 bgt.un.s:
101 ble.un.s:
102 blt.un.s:
103 br: len:6
104 brfalse:
105 brtrue:
106 beq: len:8
107 bge: len:8
108 bgt: len:8
109 ble: len:8
110 blt: len:8
111 bne.un: len:8
112 bge.un: len:8
113 bgt.un: len:8
114 ble.un: len:8
115 blt.un: len:8
116 switch:
117 ldind.i1: dest:i len:8
118 ldind.u1: dest:i len:8
119 ldind.i2: dest:i len:8
120 ldind.u2: dest:i len:8
121 ldind.i4: dest:i len:8
122 ldind.u4: dest:i len:8
123 ldind.i8:
124 ldind.i: dest:i len:8
125 ldind.r4:
126 ldind.r8:
127 ldind.ref: dest:i len:8
128 stind.ref: src1:b src2:i
129 stind.i1: src1:b src2:i
130 stind.i2: src1:b src2:i
131 stind.i4: src1:b src2:i
132 stind.i8:
133 stind.r4: src1:b src2:f
134 stind.r8: src1:b src2:f
135
136 add: dest:i src1:i src2:i len:4 clob:1
137 sub: dest:i src1:i src2:i len:4 clob:1
138 mul: dest:i src1:i src2:i len:4 clob:1
139 div: dest:a src1:i src2:i len:10 clob:d
140 div.un: dest:a src1:i src2:i len:12 clob:d
141 rem: dest:d src1:i src2:i len:10 clob:d
142 rem.un: dest:d src1:i src2:i len:12 clob:d
143 and: dest:i src1:i src2:i len:6 clob:1
144 or: dest:i src1:i src2:i len:4 clob:1
145 xor: dest:i src1:i src2:i len:4 clob:1
146 shl: dest:i src1:i src2:i clob:s len:6
147 shr: dest:i src1:i src2:i clob:s len:6
148 shr.un: dest:i src1:i src2:i clob:s len:6
149 neg: dest:i src1:i len:4 clob:1
150 not: dest:i src1:i len:8 clob:1
151 conv.i1: dest:i src1:i len:22
152 conv.i2: dest:i src1:i len:22
153 conv.i4: dest:i src1:i len:2
154 conv.i8:
155 conv.r4: dest:f src1:i len:4
156 conv.r8: dest:f src1:i len:4
157 conv.u4: dest:i src1:i
158 conv.u8:
159 callvirt:
160 cpobj:
161 ldobj:
162 ldstr:
163 newobj:
164 castclass:
165 isinst:
166 conv.r.un: dest:f src1:i len:30
167 unbox:
168 throw: src1:i len:8
169 ldfld:
170 ldflda:
171 stfld:
172 ldsfld:
173 ldsflda:
174 stsfld:
175 stobj:
176 conv.ovf.i1.un:
177 conv.ovf.i2.un:
178 conv.ovf.i4.un:
179 conv.ovf.i8.un:
180 conv.ovf.u1.un:
181 conv.ovf.u2.un:
182 conv.ovf.u4.un:
183 conv.ovf.u8.un:
184 conv.ovf.i.un:
185 conv.ovf.u.un:
186 box:
187 newarr:
188 ldlen:
189 ldelema:
190 ldelem.i1:
191 ldelem.u1:
192 ldelem.i2:
193 ldelem.u2:
194 ldelem.i4:
195 ldelem.u4:
196 ldelem.i8:
197 ldelem.i:
198 ldelem.r4:
199 ldelem.r8:
200 ldelem.ref:
201 stelem.i:
202 stelem.i1:
203 stelem.i2:
204 stelem.i4:
205 stelem.i8:
206 stelem.r4:
207 stelem.r8:
208 stelem.ref:
209 conv.ovf.i1:
210 conv.ovf.u1:
211 conv.ovf.i2:
212 conv.ovf.u2:
213 conv.ovf.i4:
214 conv.ovf.u4:
215 conv.ovf.i8:
216 conv.ovf.u8:
217 refanyval:
218 ckfinite: dest:f src1:f len:22
219 mkrefany:
220 ldtoken:
221 conv.u2: dest:i src1:i len:14
222 conv.u1: dest:i src1:i len:8
223 conv.i: dest:i src1:i len:2
224 conv.ovf.i:
225 conv.ovf.u:
226 add.ovf:
227 add.ovf.un:
228 mul.ovf: dest:i src1:i src2:i len:18 clob:1
229 # this opcode is handled specially in the code generator
230 mul.ovf.un: dest:i src1:i src2:i len:20 clob:1
231 sub.ovf:
232 sub.ovf.un:
233 start_handler: len:8
234 endfinally: len:12
235 leave:
236 leave.s:
237 stind.i:
238 conv.u: dest:i src1:i len:4
239 prefix7:
240 prefix6:
241 prefix5:
242 prefix4:
243 prefix3:
244 prefix2:
245 prefix1:
246 prefixref:
247 arglist:
248 ceq: dest:i len:12
249 cgt: dest:i len:12
250 cgt.un: dest:i len:12
251 clt: dest:i len:12
252 clt.un: dest:i len:12
253 ldftn:
254 ldvirtftn:
255 ldarg:
256 ldarga:
257 starg:
258 ldloc:
259 ldloca:
260 stloc:
261 localloc: dest:i src1:i len:40
262 endfilter: len:12
263 unaligned.:
264 volatile.:
265 tail.:
266 initobj:
267 cpblk:
268 initblk:
269 rethrow:
270 sizeof:
271 refanytype:
272 illegal:
273 endmac:
274 mono_objaddr:
275 mono_ldptr:
276 mono_vtaddr:
277 mono_newobj:
278 mono_retobj:
279 load:
280 ldaddr:
281 store:
282 phi:
283 rename:
284 compare: src1:i src2:i len:4
285 compare_imm: src1:i len:14
286 fcompare: src1:f src2:f len:14
287 lcompare:
288 local:
289 arg:
290 outarg: src1:i len:1
291 outarg_imm: len:5
292 retarg:
293 setret: dest:a src1:i len:4
294 setlret: src1:i src2:i len:12
295 setreg: dest:i src1:i len:4 clob:r
296 setregimm: dest:i len:16 clob:r
297 setfreg: dest:f src1:f len:4 clob:r
298 checkthis: src1:b len:4
299 voidcall: len:8 clob:c
300 voidcall_reg: src1:i len:8 clob:c
301 voidcall_membase: src1:b len:12 clob:c
302 fcall: dest:f len:8 clob:c
303 fcall_reg: dest:f src1:i len:8 clob:c
304 fcall_membase: dest:f src1:b len:12 clob:c
305 lcall: dest:l len:8 clob:c
306 lcall_reg: dest:l src1:i len:8 clob:c
307 lcall_membase: dest:l src1:b len:12 clob:c
308 vcall: len:8 clob:c
309 vcall_reg: src1:i len:8 clob:c
310 vcall_membase: src1:b len:12 clob:c
311 call_reg: dest:a src1:i len:8 clob:c
312 call_membase: dest:a src1:b len:12 clob:c
313 trap:
314 iconst: dest:i len:16
315 i8const:
316 r4const: dest:f len:22
317 r8const: dest:f len:18
318 regvar:
319 reg:
320 regoffset:
321 label:
322 store_membase_imm: dest:b len:32
323 store_membase_reg: dest:b src1:i len:18
324 storei1_membase_imm: dest:b len:32
325 storei1_membase_reg: dest:b src1:i len:18
326 storei2_membase_imm: dest:b len:32
327 storei2_membase_reg: dest:b src1:i len:18
328 storei4_membase_imm: dest:b len:32
329 storei4_membase_reg: dest:b src1:i len:18
330 storei8_membase_imm: dest:b 
331 storei8_membase_reg: dest:b src1:i 
332 storer4_membase_reg: dest:b src1:f len:20
333 storer8_membase_reg: dest:b src1:f len:20
334 load_membase: dest:i src1:b len:18
335 loadi1_membase: dest:i src1:b len:40
336 loadu1_membase: dest:i src1:b len:26
337 loadi2_membase: dest:i src1:b len:22
338 loadu2_membase: dest:i src1:b len:26
339 loadi4_membase: dest:i src1:b len:18
340 loadu4_membase: dest:i src1:b len:18
341 loadi8_membase: dest:i src1:b
342 loadr4_membase: dest:f src1:b len:18
343 loadr8_membase: dest:f src1:b len:18
344 loadu4_mem: dest:i len:8
345 move: dest:i src1:i len:4
346 fmove: dest:f src1:f len:4
347 add_imm: dest:i src1:i len:18
348 sub_imm: dest:i src1:i len:18
349 mul_imm: dest:i src1:i len:18
350 # there is no actual support for division or reminder by immediate
351 # we simulate them, though (but we need to change the burg rules 
352 # to allocate a symbolic reg for src2)
353 div_imm: dest:i src1:i src2:i len:24
354 div_un_imm: dest:i src1:i src2:i len:24
355 rem_imm: dest:i src1:i src2:i len:24
356 rem_un_imm: dest:i src1:i src2:i len:24
357 and_imm: dest:i src1:i len:16
358 or_imm: dest:i src1:i len:16
359 xor_imm: dest:i src1:i len:16
360 shl_imm: dest:i src1:i len:8
361 shr_imm: dest:i src1:i len:8
362 shr_un_imm: dest:i src1:i len:8
363 cond_exc_eq: len:8
364 cond_exc_ne_un: len:8
365 cond_exc_lt: len:8
366 cond_exc_lt_un: len:8
367 cond_exc_gt: len:8
368 cond_exc_gt_un: len:8
369 cond_exc_ge: len:8
370 cond_exc_ge_un: len:8
371 cond_exc_le: len:8
372 cond_exc_le_un: len:8
373 cond_exc_ov: len:8
374 cond_exc_no: len:8
375 cond_exc_c: len:8
376 cond_exc_nc: len:8
377 long_add:
378 long_sub:
379 long_mul:
380 long_div:
381 long_div_un:
382 long_rem:
383 long_rem_un:
384 long_and:
385 long_or:
386 long_xor:
387 long_shl:
388 long_shr:
389 long_shr_un:
390 long_neg:
391 long_not:
392 long_conv_to_i1:
393 long_conv_to_i2:
394 long_conv_to_i4:
395 long_conv_to_i8:
396 long_conv_to_r4:
397 long_conv_to_r8:
398 long_conv_to_u4:
399 long_conv_to_u8:
400 long_conv_to_u2:
401 long_conv_to_u1:
402 long_conv_to_i:
403 long_conv_to_ovf_i: dest:i src1:i src2:i len:44
404 long_conv_to_ovf_u:
405 long_add_ovf:
406 long_add_ovf_un:
407 long_mul_ovf: len: 18
408 long_mul_ovf_un: len: 18 
409 long_sub_ovf:
410 long_sub_ovf_un:
411 long_conv_to_ovf_i1_un:
412 long_conv_to_ovf_i2_un:
413 long_conv_to_ovf_i4_un:
414 long_conv_to_ovf_i8_un:
415 long_conv_to_ovf_u1_un:
416 long_conv_to_ovf_u2_un:
417 long_conv_to_ovf_u4_un:
418 long_conv_to_ovf_u8_un:
419 long_conv_to_ovf_i_un:
420 long_conv_to_ovf_u_un:
421 long_conv_to_ovf_i1:
422 long_conv_to_ovf_u1:
423 long_conv_to_ovf_i2:
424 long_conv_to_ovf_u2:
425 long_conv_to_ovf_i4:
426 long_conv_to_ovf_u4:
427 long_conv_to_ovf_i8:
428 long_conv_to_ovf_u8:
429 long_ceq:
430 long_cgt:
431 long_cgt_un:
432 long_clt:
433 long_clt_un:
434 long_conv_to_r_un: dest:f src1:i src2:i len:37 
435 long_conv_to_u:
436 long_shr_imm:
437 long_shr_un_imm:
438 long_shl_imm:
439 long_add_imm:
440 long_sub_imm:
441 long_beq:
442 long_bne_un:
443 long_blt:
444 long_blt_un:
445 long_bgt:
446 long_btg_un:
447 long_bge:
448 long_bge_un:
449 long_ble:
450 long_ble_un:
451 float_beq: len:8
452 float_bne_un: len:8
453 float_blt: len:8
454 float_blt_un: len:8
455 float_bgt: len:8
456 float_btg_un: len:8
457 float_bge: len:8
458 float_bge_un: len:8
459 float_ble: len:8
460 float_ble_un: len:8
461 float_add: dest:f src1:f src2:f len:6
462 float_sub: dest:f src1:f src2:f len:6
463 float_mul: dest:f src1:f src2:f len:6
464 float_div: dest:f src1:f src2:f len:6
465 float_div_un: dest:f src1:f src2:f len:6
466 float_rem: dest:f src1:f src2:f len:16
467 float_rem_un: dest:f src1:f src2:f len:16
468 float_neg: dest:f src1:f len:6
469 float_not: dest:f src1:f len:6
470 float_conv_to_i1: dest:i src1:f len:50
471 float_conv_to_i2: dest:i src1:f len:50
472 float_conv_to_i4: dest:i src1:f len:50
473 float_conv_to_i8: dest:l src1:f len:50
474 float_conv_to_r4: dest:f src1:f len:4
475 float_conv_to_r8:
476 float_conv_to_u4: dest:i src1:f len:52
477 float_conv_to_u8: dest:l src1:f len:52
478 float_conv_to_u2: dest:i src1:f len:52
479 float_conv_to_u1: dest:i src1:f len:52
480 float_conv_to_i: dest:i src1:f len:52
481 float_conv_to_ovf_i:
482 float_conv_to_ovd_u:
483 float_add_ovf:
484 float_add_ovf_un:
485 float_mul_ovf:
486 float_mul_ovf_un:
487 float_sub_ovf:
488 float_sub_ovf_un:
489 float_conv_to_ovf_i1_un:
490 float_conv_to_ovf_i2_un:
491 float_conv_to_ovf_i4_un:
492 float_conv_to_ovf_i8_un:
493 float_conv_to_ovf_u1_un:
494 float_conv_to_ovf_u2_un:
495 float_conv_to_ovf_u4_un:
496 float_conv_to_ovf_u8_un:
497 float_conv_to_ovf_i_un:
498 float_conv_to_ovf_u_un:
499 float_conv_to_ovf_i1:
500 float_conv_to_ovf_u1:
501 float_conv_to_ovf_i2:
502 float_conv_to_ovf_u2:
503 float_conv_to_ovf_i4:
504 float_conv_to_ovf_u4:
505 float_conv_to_ovf_i8:
506 float_conv_to_ovf_u8:
507 float_ceq: dest:i src1:f src2:f len:16
508 float_cgt: dest:i src1:f src2:f len:16
509 float_cgt_un: dest:i src1:f src2:f len:16
510 float_clt: dest:i src1:f src2:f len:16
511 float_clt_un: dest:i src1:f src2:f len:16
512 float_conv_to_u: dest:i src1:f len:36
513 call_handler: len:12
514 op_endfilter: src1:i len:12
515 aot_const: dest:i len:8
516 #x86_test_null: src1:i len:4
517 #x86_compare_membase_reg: src1:b src2:i len:8
518 #x86_compare_membase_imm: src1:b len:8
519 #x86_compare_reg_membase: src1:i src2:b len:8
520 #x86_inc_reg: dest:i src1:i clob:1 len:1
521 #x86_inc_membase: src1:b len:6
522 #x86_dec_reg: dest:i src1:i clob:1 len:1
523 #x86_dec_membase: src1:b len:6
524 #x86_add_membase_imm: src1:b len:8
525 #x86_sub_membase_imm: src1:b len:8
526 #x86_push: src1:i len:1
527 #x86_push_imm: len:5
528 #x86_push_membase: src1:b len:6
529 #x86_push_obj: src1:b len:30
530 #x86_lea: dest:i src1:i src2:i len:7
531 #x86_xchg: src1:i src2:i clob:x len:1
532 #x86_fpop: src1:f len:2
533 #x86_fp_load_i8: dest:f src1:b len:7
534 #x86_fp_load_i4: dest:f src1:b len:7
535 sqrt: dest:f src1:f len:4
536 adc: dest:i src1:i src2:i len:6
537 addcc: dest:i src1:i src2:i len:6
538 subcc: dest:i src1:i src2:i len:6
539 adc_imm: dest:i src1:i len:14
540 sbb: dest:i src1:i src2:i len:6
541 sbb_imm: dest:i src1:i len:14
542 br_reg: src1:i len:8
543 #ppc_subfic: dest:i src1:i len:4
544 #ppc_subfze: dest:i src1:i len:4
545 op_bigmul: len:2 dest:l src1:a src2:i
546 op_bigmul_un: len:2 dest:l src1:a src2:i